亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 自己編寫的DSP 鍵盤掃描程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲精品中文字幕乱码三区| 久久只精品国产| 制服丝袜亚洲色图| 国产女同互慰高潮91漫画| 亚洲精品ww久久久久久p站| 久久精品国产秦先生| 在线一区二区视频| 久久久久九九视频| 日本中文字幕不卡| 欧美在线一区二区三区| 欧美激情在线一区二区| 偷拍亚洲欧洲综合| 91麻豆免费观看| 国产欧美日产一区| 91蜜桃在线免费视频| 亚洲成人精品影院| 欧美成人国产一区二区| 久久影院视频免费| 日一区二区三区| 在线中文字幕一区二区| 国产精品国产三级国产三级人妇| 人人超碰91尤物精品国产| 欧美性受xxxx| 亚洲欧美激情在线| 91免费视频网址| 亚洲欧美一区二区在线观看| 国产成人亚洲综合a∨婷婷| 欧美三级乱人伦电影| 亚洲日本va午夜在线电影| 成人免费视频一区| 国产精品天美传媒沈樵| 国产91精品露脸国语对白| 久久午夜老司机| 国产伦理精品不卡| 国产视频一区在线播放| 亚洲精品少妇30p| 午夜电影网一区| 欧美亚洲一区二区在线| 亚洲一区中文日韩| 欧美做爰猛烈大尺度电影无法无天| 樱桃视频在线观看一区| 欧美日韩在线播放一区| 午夜精品视频一区| 欧美一区二区三区白人| 日本中文字幕一区二区有限公司| 国产成人丝袜美腿| 国产精品动漫网站| 99久久精品国产观看| 国产精品国产三级国产专播品爱网| 国产成人自拍在线| 中文字幕不卡在线播放| 福利91精品一区二区三区| 国产午夜亚洲精品不卡| 国产精品一区专区| 久久亚洲精品国产精品紫薇| 精品系列免费在线观看| xfplay精品久久| 91免费精品国自产拍在线不卡| 青娱乐精品视频| 精品裸体舞一区二区三区| 亚洲一区二区成人在线观看| 91国偷自产一区二区使用方法| 亚洲精品视频在线看| 国产成人在线视频网站| 亚洲四区在线观看| 色综合久久88色综合天天6| 亚洲综合网站在线观看| 欧美精品日韩精品| 精品一区二区影视| 欧美国产精品劲爆| 在线观看不卡一区| 日韩二区三区在线观看| 久久综合色鬼综合色| www.欧美亚洲| 性久久久久久久久| 欧美mv和日韩mv国产网站| 久久精品久久99精品久久| 亚洲欧美日韩中文字幕一区二区三区| 欧美综合天天夜夜久久| 午夜一区二区三区在线观看| 成人午夜视频福利| 精品一区二区在线观看| 欧美少妇性性性| 久久久精品影视| 成人综合在线观看| 日韩精品乱码免费| 国产欧美日韩视频一区二区 | 久久成人18免费观看| 中文字幕国产一区二区| 欧美日韩高清在线| 国产成人自拍网| 亚洲尤物视频在线| 欧美videos大乳护士334| 91在线码无精品| 久久99精品国产麻豆不卡| 亚洲三级久久久| 日韩免费视频一区二区| 日本久久一区二区| 国产乱色国产精品免费视频| 亚洲主播在线播放| 五月综合激情网| 一区二区三区四区av| 日韩一二在线观看| 91麻豆精品秘密| 精品中文av资源站在线观看| 一区二区三区产品免费精品久久75| 精品国产一区二区三区忘忧草| 在线观看三级视频欧美| 国产91对白在线观看九色| 日本强好片久久久久久aaa| 国产精品亲子伦对白| 91精品在线麻豆| 51精品久久久久久久蜜臀| 色婷婷久久99综合精品jk白丝| 国产suv一区二区三区88区| 日韩中文字幕1| 亚洲在线视频免费观看| 亚洲欧美日韩在线播放| 国产女主播一区| 久久久久亚洲蜜桃| 精品国产亚洲在线| 精品少妇一区二区三区日产乱码| 在线观看免费成人| 波多野结衣一区二区三区| 国内精品久久久久影院一蜜桃| 日韩国产高清影视| 午夜免费欧美电影| 亚洲高清中文字幕| 一区二区三区在线视频播放| 亚洲精品成人悠悠色影视| 亚洲免费av高清| 一区二区激情小说| 一区二区三区蜜桃网| 欧美探花视频资源| 欧美日韩一区不卡| 欧美精品一级二级三级| 欧美日韩国产三级| 欧美日韩精品三区| 欧美精品第一页| 欧美电影精品一区二区| 欧美xxxxxxxx| 日本一区二区综合亚洲| 国产精品久久三区| 亚洲精品一二三四区| 综合久久一区二区三区| 亚洲人成网站色在线观看| 亚洲天堂2014| 五月天婷婷综合| 蜜臀a∨国产成人精品| 九九**精品视频免费播放| 韩国理伦片一区二区三区在线播放| 国产精选一区二区三区| 成人免费毛片片v| 欧美午夜精品一区二区蜜桃| 欧美亚洲精品一区| 26uuu精品一区二区在线观看| 国产日韩欧美高清| 最新国产成人在线观看| 香港成人在线视频| 久久精品噜噜噜成人88aⅴ| 懂色av一区二区三区免费看| 色一区在线观看| 精品剧情v国产在线观看在线| 久久久久久一级片| 一区二区三区.www| 紧缚奴在线一区二区三区| 国产资源在线一区| 3d动漫精品啪啪一区二区竹菊 | 亚洲国产精品一区二区久久| 天天av天天翘天天综合网色鬼国产 | 国产福利精品导航| 色素色在线综合| 精品国产制服丝袜高跟| 自拍视频在线观看一区二区| 无码av中文一区二区三区桃花岛| 激情综合网av| 欧美在线观看你懂的| 精品国产伦一区二区三区观看方式 | 欧美大片拔萝卜| 国产色综合久久| 水蜜桃久久夜色精品一区的特点 | 在线播放视频一区| 欧美国产日韩a欧美在线观看 | 欧美精品久久久久久久多人混战| 欧美成人午夜电影| 日本网站在线观看一区二区三区| 国产精品2024| 欧美日韩国产a| 亚洲色图视频网站| 国产又粗又猛又爽又黄91精品| 色女孩综合影院| 国产精品无遮挡| 国产一区二区精品久久91| 91麻豆精品国产91久久久资源速度| 久久久三级国产网站| 另类调教123区| 91精品欧美一区二区三区综合在 | 日韩一区国产二区欧美三区| 亚洲一区二区三区影院| av资源站一区|