亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? stm32f10x_rcc.c

?? ucos2.86版本結合STM板極支持包
?? C
?? 第 1 頁 / 共 3 頁
字號:
* Return         : The clock source used as system clock. The returned value can
*                  be one of the following:
*                       - 0x00: HSI used as system clock
*                       - 0x04: HSE used as system clock
*                       - 0x08: PLL used as system clock
*******************************************************************************/
u8 RCC_GetSYSCLKSource(void)
{
  return ((u8)(RCC->CFGR & CFGR_SWS_Mask));
}

/*******************************************************************************
* Function Name  : RCC_HCLKConfig
* Description    : Configures the AHB clock (HCLK).
* Input          : - RCC_HCLK: defines the AHB clock. This clock is derived
*                    from the system clock (SYSCLK).
*                    This parameter can be one of the following values:
*                       - RCC_SYSCLK_Div1: AHB clock = SYSCLK
*                       - RCC_SYSCLK_Div2: AHB clock = SYSCLK/2
*                       - RCC_SYSCLK_Div4: AHB clock = SYSCLK/4
*                       - RCC_SYSCLK_Div8: AHB clock = SYSCLK/8
*                       - RCC_SYSCLK_Div16: AHB clock = SYSCLK/16
*                       - RCC_SYSCLK_Div64: AHB clock = SYSCLK/64
*                       - RCC_SYSCLK_Div128: AHB clock = SYSCLK/128
*                       - RCC_SYSCLK_Div256: AHB clock = SYSCLK/256
*                       - RCC_SYSCLK_Div512: AHB clock = SYSCLK/512
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_HCLKConfig(u32 RCC_HCLK)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert(IS_RCC_HCLK(RCC_HCLK));

  tmpreg = RCC->CFGR;

  /* Clear HPRE[7:4] bits */
  tmpreg &= CFGR_HPRE_Reset_Mask;

  /* Set HPRE[7:4] bits according to RCC_HCLK value */
  tmpreg |= RCC_HCLK;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_PCLK1Config
* Description    : Configures the Low Speed APB clock (PCLK1).
* Input          : - RCC_PCLK1: defines the APB1 clock. This clock is derived
*                    from the AHB clock (HCLK).
*                    This parameter can be one of the following values:
*                       - RCC_HCLK_Div1: APB1 clock = HCLK
*                       - RCC_HCLK_Div2: APB1 clock = HCLK/2
*                       - RCC_HCLK_Div4: APB1 clock = HCLK/4
*                       - RCC_HCLK_Div8: APB1 clock = HCLK/8
*                       - RCC_HCLK_Div16: APB1 clock = HCLK/16
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_PCLK1Config(u32 RCC_PCLK1)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert(IS_RCC_PCLK(RCC_PCLK1));

  tmpreg = RCC->CFGR;

  /* Clear PPRE1[10:8] bits */
  tmpreg &= CFGR_PPRE1_Reset_Mask;

  /* Set PPRE1[10:8] bits according to RCC_PCLK1 value */
  tmpreg |= RCC_PCLK1;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_PCLK2Config
* Description    : Configures the High Speed APB clock (PCLK2).
* Input          : - RCC_PCLK2: defines the APB2 clock. This clock is derived
*                    from the AHB clock (HCLK).
*                    This parameter can be one of the following values:
*                       - RCC_HCLK_Div1: APB2 clock = HCLK
*                       - RCC_HCLK_Div2: APB2 clock = HCLK/2
*                       - RCC_HCLK_Div4: APB2 clock = HCLK/4
*                       - RCC_HCLK_Div8: APB2 clock = HCLK/8
*                       - RCC_HCLK_Div16: APB2 clock = HCLK/16
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_PCLK2Config(u32 RCC_PCLK2)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert(IS_RCC_PCLK(RCC_PCLK2));

  tmpreg = RCC->CFGR;

  /* Clear PPRE2[13:11] bits */
  tmpreg &= CFGR_PPRE2_Reset_Mask;

  /* Set PPRE2[13:11] bits according to RCC_PCLK2 value */
  tmpreg |= RCC_PCLK2 << 3;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_ITConfig
* Description    : Enables or disables the specified RCC interrupts.
* Input          : - RCC_IT: specifies the RCC interrupt sources to be enabled
*                    or disabled.
*                    This parameter can be any combination of the following values:
*                       - RCC_IT_LSIRDY: LSI ready interrupt
*                       - RCC_IT_LSERDY: LSE ready interrupt
*                       - RCC_IT_HSIRDY: HSI ready interrupt
*                       - RCC_IT_HSERDY: HSE ready interrupt
*                       - RCC_IT_PLLRDY: PLL ready interrupt
*                  - NewState: new state of the specified RCC interrupts.
*                    This parameter can be: ENABLE or DISABLE.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_ITConfig(u8 RCC_IT, FunctionalState NewState)
{
  /* Check the parameters */
  assert(IS_RCC_IT(RCC_IT));
  assert(IS_FUNCTIONAL_STATE(NewState));

  if (NewState != DISABLE)
  {
    /* Perform Byte access to RCC_CIR[12:8] bits to enable the selected interrupts */
    *(vu8 *) 0x40021009 |= RCC_IT;
  }
  else
  {
    /* Perform Byte access to RCC_CIR[12:8] bits to disable the selected interrupts */
    *(vu8 *) 0x40021009 &= ~(u32)RCC_IT;
  }
}

/*******************************************************************************
* Function Name  : RCC_USBCLKConfig
* Description    : Configures the USB clock (USBCLK).
* Input          : - RCC_USBCLKSource: specifies the USB clock source. This clock
*                    is derived from the PLL output.
*                    This parameter can be one of the following values:
*                       - RCC_USBCLKSource_PLLCLK_1Div5: PLL clock divided by 1,5
*                         selected as USB clock source
*                       - RCC_USBCLKSource_PLLCLK_Div1: PLL clock selected as USB
*                         clock source
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_USBCLKConfig(u32 RCC_USBCLKSource)
{
  /* Check the parameters */
  assert(IS_RCC_USBCLK_SOURCE(RCC_USBCLKSource));

  *(vu32 *) CFGR_USBPRE_BB = RCC_USBCLKSource;
}

/*******************************************************************************
* Function Name  : RCC_ADCCLKConfig
* Description    : Configures the ADC clock (ADCCLK).
* Input          : - RCC_ADCCLK: defines the ADC clock. This clock is derived
*                    from the APB2 clock (PCLK2).
*                    This parameter can be one of the following values:
*                       - RCC_PCLK2_Div2: ADC clock = PCLK2/2
*                       - RCC_PCLK2_Div4: ADC clock = PCLK2/4
*                       - RCC_PCLK2_Div6: ADC clock = PCLK2/6
*                       - RCC_PCLK2_Div8: ADC clock = PCLK2/8
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_ADCCLKConfig(u32 RCC_ADCCLK)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert(IS_RCC_ADCCLK(RCC_ADCCLK));

  tmpreg = RCC->CFGR;

  /* Clear ADCPRE[15:14] bits */
  tmpreg &= CFGR_ADCPRE_Reset_Mask;

  /* Set ADCPRE[15:14] bits according to RCC_ADCCLK value */
  tmpreg |= RCC_ADCCLK;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_LSEConfig
* Description    : Configures the External Low Speed oscillator (LSE).
* Input          : - RCC_LSE: specifies the new state of the LSE.
*                    This parameter can be one of the following values:
*                       - RCC_LSE_OFF: LSE oscillator OFF
*                       - RCC_LSE_ON: LSE oscillator ON
*                       - RCC_LSE_Bypass: LSE oscillator bypassed with external
*                         clock
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_LSEConfig(u32 RCC_LSE)
{
  /* Check the parameters */
  assert(IS_RCC_LSE(RCC_LSE));

  /* Reset LSEON and LSEBYP bits before configuring the LSE ------------------*/
  /* Reset LSEON bit */
  *(vu8 *) BDCR_BASE = RCC_LSE_OFF;

  /* Reset LSEBYP bit */
  *(vu8 *) BDCR_BASE = RCC_LSE_OFF;

  /* Configure LSE (RCC_LSE_OFF is already covered by the code section above) */
  switch(RCC_LSE)
  {
    case RCC_LSE_ON:
      /* Set LSEON bit */
      *(vu8 *) BDCR_BASE = RCC_LSE_ON;
      break;
      
    case RCC_LSE_Bypass:
      /* Set LSEBYP and LSEON bits */
      *(vu8 *) BDCR_BASE = RCC_LSE_Bypass | RCC_LSE_ON;
      break;            
      
    default:
      break;      
  }
}

/*******************************************************************************
* Function Name  : RCC_LSICmd
* Description    : Enables or disables the Internal Low Speed oscillator (LSI).
*                  LSI can not be disabled if the IWDG is running.
* Input          : - NewState: new state of the LSI.
*                    This parameter can be: ENABLE or DISABLE.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_LSICmd(FunctionalState NewState)
{
  /* Check the parameters */
  assert(IS_FUNCTIONAL_STATE(NewState));

  *(vu32 *) CSR_LSION_BB = (u32)NewState;
}

/*******************************************************************************
* Function Name  : RCC_RTCCLKConfig
* Description    : Configures the RTC clock (RTCCLK).
*                  Once the RTC clock is selected it can抰 be changed unless the
*                  Backup domain is reset.
* Input          : - RCC_RTCCLKSource: specifies the RTC clock source.
*                    This parameter can be one of the following values:
*                       - RCC_RTCCLKSource_LSE: LSE selected as RTC clock
*                       - RCC_RTCCLKSource_LSI: LSI selected as RTC clock
*                       - RCC_RTCCLKSource_HSE_Div128: HSE clock divided by 128
*                         selected as RTC clock
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_RTCCLKConfig(u32 RCC_RTCCLKSource)
{
  /* Check the parameters */
  assert(IS_RCC_RTCCLK_SOURCE(RCC_RTCCLKSource));

  /* Select the RTC clock source */
  RCC->BDCR |= RCC_RTCCLKSource;
}

/*******************************************************************************
* Function Name  : RCC_RTCCLKCmd
* Description    : Enables or disables the RTC clock.
*                  This function must be used only after the RTC clock was
*                  selected using the RCC_RTCCLKConfig function.
* Input          : - NewState: new state of the RTC clock.
*                    This parameter can be: ENABLE or DISABLE.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_RTCCLKCmd(FunctionalState NewState)
{
  /* Check the parameters */
  assert(IS_FUNCTIONAL_STATE(NewState));

  *(vu32 *) BDCR_RTCEN_BB = (u32)NewState;
}

/*******************************************************************************
* Function Name  : RCC_GetClocksFreq
* Description    : Returns the frequencies of different on chip clocks.
* Input          : - RCC_Clocks: pointer to a RCC_ClocksTypeDef structure which
*                    will hold the clocks frequencies.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_GetClocksFreq(RCC_ClocksTypeDef* RCC_Clocks)
{
  u32 tmp = 0, pllmull = 0, pllsource = 0, presc = 0;

  /* Get SYSCLK source -------------------------------------------------------*/
  tmp = RCC->CFGR & CFGR_SWS_Mask;

  switch (tmp)
  {
    case 0x00:  /* HSI used as system clock */
      RCC_Clocks->SYSCLK_Frequency = HSI_Value;
      break;

    case 0x04:  /* HSE used as system clock */
      RCC_Clocks->SYSCLK_Frequency = HSE_Value;
      break;

    case 0x08:  /* PLL used as system clock */
      /* Get PLL clock source and multiplication factor ----------------------*/
      pllmull = RCC->CFGR & CFGR_PLLMull_Mask;
      pllmull = ( pllmull >> 18) + 2;

      pllsource = RCC->CFGR & CFGR_PLLSRC_Mask;

      if (pllsource == 0x00)
      {/* HSI oscillator clock divided by 2 selected as PLL clock entry */
        RCC_Clocks->SYSCLK_Frequency = (HSI_Value >> 1) * pllmull;
      }
      else
      {/* HSE selected as PLL clock entry */

        if ((RCC->CFGR & CFGR_PLLXTPRE_Mask) != (u32)RESET)
        {/* HSE oscillator clock divided by 2 */

          RCC_Clocks->SYSCLK_Frequency = (HSE_Value >> 1) * pllmull;
        }
        else
        {
          RCC_Clocks->SYSCLK_Frequency = HSE_Value * pllmull;
        }
      }
      break;

    default:
      RCC_Clocks->SYSCLK_Frequency = HSI_Value;
      break;
  }

  /* Compute HCLK, PCLK1, PCLK2 and ADCCLK clocks frequencies ----------------*/
  /* Get HCLK prescaler */
  tmp = RCC->CFGR & CFGR_HPRE_Set_Mask;
  tmp = tmp >> 4;
  presc = APBAHBPrescTable[tmp];

  /* HCLK clock frequency */
  RCC_Clocks->HCLK_Frequency = RCC_Clocks->SYSCLK_Frequency >> presc;

  /* Get PCLK1 prescaler */
  tmp = RCC->CFGR & CFGR_PPRE1_Set_Mask;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产成人欧美日韩在线电影| 一区二区免费视频| 欧美猛男男办公室激情| 欧美视频在线一区二区三区| 色94色欧美sute亚洲13| 欧美日韩三级一区二区| 欧美日韩成人激情| 91精品国产乱码久久蜜臀| 69久久99精品久久久久婷婷| 欧美另类一区二区三区| 91精品婷婷国产综合久久性色| 欧美日韩国产精品成人| 日韩视频国产视频| 精品乱人伦一区二区三区| 久久久精品中文字幕麻豆发布| 国产日韩欧美不卡| 综合婷婷亚洲小说| 亚洲国产成人av好男人在线观看| 亚洲电影一区二区| 韩国三级电影一区二区| 大陆成人av片| 欧美日韩精品高清| 56国语精品自产拍在线观看| 日韩欧美亚洲国产另类| 中文字幕国产一区| 亚洲国产视频网站| 麻豆一区二区三区| 波多野结衣中文字幕一区| 欧洲色大大久久| 日韩欧美高清在线| 国产精品热久久久久夜色精品三区| 亚洲激情在线激情| 国产在线国偷精品产拍免费yy| 成人听书哪个软件好| 欧美性视频一区二区三区| 欧美成人一区二区三区在线观看 | 99国产精品久久久久| 欧美日韩日本视频| 国产亚洲精品7777| 午夜亚洲福利老司机| 国产成人av电影免费在线观看| 欧美在线观看视频一区二区| 精品久久久久久久久久久久包黑料 | 一区二区三区四区不卡在线 | 欧美电视剧在线观看完整版| 一区二区中文字幕在线| 久久精品免费观看| 欧美天堂一区二区三区| 久久久电影一区二区三区| 日韩在线观看一区二区| 色欲综合视频天天天| 欧美α欧美αv大片| 亚洲综合无码一区二区| proumb性欧美在线观看| 精品国产青草久久久久福利| 午夜婷婷国产麻豆精品| www.欧美.com| 国产欧美一区二区三区网站| 老司机精品视频在线| 欧美日韩精品一区视频| 亚洲另类一区二区| av在线不卡网| 国产日韩欧美亚洲| 麻豆精品一区二区av白丝在线| 欧美日韩综合不卡| 亚洲综合精品自拍| 欧美午夜免费电影| 伊人夜夜躁av伊人久久| 91免费精品国自产拍在线不卡| 久久久蜜桃精品| 国产精品主播直播| 久久久夜色精品亚洲| 国产真实精品久久二三区| 精品国产一区a| 国内精品不卡在线| 日韩一区二区在线观看视频播放 | 日韩精品中文字幕一区二区三区| 亚洲一区二区精品3399| 欧洲av在线精品| 婷婷激情综合网| 91.xcao| 偷拍日韩校园综合在线| 在线播放91灌醉迷j高跟美女 | 国产自产v一区二区三区c| 欧美精品一区二区三区蜜桃| 美女视频网站黄色亚洲| 2021中文字幕一区亚洲| 国产黄色精品网站| 亚洲女性喷水在线观看一区| 欧美午夜精品久久久久久超碰| 亚洲午夜一二三区视频| 欧美精选一区二区| 美日韩黄色大片| 国产亚洲短视频| 日本国产一区二区| 丝袜亚洲另类欧美| 337p粉嫩大胆噜噜噜噜噜91av | 91精品办公室少妇高潮对白| 天天综合天天综合色| 欧美mv日韩mv国产| 国产成人精品1024| 亚洲国产精品久久艾草纯爱| 日韩精品一区二区三区中文精品| 国产一区亚洲一区| 亚洲一区二区三区四区五区黄| 欧美一区二区三区四区在线观看| 国产精品一区二区久激情瑜伽 | 蜜桃精品视频在线| 1区2区3区精品视频| 欧美人伦禁忌dvd放荡欲情| 国产一区在线不卡| 亚洲制服丝袜一区| 国产亚洲精品中文字幕| 91黄色激情网站| 国产mv日韩mv欧美| 午夜精品福利在线| 国产精品久久久久久久久免费丝袜 | 久久久99精品久久| 精品视频在线看| 国产乱子伦视频一区二区三区| 亚洲免费大片在线观看| 日韩美女视频在线| 欧美日韩一级视频| a在线播放不卡| 国产一区二区按摩在线观看| 亚洲一二三四在线| 中文字幕色av一区二区三区| 日韩视频在线一区二区| 欧美日韩国产一二三| 91视频一区二区三区| 国产一区二区三区免费观看| 亚洲成人在线免费| 亚洲免费av高清| 国产精品午夜免费| 久久综合久久鬼色| 欧美成人在线直播| 91.成人天堂一区| 欧美三级电影在线观看| 99国产精品久久久久| 懂色av一区二区在线播放| 精品一区二区三区在线播放视频| 亚洲网友自拍偷拍| 亚洲成av人综合在线观看| 一区二区三区自拍| 夜夜操天天操亚洲| 91久久国产综合久久| 麻豆精品国产传媒mv男同| 亚洲女性喷水在线观看一区| 337p粉嫩大胆噜噜噜噜噜91av| 欧美高清dvd| 欧美日韩精品三区| 精品视频999| 欧美日韩亚洲高清一区二区| 一本一道综合狠狠老| 91视视频在线直接观看在线看网页在线看| 韩日av一区二区| 国模套图日韩精品一区二区| 极品少妇xxxx精品少妇| 精品系列免费在线观看| 精品一二线国产| 国产自产v一区二区三区c| 国产精品一区二区果冻传媒| 国产乱码一区二区三区| 成人性生交大合| 91免费版在线| 欧美日韩在线免费视频| 日本一区二区在线不卡| 91免费国产在线| 欧美在线免费观看视频| 欧美午夜精品电影| 日韩一级二级三级| 久久久精品中文字幕麻豆发布| 国产精品女主播在线观看| 亚洲日本电影在线| 天堂av在线一区| 有码一区二区三区| 午夜精品免费在线观看| 激情欧美一区二区三区在线观看| 久久精品国产亚洲高清剧情介绍| 国产一区二区三区日韩| 成人精品国产免费网站| 欧美性色黄大片| 日韩美女视频在线| 一区精品在线播放| 日本不卡一区二区三区高清视频| 国产一区视频在线看| 一本久久a久久精品亚洲| 91精品婷婷国产综合久久| 国产人伦精品一区二区| 亚洲小说欧美激情另类| 国产精品456| 欧美日韩不卡在线| 国产精品伦一区| 七七婷婷婷婷精品国产| av电影在线观看完整版一区二区| 91麻豆精品国产91久久久久久 | 日本v片在线高清不卡在线观看| 国产成人av电影在线观看| 欧美乱妇15p| 亚洲色图视频网|