?? 011.htm
字號(hào):
</tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="002.htm">混合信號(hào)PCB的分區(qū)設(shè)計(jì)(一)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="003.htm">混合信號(hào)PCB的分區(qū)設(shè)計(jì)(二)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="001.htm">PCB設(shè)計(jì)經(jīng)驗(yàn)點(diǎn)滴</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="004.htm">印制電路板的可靠性設(shè)計(jì)—地線設(shè)計(jì)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="005.htm">印制電路板的可靠性設(shè)計(jì)-去耦電容配置</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="006.htm">印制電路板設(shè)計(jì)原則和搞干擾措施</a></font></td> </tr> <tr valign="bottom"> <td height="21" valign="bottom"> <font size="2"> <a href="007.htm">PCB業(yè)余制作基本方法和工藝流程</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="008.htm">PCB新技術(shù)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="009.htm">印制線路板問(wèn)題</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"> <font size="2"> <a href="010.htm">高頻電路布線技巧</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="011.htm">電子產(chǎn)品設(shè)計(jì)中的考慮種種</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="012.htm">高質(zhì)量PCB設(shè)計(jì)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="013.htm">電路板布局、布線和安裝的抗ESD設(shè)計(jì)規(guī)則</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="014.htm">嵌入式開(kāi)關(guān)電源的PCB設(shè)計(jì)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="015.htm">確保信號(hào)完整性的電路板設(shè)計(jì)準(zhǔn)則</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="016.htm">印刷布線圖的基本設(shè)計(jì)方法和原則要求</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="017.htm">值得注意的單片機(jī)控制板的設(shè)計(jì)原則</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_1.htm">高速PCB設(shè)計(jì)指南之一</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_2.htm">高速PCB設(shè)計(jì)指南之二</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_3.htm">高速PCB設(shè)計(jì)指南之三</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_4.htm">高速PCB設(shè)計(jì)指南之四</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_5.htm">高速PCB設(shè)計(jì)指南之五</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_6.htm">高速PCB設(shè)計(jì)指南之六</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_7.htm">高速PCB設(shè)計(jì)指南之七</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="018_8.htm">高速PCB設(shè)計(jì)指南之八</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="019_1.htm">高速電子線路的信號(hào)完整性設(shè)計(jì)(一)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="019_2.htm">高速電子線路的信號(hào)完整性設(shè)計(jì)(二)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="019_3.htm">高速電子線路的信號(hào)完整性設(shè)計(jì)(三)</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="020.htm">布線技巧</a></font></td> </tr> <tr valign="bottom"> <td height="20" valign="bottom"><font size="2"> <a href="021.htm">編解碼電路板設(shè)計(jì)指南</a></font></td> </tr> </table> </td> <td valign="top" width="70%"> <div align="center"> <!-- #BeginEditable "main" --> <table width="95%" border="0" cellspacing="0" cellpadding="0"> <tr> <td valign="top"> <div align="center"> <p> </p> <p><font size="6"><b>電子產(chǎn)品設(shè)計(jì)中的考慮種種</b></font><font size="6"><br> </font> </p> </div> <p align="center"><font size="2">本文摘自:EDN China <br> 作者:吳竣 </font></p> <p><font size="2"> 電子產(chǎn)品設(shè)計(jì)師正面臨著比以往更艱巨的挑戰(zhàn);如何更快地去設(shè)計(jì)更多的功能、更小的體積、性價(jià)比更高的產(chǎn)品。從根本上講,時(shí)間就是市場(chǎng),是推動(dòng)電子產(chǎn)品進(jìn)步的最潛在因素。當(dāng)電子產(chǎn)品生產(chǎn)周期變得比ASIC設(shè)計(jì)周期還短的時(shí)候,設(shè)計(jì)師不得不傾向于選用FPGA芯片和其它同樣能進(jìn)行快速設(shè)計(jì)和現(xiàn)場(chǎng)可編程的芯片,比如專用標(biāo)準(zhǔn)器件ASSP,它們正逐漸成為電子產(chǎn)品的核心。</font></p> <p><font size="2"> 隨著電子產(chǎn)品功能的增多,其實(shí)現(xiàn)將慢慢變得非常困難并呈現(xiàn)不穩(wěn)定性。這樣,在設(shè)計(jì)的初期如何保證產(chǎn)品結(jié)構(gòu)的正確性就成為關(guān)鍵的關(guān)鍵。對(duì)體系結(jié)構(gòu)的探測(cè)就成為解決這方面問(wèn)題的最有效手段。從產(chǎn)品的總體設(shè)計(jì)開(kāi)始,選定合適的硬件平臺(tái),CPU、內(nèi)存、總線等各種器件及相應(yīng)的參數(shù),并在這個(gè)級(jí)別上完成軟件模型的構(gòu)建和軟硬件共同設(shè)計(jì)。</font></p> <p><font size="2"> 驗(yàn)證過(guò)程是電子產(chǎn)品開(kāi)發(fā)中的瓶頸之一。這困難來(lái)自軟件內(nèi)容的增加,特別是在嵌入式系統(tǒng)中,在硬件原型平臺(tái)上調(diào)試軟件本身就是一項(xiàng)費(fèi)時(shí)費(fèi)力的工作。為此設(shè)計(jì)人員轉(zhuǎn)向軟硬件系統(tǒng)協(xié)同仿真,以此在硬件原型獲得之前進(jìn)行基于接口的驗(yàn)證。但當(dāng)軟件代碼增加到一定程度,軟硬件系統(tǒng)協(xié)同仿真就難以進(jìn)行下去。最好的解決方案是軟硬件工程師必須在設(shè)計(jì)的開(kāi)始階段就進(jìn)行協(xié)作。而這只有通過(guò)軟件/硬件共同設(shè)計(jì)來(lái)完成,從最早的體系構(gòu)造到具體設(shè)計(jì),驗(yàn)證從始至終貫穿各個(gè)階段。 隨著設(shè)計(jì)的深入,高速信號(hào)的危害日益突出,它們的體現(xiàn)形式有很多種:失真的信號(hào)波形、時(shí)序問(wèn)題、非預(yù)期的串?dāng)_、接地反射、超強(qiáng)電磁輻射和電磁噪音。高速問(wèn)題也是電子產(chǎn)品的另一個(gè)難題。</font></p> <p><font size="2"> 在工程項(xiàng)目組這個(gè)級(jí)別上,需要不同工種和學(xué)科的工程師從分散的工作方式集中到一起進(jìn)行共同設(shè)計(jì),包括軟件、硬件、機(jī)械、電子以及芯片、板級(jí)設(shè)計(jì)隊(duì)伍。很多公司有位于不同區(qū)域的專門工程的設(shè)計(jì)隊(duì)伍,例如,軟件開(kāi)發(fā)在印度、內(nèi)存設(shè)計(jì)在韓國(guó),F(xiàn)PGA設(shè)計(jì)在美國(guó),PCB設(shè)計(jì)在中國(guó)臺(tái)灣省等。這種新的開(kāi)發(fā)隊(duì)伍結(jié)構(gòu)需要強(qiáng)有力的開(kāi)發(fā)工具支持,以達(dá)到數(shù)據(jù)的共享和項(xiàng)目組的溝通。</font></p> <p><font size="2"> 上述所有問(wèn)題在設(shè)計(jì)中轉(zhuǎn)化為兩方面:第一,無(wú)法預(yù)期的設(shè)計(jì)復(fù)雜度超出了人力設(shè)計(jì)所能控制的領(lǐng)域,這使設(shè)計(jì)師不得不站在高一層次上來(lái)觀察問(wèn)題。第二,設(shè)計(jì)各環(huán)節(jié)存在著巨大的"間隙",正是這種"間隙"給電子產(chǎn)品的設(shè)計(jì)帶來(lái)了相當(dāng)大的不確定性和各種技術(shù)問(wèn)題。比如,系統(tǒng)級(jí)設(shè)計(jì)自動(dòng)化SLDA、電子設(shè)計(jì)自動(dòng)化EDA、嵌入式軟件工具EST和機(jī)械計(jì)算機(jī)輔助設(shè)計(jì)MCAD是產(chǎn)品設(shè)計(jì)的各個(gè)環(huán)節(jié),它們之間的協(xié)調(diào)以及對(duì)應(yīng)學(xué)科工程師的交流(如軟硬件工程師、機(jī)械工程師、芯片或板設(shè)計(jì)工程師)在現(xiàn)階段設(shè)計(jì)工具配合下都存在著"間隙"。</font></p> <p><font size="2"> 如何解決這些問(wèn)題?電子產(chǎn)品設(shè)計(jì)自動(dòng)化(ePDA)是非常合適的方案。它是一個(gè)全新概念,導(dǎo)引不同范疇的工具,如EDA、EST、MCAD和SLDA等協(xié)同工作。而這種新的解決方案滿足的是整個(gè)產(chǎn)品設(shè)計(jì)及驗(yàn)證過(guò)程的自動(dòng)化,而不是僅僅面向一個(gè)或兩個(gè)單獨(dú)的流程,這是站在一個(gè)更高層次的角度來(lái)觀察問(wèn)題。ePDA流程完整地再現(xiàn)了設(shè)計(jì)的全過(guò)程,它覆蓋了設(shè)計(jì)各環(huán)節(jié)或各階段和各工程學(xué)科之間的"間隙"。設(shè)計(jì)問(wèn)題解決后,所缺的就是單點(diǎn)工具和它們的集成了。一般來(lái)說(shuō),系統(tǒng)設(shè)計(jì)重點(diǎn)應(yīng)于體系探測(cè),并使用行為級(jí)"C"語(yǔ)言來(lái)驗(yàn)證。</font> </p> </td> </tr> </table> <!-- #EndEditable --></div> </td> </tr></table><table width="100%" border="0" cellspacing="2" cellpadding="0"> <tr> <td bgcolor="#3366FF"><img src="../../image/BLANK.gif" width="100%" height="8"></td> </tr></table><table width="100%" border="0" cellspacing="0" cellpadding="0"> <tr> <td> <div align="center"><font size="2">Copyright http://coolbor.myetang.com All Rights Reserved <br> <font color="#3399FF">Coolbor工作室</font> 版權(quán)所有 E-mail:<a href="mailto:coolbor@163.com">coolbor@163.com</a></font></div> </td> </tr></table></body><!-- #EndTemplate --></html>
?? 快捷鍵說(shuō)明
復(fù)制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號(hào)
Ctrl + =
減小字號(hào)
Ctrl + -