亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? startup.s

?? example about how to use USB port in application audio with lpc2148
?? S
字號:
;/*****************************************************************************/
;/* STARTUP.S: Startup file for Philips LPC2000                               */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */ 
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2005-2006 Keil Software. All rights reserved.               */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The STARTUP.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

ISR_Stack_Size  EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3

Stack_Mem       SPACE   USR_Stack_Size
__initial_sp    SPACE   ISR_Stack_Size

Stack_Top


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
__heap_base
Heap_Mem        SPACE   Heap_Size
__heap_limit


; VPBDIV definitions
VPBDIV          EQU     0xE01FC100      ; VPBDIV Address

;// <e> VPBDIV Setup
;// <i> Peripheral Bus Clock Rate
;//   <o1.0..1>   VPBDIV: VPB Clock
;//               <0=> VPB Clock = CPU Clock / 4
;//               <1=> VPB Clock = CPU Clock
;//               <2=> VPB Clock = CPU Clock / 2
;//   <o1.4..5>   XCLKDIV: XCLK Pin
;//               <0=> XCLK Pin = CPU Clock / 4
;//               <1=> XCLK Pin = CPU Clock
;//               <2=> XCLK Pin = CPU Clock / 2
;// </e>
VPBDIV_SETUP    EQU     1
VPBDIV_Val      EQU     0x00000001


; Phase Locked Loop (PLL) definitions
PLL_BASE        EQU     0xE01FC080      ; PLL Base Address
PLLCON_OFS      EQU     0x00            ; PLL Control Offset
PLLCFG_OFS      EQU     0x04            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x08            ; PLL Status Offset
PLLFEED_OFS     EQU     0x0C            ; PLL Feed Offset
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLCFG_MSEL     EQU     (0x1F<<0)       ; PLL Multiplier
PLLCFG_PSEL     EQU     (0x03<<5)       ; PLL Divider
PLLSTAT_PLOCK   EQU     (1<<10)         ; PLL Lock Status

;// <e> PLL Setup
;//   <o1.0..4>   MSEL: PLL Multiplier Selection
;//               <1-32><#-1>
;//               <i> M Value
;//   <o1.5..6>   PSEL: PLL Divider Selection
;//               <0=> 1   <1=> 2   <2=> 4   <3=> 8
;//               <i> P Value
;// </e>
PLL_SETUP       EQU     1
PLLCFG_Val      EQU     0x00000024


; Memory Accelerator Module (MAM) definitions
MAM_BASE        EQU     0xE01FC000      ; MAM Base Address
MAMCR_OFS       EQU     0x00            ; MAM Control Offset
MAMTIM_OFS      EQU     0x04            ; MAM Timing Offset

;// <e> MAM Setup
;//   <o1.0..1>   MAM Control
;//               <0=> Disabled
;//               <1=> Partially Enabled
;//               <2=> Fully Enabled
;//               <i> Mode
;//   <o2.0..2>   MAM Timing
;//               <0=> Reserved  <1=> 1   <2=> 2   <3=> 3
;//               <4=> 4         <5=> 5   <6=> 6   <7=> 7
;//               <i> Fetch Cycles
;// </e>
MAM_SETUP       EQU     1
MAMCR_Val       EQU     0x00000002
MAMTIM_Val      EQU     0x00000004


; Area Definition and Entry Point
;  Startup Code must be linked first at Address at which it expects to run.

                AREA    RESET, CODE, READONLY
                ARM


; Exception Vectors
;  Mapped to Address 0.
;  Absolute addressing mode must be used.
;  Dummy Handlers are implemented as infinite loops which can be modified.

Vectors         LDR     PC, Reset_Addr         
                LDR     PC, Undef_Addr
                LDR     PC, SWI_Addr
                LDR     PC, PAbt_Addr
                LDR     PC, DAbt_Addr
                NOP                            ; Reserved Vector 
;               LDR     PC, IRQ_Addr
                LDR     PC, [PC, #-0x0FF0]     ; Vector from VicVectAddr
                LDR     PC, FIQ_Addr

Reset_Addr      DCD     Reset_Handler
Undef_Addr      DCD     Undef_Handler
SWI_Addr        DCD     SWI_Handler
PAbt_Addr       DCD     PAbt_Handler
DAbt_Addr       DCD     DAbt_Handler
                DCD     0                      ; Reserved Address 
IRQ_Addr        DCD     IRQ_Handler
FIQ_Addr        DCD     FIQ_Handler

Undef_Handler   B       Undef_Handler
SWI_Handler     B       SWI_Handler
PAbt_Handler    B       PAbt_Handler
DAbt_Handler    B       DAbt_Handler
IRQ_Handler     B       IRQ_Handler
FIQ_Handler     B       FIQ_Handler


; Reset Handler

                EXPORT  Reset_Handler
Reset_Handler   


; Setup VPBDIV
                IF      VPBDIV_SETUP <> 0
                LDR     R0, =VPBDIV
                LDR     R1, =VPBDIV_Val
                STR     R1, [R0]
                ENDIF


; Setup PLL
                IF      PLL_SETUP <> 0
                LDR     R0, =PLL_BASE
                MOV     R1, #0xAA
                MOV     R2, #0x55

;  Configure and Enable PLL
                MOV     R3, #PLLCFG_Val
                STR     R3, [R0, #PLLCFG_OFS] 
                MOV     R3, #PLLCON_PLLE
                STR     R3, [R0, #PLLCON_OFS]
                STR     R1, [R0, #PLLFEED_OFS]
                STR     R2, [R0, #PLLFEED_OFS]

;  Wait until PLL Locked
PLL_Loop        LDR     R3, [R0, #PLLSTAT_OFS]
                ANDS    R3, R3, #PLLSTAT_PLOCK
                BEQ     PLL_Loop

;  Switch to PLL Clock
                MOV     R3, #(PLLCON_PLLE:OR:PLLCON_PLLC)
                STR     R3, [R0, #PLLCON_OFS]
                STR     R1, [R0, #PLLFEED_OFS]
                STR     R2, [R0, #PLLFEED_OFS]
                ENDIF   ; PLL_SETUP


; Setup MAM
                IF      MAM_SETUP <> 0
                LDR     R0, =MAM_BASE
                MOV     R1, #MAMTIM_Val
                STR     R1, [R0, #MAMTIM_OFS] 
                MOV     R1, #MAMCR_Val
                STR     R1, [R0, #MAMCR_OFS] 
                ENDIF   ; MAM_SETUP


; Memory Mapping (when Interrupt Vectors are in RAM)
MEMMAP          EQU     0xE01FC040      ; Memory Mapping Control
                IF      :DEF:REMAP
                LDR     R0, =MEMMAP
                IF      :DEF:RAM_MODE
                MOV     R1, #2
                ELSE
                MOV     R1, #1
                ENDIF
                STR     R1, [R0]
                ENDIF


; Initialise Interrupt System
;  ...


; Setup Stack for each mode

                LDR     R0, =Stack_Top

;  Enter Undefined Instruction Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_UND:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #UND_Stack_Size

;  Enter Abort Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_ABT:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #ABT_Stack_Size

;  Enter FIQ Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_FIQ:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #FIQ_Stack_Size

;  Enter IRQ Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_IRQ:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #IRQ_Stack_Size

;  Enter Supervisor Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_SVC:OR:I_Bit:OR:F_Bit
                MOV     SP, R0
                SUB     R0, R0, #SVC_Stack_Size

;  Enter User Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_USR
                IF      :DEF:__MICROLIB

                EXPORT __initial_sp

                ELSE

                MOV     SP, R0
                SUB     SL, SP, #USR_Stack_Size

                ENDIF


; Enter the C code

                IMPORT  __main
                LDR     R0, =__main
                BX      R0


                IF      :DEF:__MICROLIB

                EXPORT  __heap_base
                EXPORT  __heap_limit

                ELSE
; User Initial Stack & Heap
                AREA    |.text|, CODE, READONLY

                IMPORT  __use_two_region_memory
                EXPORT  __user_initial_stackheap
__user_initial_stackheap

                LDR     R0, =  Heap_Mem
                LDR     R1, =(Stack_Mem + USR_Stack_Size)
                LDR     R2, = (Heap_Mem +      Heap_Size)
                LDR     R3, = Stack_Mem
                BX      LR
                ENDIF


                END

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产成人午夜精品5599| 亚洲免费在线视频| 欧美一区永久视频免费观看| 99re热这里只有精品视频| 黑人精品欧美一区二区蜜桃 | 国产一区二区三区免费观看| 蜜桃视频在线观看一区| 欧美96一区二区免费视频| 丝袜诱惑制服诱惑色一区在线观看 | 日韩一区中文字幕| 亚洲欧美一区二区三区国产精品| 国产精品美女久久久久久久久久久 | 成人免费看的视频| 97精品国产97久久久久久久久久久久| 成人美女在线观看| 色综合天天综合| 精品免费日韩av| 久久久国产精品麻豆| 国产女人18毛片水真多成人如厕 | 亚洲色图.com| 亚洲成人av电影在线| 毛片av一区二区| 国产激情偷乱视频一区二区三区| 国产69精品久久99不卡| 日本大香伊一区二区三区| 欧美日韩精品是欧美日韩精品| 日韩午夜激情电影| 国产日本一区二区| 亚洲一二三区视频在线观看| 美女视频免费一区| av不卡在线观看| 在线播放亚洲一区| 国产精品视频看| 日韩高清一级片| 成人免费看片app下载| 欧美人牲a欧美精品| 久久精子c满五个校花| 亚洲一区免费在线观看| 国产一区二区在线观看视频| 91久久精品日日躁夜夜躁欧美| 日韩亚洲欧美中文三级| 亚洲日本一区二区三区| 久久国产视频网| 欧美三级视频在线| 国产精品美女一区二区| 精品一区二区三区免费| 欧美色区777第一页| 国产精品毛片高清在线完整版| 日韩精品国产精品| 色狠狠综合天天综合综合| 久久精品欧美日韩精品| 免费久久99精品国产| 色诱亚洲精品久久久久久| 国产亚洲一本大道中文在线| 日韩中文字幕不卡| 欧美日韩激情在线| 一区二区三区四区不卡在线 | 国产一区福利在线| 欧美猛男男办公室激情| 亚洲精品亚洲人成人网| 成人手机在线视频| 国产三级欧美三级日产三级99| 午夜影视日本亚洲欧洲精品| 一本色道久久综合亚洲91| 国产精品免费av| 国产成+人+日韩+欧美+亚洲| 欧美sm极限捆绑bd| 蜜臀av性久久久久av蜜臀妖精| 精品视频色一区| 亚洲尤物视频在线| 欧美色手机在线观看| 亚洲成人午夜影院| 欧美精三区欧美精三区| 天涯成人国产亚洲精品一区av| 91浏览器在线视频| 亚洲激情在线播放| 欧美性极品少妇| 国产高清在线观看免费不卡| 91精品国产综合久久蜜臀| 日本三级韩国三级欧美三级| 7777精品伊人久久久大香线蕉完整版 | 亚洲成人精品一区二区| 91黄色在线观看| 丝袜亚洲另类欧美| 久久综合色鬼综合色| 国产一区美女在线| 国产精品欧美久久久久无广告| 91丨porny丨首页| 亚洲一区二区在线免费观看视频| 欧美日韩一区二区三区高清| 日韩激情一二三区| 国产午夜精品一区二区三区视频| 9久草视频在线视频精品| 亚洲制服丝袜av| 日韩免费视频线观看| 国产精品一级在线| 亚洲精品综合在线| 欧美大尺度电影在线| 成人激情小说网站| 亚洲无线码一区二区三区| 日韩色在线观看| av在线播放不卡| 免费看日韩a级影片| 国产精品色婷婷| 欧美男生操女生| 丰满岳乱妇一区二区三区| 亚洲综合一区二区精品导航| 欧美大片国产精品| 色94色欧美sute亚洲线路一久| 秋霞成人午夜伦在线观看| 国产亲近乱来精品视频| 欧美探花视频资源| 成人午夜又粗又硬又大| 日韩成人一级大片| 综合在线观看色| 久久久噜噜噜久噜久久综合| 欧美日韩免费在线视频| 国产成人自拍网| 日韩制服丝袜av| 一区二区三区鲁丝不卡| 久久青草国产手机看片福利盒子| 欧美性色欧美a在线播放| 国产成人精品在线看| 午夜av区久久| 亚洲黄色小视频| 国产精品久久毛片av大全日韩| 日韩欧美精品在线视频| 在线观看av一区| 91在线国产观看| 国产成人在线影院 | 高清不卡一区二区| 奇米色一区二区三区四区| 亚洲免费观看高清完整版在线观看 | 精品国产免费久久| 欧美日韩午夜影院| 91久久精品国产91性色tv| 成人av综合在线| 国产91精品一区二区麻豆亚洲| 日本aⅴ亚洲精品中文乱码| 亚洲午夜电影在线观看| 久久精品二区亚洲w码| 午夜亚洲国产au精品一区二区| 亚洲视频一区在线| 亚洲色欲色欲www在线观看| 国产欧美日韩三区| 国产日产亚洲精品系列| 久久综合九色综合97_久久久| 欧美一区二区视频免费观看| 欧美精品久久天天躁| 欧美亚洲自拍偷拍| 欧美亚洲高清一区| 在线看国产一区二区| 在线日韩av片| 欧美日韩国产乱码电影| 欧美日本在线看| 欧美tickling挠脚心丨vk| 亚洲精品一区在线观看| 久久久久久久久久久久久女国产乱| 日韩女优制服丝袜电影| 精品国产污污免费网站入口 | 欧美视频在线一区| 欧美在线影院一区二区| 欧美日韩在线观看一区二区| 欧美日韩视频不卡| 日韩午夜电影在线观看| 久久久久久电影| 综合电影一区二区三区| 亚洲观看高清完整版在线观看| 亚洲成人激情自拍| 久久99久久精品| 成人av在线观| 欧美视频一区二区三区四区| 日韩免费性生活视频播放| 中文字幕av资源一区| 一区二区三区丝袜| 精品在线免费观看| a在线欧美一区| 91精品免费在线观看| 久久精品亚洲精品国产欧美 | 一区精品在线播放| 亚洲电影中文字幕在线观看| 麻豆精品在线看| 不卡一二三区首页| 欧美日本不卡视频| 国产午夜精品一区二区| 亚洲午夜成aⅴ人片| 国产一区啦啦啦在线观看| 色中色一区二区| 久久久久久亚洲综合影院红桃| 亚洲男女一区二区三区| 精品午夜久久福利影院| 91老师国产黑色丝袜在线| 精品国产乱码91久久久久久网站| 欧美国产综合色视频| 视频一区二区欧美| 成人免费毛片高清视频| 日韩视频一区二区三区| 亚洲婷婷国产精品电影人久久| 青青草原综合久久大伊人精品 | 一区二区三区在线观看国产|