亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? psocconfig.lst

?? cypress cy3721做的外部無線結點。感知溫度后將溫度值反給中心結點。
?? LST
?? 第 1 頁 / 共 5 頁
字號:
   333                          
   334                          ; Digital PSoC block 02, Communications Type B
   335  0028                    DCB02FN:      equ 28h          ; Function Register                        (RW)
   336  0029                    DCB02IN:      equ 29h          ;    Input Register                        (RW)
   337  002A                    DCB02OU:      equ 2Ah          ;   Output Register                        (RW)
   338                          
   339                          ; Digital PSoC block 03, Communications Type B
   340  002C                    DCB03FN:      equ 2Ch          ; Function Register                        (RW)
   341  002D                    DCB03IN:      equ 2Dh          ;    Input Register                        (RW)
   342  002E                    DCB03OU:      equ 2Eh          ;   Output Register                        (RW)
   343                          
   344                          ;------------------------------------------------
   345                          ;  System and Global Resource Registers
   346                          ;  Note: Also see this address range in Bank 0.
   347                          ;------------------------------------------------
   348                          
   349  0060                    CLK_CR0:      equ 60h          ; Analog Column Clock Select Register 0    (RW)
   350  000C                    CLK_CR0_ACOLUMN_1:    equ 0Ch    ; MASK: Specify clock for analog cloumn
   351  0003                    CLK_CR0_ACOLUMN_0:    equ 03h    ; MASK: Specify clock for analog cloumn
   352                          
   353  0061                    CLK_CR1:      equ 61h          ; Analog Clock Source Select Register 1    (RW)
   354  0018                    CLK_CR1_ACLK1:        equ 18h    ; MASK: Digital PSoC block for analog source
   355  0003                    CLK_CR1_ACLK0:        equ 03h    ; MASK: Digital PSoC block for analog source
   356                          
   357  0003                    CLK_CR1_ACLK2:        equ 03h    ; Deprecated do not use
   358                          
   359  0062                    ABF_CR0:      equ 62h          ; Analog Output Buffer Control Register 0  (RW)
   360  0080                    ABF_CR0_ACOL1MUX:     equ 80h    ; MASK: Analog Column 1 Mux control
   361                          
   362  0063                    AMD_CR0:      equ 63h          ; Analog Modulator Control Register 0      (RW)
   363  000F                    AMD_CR0_AMOD0:        equ 0Fh    ; MASK: Modulation source for analog column 0
   364                          
   365  0064                    CMP_GO_EN:    equ 64h          ; Comparator Bus To Global Out Enable      (RW)
   366  0080                    CMP_GO_EN_GOO5:       equ 80h    ; MASK: Selected Col 1 signal to GOO5
   367  0040                    CMP_GO_EN_GOO1:       equ 40h    ; MASK: Selected Col 1 signal to GOO1
   368  0030                    CMP_GO_EN_SEL1:       equ 30h    ; MASK: Column 1 Signal Select
   369  0008                    CMP_GO_EN_GOO4:       equ 08h    ; MASK: Selected Col 0 signal to GOO4
   370  0004                    CMP_GO_EN_GOO0:       equ 04h    ; MASK: Selected Col 0 signal to GOO0
   371  0003                    CMP_GO_EN_SEL0:       equ 03h    ; MASK: Column 0 Signal Select
   372                          
   373  0066                    AMD_CR1:      equ 66h          ; Analog Modulator Control Register 1      (RW)
   374  000F                    AMD_CR1_AMOD1:        equ 0Fh    ; MASK: Modulation ctrl for analog column 1
   375                          
   376  0067                    ALT_CR0:      equ 67h          ; Analog Look Up Table (LUT) Register 0    (RW)
   377  00F0                    ALT_CR0_LUT1:         equ 0F0h    ; MASK: Look up table 1 selection
   378  000F                    ALT_CR0_LUT0:         equ 0Fh    ; MASK: Look up table 0 selection
   379                          
   380  006B                    CLK_CR3:      equ 6Bh          ; Analog Clock Source Control Register 3   (RW)
   381  0040                    CLK_CR3_SYS1:         equ 40h    ; MASK: Analog Clock 1 selection
   382  0030                    CLK_CR3_DIVCLK1:      equ 30h    ; MASK: Analog Clock 1 divider
   383  0004                    CLK_CR3_SYS0:         equ 04h    ; MASK: Analog Clock 0 selection
   384  0003                    CLK_CR3_DIVCLK0:      equ 03h    ; MASK: Analog Clock 0 divider
   385                          
   386                          ;------------------------------------------------
   387                          ;  Global Digital Interconnects
   388                          ;------------------------------------------------
   389                          
   390  00D0                    GDI_O_IN:     equ 0D0h          ; Global Dig Interconnect Odd Inputs Reg   (RW)
   391  00D1                    GDI_E_IN:     equ 0D1h          ; Global Dig Interconnect Even Inputs Reg  (RW)
   392  00D2                    GDI_O_OU:     equ 0D2h          ; Global Dig Interconnect Odd Outputs Reg  (RW)
   393  00D3                    GDI_E_OU:     equ 0D3h          ; Global Dig Interconnect Even Outputs Reg (RW)
   394                          
   395                          ;------------------------------------------------
   396                          ;  Analog Mux Bus Port Enable Bits
   397                          ;------------------------------------------------
   398  00D8                    MUX_CR0:      equ 0D8h          ; Analog Mux Port 0 Bit Enables Register
   399  00D9                    MUX_CR1:      equ 0D9h          ; Analog Mux Port 1 Bit Enables Register
   400  00DA                    MUX_CR2:      equ 0DAh          ; Analog Mux Port 2 Bit Enables Register
   401  00DB                    MUX_CR3:      equ 0DBh          ; Analog Mux Port 3 Bit Enables Register
   402                          
   403                          ;------------------------------------------------
   404                          ;  Clock and System Control Registers
   405                          ;------------------------------------------------
   406                          
   407  00DD                    OSC_GO_EN:    equ 0DDh          ; Oscillator to Global Outputs Enable Register (RW)
   408  0080                    OSC_GO_EN_SLPINT:      equ 80h	 ; Enable Sleep Timer onto GOE[7]
   409  0040                    OSC_GO_EN_VC3:         equ 40h    ; Enable VC3 onto GOE[6]
   410  0020                    OSC_GO_EN_VC2:         equ 20h    ; Enable VC2 onto GOE[5]
   411  0010                    OSC_GO_EN_VC1:         equ 10h    ; Enable VC1 onto GOE[4]
   412  0008                    OSC_GO_EN_SYSCLKX2:    equ 08h    ; Enable 2X SysClk onto GOE[3]
   413  0004                    OSC_GO_EN_SYSCLK:      equ 04h    ; Enable 1X SysClk onto GOE[2]
   414  0002                    OSC_GO_EN_CLK24M:      equ 02h    ; Enable 24 MHz clock onto GOE[1]
   415  0001                    OSC_GO_EN_CLK32K:      equ 01h    ; Enable 32 kHz clock onto GOE[0]
   416                          
   417  00DE                    OSC_CR4:      equ 0DEh          ; Oscillator Control Register 4            (RW)
   418  0003                    OSC_CR4_VC3SEL:       equ 03h    ; MASK: System VC3 Clock source
   419                          
   420  00DF                    OSC_CR3:      equ 0DFh          ; Oscillator Control Register 3            (RW)
   421                          
   422  00E0                    OSC_CR0:      equ 0E0h          ; System Oscillator Control Register 0     (RW)
   423  0080                    OSC_CR0_32K_SELECT:   equ 80h    ; MASK: Enable/Disable External XTAL Osc
   424  0040                    OSC_CR0_PLL_MODE:     equ 40h    ; MASK: Enable/Disable PLL
   425  0020                    OSC_CR0_NO_BUZZ:      equ 20h    ; MASK: Bandgap always powered/BUZZ bandgap
   426  0018                    OSC_CR0_SLEEP:        equ 18h    ; MASK: Set Sleep timer freq/period
   427  0000                    OSC_CR0_SLEEP_512Hz:  equ 00h    ;     Set sleep bits for 1.95ms period
   428  0008                    OSC_CR0_SLEEP_64Hz:   equ 08h    ;     Set sleep bits for 15.6ms period
   429  0010                    OSC_CR0_SLEEP_8Hz:    equ 10h    ;     Set sleep bits for 125ms period
   430  0018                    OSC_CR0_SLEEP_1Hz:    equ 18h    ;     Set sleep bits for 1 sec period
   431  0007                    OSC_CR0_CPU:          equ 07h    ; MASK: Set CPU Frequency
   432  0000                    OSC_CR0_CPU_3MHz:     equ 00h    ;     set CPU Freq bits for 3MHz Operation
   433  0001                    OSC_CR0_CPU_6MHz:     equ 01h    ;     set CPU Freq bits for 6MHz Operation
   434  0002                    OSC_CR0_CPU_12MHz:    equ 02h    ;     set CPU Freq bits for 12MHz Operation
   435  0003                    OSC_CR0_CPU_24MHz:    equ 03h    ;     set CPU Freq bits for 24MHz Operation
   436  0004                    OSC_CR0_CPU_1d5MHz:   equ 04h    ;     set CPU Freq bits for 1.5MHz Operation
   437  0005                    OSC_CR0_CPU_750kHz:   equ 05h    ;     set CPU Freq bits for 750kHz Operation
   438  0006                    OSC_CR0_CPU_187d5kHz: equ 06h    ;     set CPU Freq bits for 187.5kHz Operation
   439  0007                    OSC_CR0_CPU_93d7kHz:  equ 07h    ;     set CPU Freq bits for 93.7kHz Operation
   440                          
   441  00E1                    OSC_CR1:      equ 0E1h          ; System VC1/VC2 Divider Control Register  (RW)
   442  00F0                    OSC_CR1_VC1:          equ 0F0h    ; MASK: System VC1 24MHz/External Clk divider
   443  000F                    OSC_CR1_VC2:          equ 0Fh    ; MASK: System VC2 24MHz/External Clk divider
   444                          
   445  00E2                    OSC_CR2:      equ 0E2h          ; Oscillator Control Register 2            (RW)
   446  0080                    OSC_CR2_PLLGAIN:      equ 80h    ; MASK: High/Low gain
   447  0004                    OSC_CR2_EXTCLKEN:     equ 04h    ; MASK: Enable/Disable External Clock
   448  0002                    OSC_CR2_IMODIS:       equ 02h    ; MASK: Enable/Disable System (IMO) Clock Net
   449  0001                    OSC_CR2_SYSCLKX2DIS:  equ 01h    ; MASK: Enable/Disable 48MHz clock source
   450                          
   451  00E3                    VLT_CR:       equ 0E3h          ; Voltage Monitor Control Register         (RW)
   452  0080                    VLT_CR_SMP:           equ 80h    ; MASK: Enable Switch Mode Pump
   453  0030                    VLT_CR_PORLEV:        equ 30h    ; MASK: Mask for Power on Reset level control
   454  0000                    VLT_CR_POR_LOW:       equ 00h    ;   Lowest  Precision Power-on Reset trip point
   455  0010                    VLT_CR_POR_MID:       equ 10h    ;   Middle  Precision Power-on Reset trip point
   456  0020                    VLT_CR_POR_HIGH:      equ 20h    ;   Highest Precision Power-on Reset trip point
   457  0008                    VLT_CR_LVDTBEN:       equ 08h    ; MASK: Enable the CPU Throttle Back on LVD
   458  0007                    VLT_CR_VM:            equ 07h    ; MASK: Mask for Voltage Monitor level setting
   459                          
   460  00E4                    VLT_CMP:      equ 0E4h          ; Voltage Monitor Comparators Register     (R)
   461  0008                    VLT_CMP_NOWRITE:      equ 08h    ; MASK: Vcc below Flash Write level
   462  0004                    VLT_CMP_PUMP:         equ 04h    ; MASK: Vcc below SMP trip level
   463  0002                    VLT_CMP_LVD:          equ 02h    ; MASK: Vcc below LVD trip level
   464  0001                    VLT_CMP_PPOR:         equ 01h    ; MASK: Vcc below PPOR trip level
   465                          
   466  00E5                    ADC0_TR:      equ 0E5h          ; ADC Column 0 Trim Register
   467  00E6                    ADC1_TR:      equ 0E6h          ; ADC Column 1 Trim Register
   468                          
   469  00E8                    IMO_TR:       equ 0E8h          ; Internal Main Oscillator Trim Register   (W)
   470  00E9                    ILO_TR:       equ 0E9h          ; Internal Low-speed Oscillator Trim       (W)
   471  00EA                    BDG_TR:       equ 0EAh          ; Band Gap Trim Register                   (W)
   472  00EB                    ECO_TR:       equ 0EBh          ; External Oscillator Trim Register        (W)
   473                          
   474  00FA                    FLS_PR1:      equ 0FAh          ; Flash Program Register 1                 (RW)
   475  0003                    FLS_PR1_BANK:         equ 03h    ; MASK: Select Active Flash Bank
   476                          
   477  00FD                    DAC_CR:       equ 0FDh          ; Analog Mux DAC Control Register
   478  0008                    DAC_CR_IRANGE:        equ 08h    ; MASK: Sets the DAC Range low or high
   479  0006                    DAC_CR_OSCMODE:       equ 06h    ; MASK: Defines the reset mode for AMux
   480  0001                    DAC_CR_ENABLE:        equ 01h    ; MASK: Enable/Disable DAC function
   481                          
   482                          ;;=============================================================================
   483                          ;;      M8C System Macros
   484                          ;;  These macros should be used when their functions are needed.
   485                          ;;=============================================================================
   486                          
   487                          ;----------------------------------------------------
   488                          ;  Swapping Register Banks
   489                          ;----------------------------------------------------
   490                              macro M8C_SetBank0
   491                              and   F, ~FLAG_XIO_MASK
   492  1C5C                        endm
   493                          
   494                              macro M8C_SetBank1
   495                              or    F, FLAG_XIO_MASK
   496  1C5C                        endm
   497                          
   498                          ;----------------------------------------------------
   499                          ;  Global Interrupt Enable/Disable
   500                          ;----------------------------------------------------
   501                              macro M8C_EnableGInt

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩精品欧美日韩精品| 一本色道**综合亚洲精品蜜桃冫| 亚洲精品精品亚洲| 中文一区二区完整视频在线观看| 91麻豆精品国产自产在线观看一区 | 91精品91久久久中77777| 成人午夜电影网站| 99精品国产视频| 91视频观看免费| 欧美在线不卡一区| 欧美日韩高清不卡| 精品欧美一区二区久久 | 国产午夜精品久久久久久免费视| 欧美α欧美αv大片| 久久先锋影音av| 亚洲国产精品99久久久久久久久| 国产精品美女久久久久久2018| 国产精品国产精品国产专区不蜜| 日韩一区欧美一区| 香蕉av福利精品导航 | 精品国产一区二区亚洲人成毛片 | 色婷婷av一区二区三区软件| 欧美亚洲另类激情小说| 欧美一区二区黄| 国产亚洲精品bt天堂精选| 日韩美女精品在线| 午夜精品福利一区二区蜜股av| 蜜臀久久99精品久久久久宅男| 国产一区二区主播在线| 91理论电影在线观看| 欧美精品v国产精品v日韩精品| 欧美videos中文字幕| 国产精品乱码一区二三区小蝌蚪| 亚洲午夜久久久久中文字幕久| 久久国产精品第一页| 91蜜桃在线免费视频| 91精品国产综合久久福利软件| 久久久久国产精品人| 亚洲成人中文在线| 处破女av一区二区| 欧美一级欧美一级在线播放| 亚洲欧美日韩综合aⅴ视频| 日本不卡一区二区三区| 99riav久久精品riav| 欧美成人精品3d动漫h| 亚洲欧美成aⅴ人在线观看| 日本成人在线网站| 日本韩国视频一区二区| 国产日韩欧美一区二区三区乱码 | 肉色丝袜一区二区| 成人少妇影院yyyy| 日韩精品一区二区三区中文精品| 一区在线中文字幕| 国产精品一线二线三线精华| 欧美三级在线播放| 亚洲激情六月丁香| caoporn国产精品| 久久久不卡影院| 九九视频精品免费| 欧美蜜桃一区二区三区| 亚洲欧美电影院| 成人av在线一区二区三区| 国产亚洲欧洲997久久综合| 99麻豆久久久国产精品免费| 精品国产一区二区三区久久影院| 亚洲高清免费视频| 91论坛在线播放| 亚洲欧洲av另类| 99久久综合狠狠综合久久| 国产欧美中文在线| 国产精品一级在线| 久久久亚洲国产美女国产盗摄| 美女久久久精品| 欧美电影免费观看高清完整版| 午夜成人免费电影| 7777精品伊人久久久大香线蕉经典版下载| 亚洲精品写真福利| 精品视频在线免费看| 亚洲一区二区欧美日韩| 欧美日韩一级片网站| 亚洲va欧美va国产va天堂影院| 欧洲一区二区三区在线| 亚洲一区在线视频观看| 欧美三级电影网| 男男成人高潮片免费网站| 日韩一区二区三区高清免费看看| 免费成人在线网站| 国产亚洲污的网站| av一区二区三区黑人| 亚洲理论在线观看| 欧美精品日韩精品| 国产在线不卡视频| 中文字幕一区二区三区在线观看| fc2成人免费人成在线观看播放 | 美洲天堂一区二卡三卡四卡视频| 欧美一区永久视频免费观看| 国产综合久久久久久久久久久久| 久久久精品免费观看| 成人黄色国产精品网站大全在线免费观看| 国产精品久久久久精k8| 91久久免费观看| 久久精品国内一区二区三区| 国产精品午夜电影| 欧美久久久久久蜜桃| 激情小说欧美图片| 亚洲精品免费在线播放| 3atv一区二区三区| 丰满白嫩尤物一区二区| 亚洲高清三级视频| 国产欧美日韩不卡| 欧美人动与zoxxxx乱| 国产黄人亚洲片| 国产一区二区三区在线看麻豆| 国产精品久久久久久久久动漫| 欧美日免费三级在线| 国产成人精品亚洲777人妖| 一区二区三区中文字幕电影 | 中文字幕av一区二区三区高| 在线观看视频一区二区欧美日韩| 免费高清不卡av| 亚洲一区二区在线播放相泽| 久久女同性恋中文字幕| 欧美视频精品在线| www.在线欧美| 国产毛片精品视频| 亚洲chinese男男1069| 国产精品久久久久久久久免费桃花 | 欧美一区二区播放| 色婷婷激情一区二区三区| 国产电影精品久久禁18| 五月婷婷欧美视频| 亚洲乱码国产乱码精品精小说 | 91玉足脚交白嫩脚丫在线播放| 亚洲va国产天堂va久久en| 中文字幕视频一区二区三区久| 日韩你懂的电影在线观看| 欧美三级韩国三级日本三斤 | 欧美日韩高清一区二区三区| av爱爱亚洲一区| 国产精品亚洲成人| 精品一区二区三区不卡| 青青草视频一区| 日韩电影在线免费观看| 亚洲一区二区在线免费观看视频| 中文字幕亚洲综合久久菠萝蜜| 久久久久久一二三区| 久久综合九色综合97婷婷| 91精品国模一区二区三区| 欧美年轻男男videosbes| 欧美日韩精品一区二区在线播放 | 亚洲欧洲日产国产综合网| 日本一区二区三级电影在线观看 | 99re这里只有精品视频首页| 成人少妇影院yyyy| 不卡av在线免费观看| 成人免费毛片片v| 成人av在线影院| 91亚洲精品久久久蜜桃| 一本到不卡精品视频在线观看| av不卡一区二区三区| 色噜噜夜夜夜综合网| 欧美系列日韩一区| 欧美色手机在线观看| 欧美肥大bbwbbw高潮| 日韩欧美国产一二三区| 精品国产91乱码一区二区三区 | 亚洲午夜一区二区| 日本不卡视频在线观看| 久久 天天综合| 不卡一区二区三区四区| 日本精品视频一区二区| 欧美浪妇xxxx高跟鞋交| 精品国产乱码久久久久久图片| 2021国产精品久久精品| 国产精品久久久久久久久免费樱桃| 亚洲天堂久久久久久久| 午夜伦欧美伦电影理论片| 激情丁香综合五月| 99久久精品一区二区| 欧美日韩视频一区二区| 久久综合国产精品| 1区2区3区国产精品| 婷婷国产v国产偷v亚洲高清| 国内精品嫩模私拍在线| 99精品欧美一区二区三区综合在线| 欧美三级电影精品| 日本一区二区三区在线观看| 一区二区免费在线播放| 精品一区二区免费| 一本在线高清不卡dvd| 日韩欧美国产综合在线一区二区三区| 国产亚洲一区二区三区四区| 亚洲成av人片www| 成人综合婷婷国产精品久久| 欧美性大战久久久| 国产精品乱码人人做人人爱| 午夜激情久久久| 99国产精品国产精品久久| 日韩视频在线一区二区| 亚洲九九爱视频|