亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? DSP2812實現(xiàn)12864LCD的驅(qū)動程序。12864自帶字庫。包括了對LCD的狀態(tài)
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美放荡的少妇| 色婷婷综合五月| 亚洲午夜精品17c| 最新热久久免费视频| 国产精品视频第一区| 欧美激情一区二区三区在线| 精品国精品自拍自在线| 日韩欧美国产综合一区| 欧美一二三四在线| 久久这里只有精品6| 中文字幕不卡三区| 国产精品久久久久9999吃药| 亚洲人被黑人高潮完整版| 亚洲欧美一区二区三区极速播放| ㊣最新国产の精品bt伙计久久| 一区二区三区.www| 人人超碰91尤物精品国产| 韩国一区二区在线观看| 国产91精品露脸国语对白| 风间由美中文字幕在线看视频国产欧美 | 国内精品在线播放| 成人爱爱电影网址| 成人一区二区视频| 亚洲人成在线播放网站岛国 | 在线影视一区二区三区| 成人影视亚洲图片在线| 在线视频欧美精品| 欧美一区二区三区免费视频| 精品久久99ma| 中文字幕一区二区三区四区不卡| 亚洲小说春色综合另类电影| 男男gaygay亚洲| 成人一区在线看| 欧美人妇做爰xxxⅹ性高电影 | 国产欧美一区二区精品性| 亚洲丝袜美腿综合| 奇米影视一区二区三区| bt欧美亚洲午夜电影天堂| 欧美日本乱大交xxxxx| 欧美激情一区二区三区全黄| 日韩精品成人一区二区三区| 丁香天五香天堂综合| 欧美疯狂性受xxxxx喷水图片| 国产嫩草影院久久久久| 奇米色777欧美一区二区| 成人av在线一区二区三区| 日韩欧美成人一区二区| 亚洲精品高清在线| 国产乱子伦一区二区三区国色天香| 色天使久久综合网天天| 国产色综合一区| 免费成人在线播放| 欧美日高清视频| 亚洲欧美另类久久久精品2019| 国产揄拍国内精品对白| 91精品久久久久久久99蜜桃| 国产精品免费免费| 精品一区二区av| 欧美福利一区二区| 亚洲成人高清在线| 色视频欧美一区二区三区| 国产精品免费视频观看| 国产精品1区2区3区在线观看| 在线综合+亚洲+欧美中文字幕| 亚洲欧美精品午睡沙发| 99精品欧美一区二区蜜桃免费 | 亚洲不卡av一区二区三区| 播五月开心婷婷综合| 国产三级欧美三级日产三级99| 日韩成人一区二区| 91国内精品野花午夜精品| 1区2区3区欧美| 成人免费看片app下载| 国产欧美日韩麻豆91| 国产.欧美.日韩| 国产精品国产三级国产三级人妇| 国内成人免费视频| 欧美经典三级视频一区二区三区| 国产精品亚洲一区二区三区在线| 精品久久五月天| 国产九色sp调教91| 国产欧美视频一区二区| 99久久免费精品| 亚洲精品乱码久久久久久日本蜜臀| 91美女福利视频| 亚洲高清免费在线| 欧美一卡在线观看| 国产精品亚洲第一区在线暖暖韩国| 久久久久久久久久久久久女国产乱| 国产精品2024| 亚洲黄网站在线观看| 欧美日韩日本视频| 久久99久久久久| 国产精品污网站| 欧洲精品在线观看| 麻豆久久久久久久| 国产精品情趣视频| 欧美日韩国产三级| 精品在线你懂的| 国产精品麻豆视频| 欧美色图片你懂的| 久久99精品国产麻豆婷婷洗澡| 久久久久国产免费免费| 91在线播放网址| 美日韩一区二区| 国产精品久久久久天堂| 91.com视频| 成人高清在线视频| 青青草精品视频| 国产精品亲子乱子伦xxxx裸| 精品视频色一区| 韩国在线一区二区| 亚洲一区视频在线观看视频| 欧美一区二区免费| 91在线视频18| 黄一区二区三区| 一区二区三区成人在线视频| 欧美精品一区二区三区视频| 色香蕉久久蜜桃| 国产精品一区二区在线观看不卡| 亚洲视频小说图片| 欧美成人精品3d动漫h| 97国产一区二区| 国产精品一区二区果冻传媒| 亚洲一级电影视频| 国产精品久久久久久久久快鸭| 欧美日本不卡视频| 91亚洲资源网| 丁香激情综合国产| 国产一区二区美女诱惑| 亚洲高清免费在线| 亚洲精品欧美二区三区中文字幕| 欧美v国产在线一区二区三区| 欧美综合一区二区| 91免费版在线看| 成人少妇影院yyyy| 国产精品99久久久久久久女警 | 亚洲三级免费观看| 精品99999| 91精品国产综合久久久久久| 91丨九色丨尤物| 成人精品小蝌蚪| 国产成人免费视频| 国产一区二区免费看| 精品一区二区三区免费视频| 午夜精品久久久久久久蜜桃app| 最新欧美精品一区二区三区| 日本一区免费视频| 中文字幕av不卡| 国产亚洲美州欧州综合国| 欧美成人一区二区三区| 欧美一级精品在线| 欧美tickling网站挠脚心| 日韩精品一区国产麻豆| 精品欧美一区二区久久| www久久精品| 久久久久久久电影| 中文字幕精品在线不卡| 中文字幕中文字幕一区二区 | 欧美日韩一区二区电影| 91行情网站电视在线观看高清版| 色综合天天综合色综合av| 91视频国产观看| 欧洲生活片亚洲生活在线观看| 91成人在线观看喷潮| 欧美精品自拍偷拍| 日韩精品一区二区三区四区视频| 精品国产乱码久久久久久浪潮| 久久综合丝袜日本网| 国产精品久久久久影院老司| 亚洲精品国产无套在线观| 亚洲成av人在线观看| 久久99热99| 成人国产电影网| 欧美日韩一区中文字幕| 日韩免费性生活视频播放| 久久精品一区二区三区四区| 中文字幕综合网| 五月婷婷激情综合| 国产精品一区二区久久精品爱涩| 成人免费视频一区| 欧美日本韩国一区| 中文字幕精品一区| 亚洲国产一二三| 国产精品18久久久久久久久久久久| 不卡的av中国片| 日韩欧美高清dvd碟片| 亚洲激情在线激情| 蜜臀av一级做a爰片久久| 国产69精品久久777的优势| 色婷婷综合激情| 精品欧美一区二区三区精品久久| 综合亚洲深深色噜噜狠狠网站| 日韩精彩视频在线观看| 不卡av在线免费观看| 欧美一区二区三区啪啪| 亚洲欧美在线视频观看| 精品一区二区三区在线播放| 欧美综合视频在线观看| 欧美国产激情一区二区三区蜜月|