亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? DSP2812實(shí)現(xiàn)12864LCD的驅(qū)動(dòng)程序。12864自帶字庫。包括了對LCD的狀態(tài)
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲欧美区自拍先锋| 日韩精品一区二区三区在线观看| 久久精品亚洲一区二区三区浴池| 美女网站色91| 精品免费99久久| 国产在线一区观看| 久久久不卡影院| av网站免费线看精品| 国产精品国产三级国产a| 一本到不卡精品视频在线观看| 国产精品久久国产精麻豆99网站| kk眼镜猥琐国模调教系列一区二区| 成人免费小视频| 欧美伊人久久大香线蕉综合69 | 国产又粗又猛又爽又黄91精品| 精品国产一二三| 风流少妇一区二区| 亚洲另类中文字| 欧美一区二区三区喷汁尤物| 国产成人在线网站| 亚洲另类春色国产| 欧美一级片在线| 国产成人精品影视| 一区二区三区国产豹纹内裤在线| 欧美精品第1页| 国产成人av自拍| 有坂深雪av一区二区精品| 91精品一区二区三区久久久久久| 精品午夜一区二区三区在线观看| 国产精品二三区| 欧美一卡二卡三卡| 99综合影院在线| 麻豆久久一区二区| 亚洲日本在线天堂| 精品人在线二区三区| 99精品欧美一区二区三区小说| 性做久久久久久免费观看欧美| 国产亚洲欧美中文| 91麻豆精品久久久久蜜臀| 成人免费视频视频在线观看免费| 亚洲成人自拍网| 亚洲欧洲三级电影| 亚洲精品一区二区三区香蕉| 欧美亚洲高清一区| 成人午夜av电影| 老司机免费视频一区二区三区| 亚洲欧美偷拍卡通变态| 久久久精品免费免费| 欧美精品777| 91碰在线视频| 国产91精品久久久久久久网曝门| 日本免费在线视频不卡一不卡二| 亚洲色图丝袜美腿| 国产日韩精品一区二区浪潮av| 在线不卡a资源高清| www.久久精品| 国产精品18久久久久久久网站| 午夜精品福利在线| 亚洲日本护士毛茸茸| 国产欧美日韩精品一区| 欧美一区二区三区思思人| 91九色02白丝porn| 99久久久久免费精品国产| 国产成人午夜高潮毛片| 国产原创一区二区| 久久成人免费网| 日本成人在线看| 日韩在线一区二区三区| 亚洲风情在线资源站| 一区二区三区久久| 17c精品麻豆一区二区免费| 亚洲国产精品成人久久综合一区 | 欧美图区在线视频| 色中色一区二区| 99re热这里只有精品免费视频| 国内精品免费**视频| 九九**精品视频免费播放| 日本中文字幕不卡| 青青草国产精品97视觉盛宴| 午夜精品视频在线观看| 亚洲一区二区三区自拍| 亚洲午夜国产一区99re久久| 亚洲小说欧美激情另类| 亚洲一区二区三区四区的| 亚洲一区免费视频| 亚洲地区一二三色| 日本不卡一区二区| 久久精品国产**网站演员| 经典一区二区三区| 国产一区二区女| 波多野结衣中文一区| 91丨国产丨九色丨pron| 91免费在线视频观看| 91福利在线免费观看| 88在线观看91蜜桃国自产| 欧美一区二区三区在线| 久久亚洲二区三区| 中文字幕第一区第二区| 亚洲三级视频在线观看| 午夜久久电影网| 久久不见久久见免费视频1| 国产精品99久久久久| 99v久久综合狠狠综合久久| 91年精品国产| 欧美群妇大交群中文字幕| 日韩欧美中文字幕精品| 久久亚洲欧美国产精品乐播| 国产精品久久久久久久第一福利 | 亚洲啪啪综合av一区二区三区| 一区二区三区在线视频免费观看| 一区二区三区成人在线视频| 舔着乳尖日韩一区| 豆国产96在线|亚洲| 一本到三区不卡视频| 日韩欧美电影在线| 国产精品天干天干在观线| 亚洲大片免费看| 国产激情一区二区三区| 91久久精品午夜一区二区| 日韩欧美在线1卡| 国产精品高清亚洲| 免费黄网站欧美| 色综合久久综合网| 精品免费日韩av| 亚洲欧美视频在线观看| 久久精品国产亚洲高清剧情介绍 | 欧美三级韩国三级日本一级| 日韩三级高清在线| 有码一区二区三区| 国产成人亚洲综合a∨婷婷 | 国产一二精品视频| 欧美亚洲日本国产| 国产精品视频在线看| 蜜乳av一区二区| 色婷婷久久99综合精品jk白丝 | 精品久久99ma| 一区二区三区四区蜜桃| 国产激情一区二区三区四区 | 国产成人精品网址| 欧美日韩国产一级二级| 国产精品全国免费观看高清| 麻豆一区二区99久久久久| 欧洲一区二区三区在线| 中文一区二区在线观看| 国产一区二区三区在线观看免费视频 | 亚洲色图制服丝袜| 国产成人午夜电影网| 欧美高清www午色夜在线视频| 亚洲人成网站影音先锋播放| 国产一区二区网址| 日韩欧美一区二区免费| 午夜精品爽啪视频| 欧美色偷偷大香| 亚洲激情综合网| 91小视频在线免费看| 国产婷婷色一区二区三区四区| 免费精品视频在线| 欧美精品tushy高清| 亚洲成人av一区| 色狠狠色狠狠综合| 亚洲乱码国产乱码精品精的特点 | 色婷婷精品久久二区二区蜜臀av| 欧美激情一二三区| 国产精品夜夜嗨| 久久久综合精品| 国产一区二区中文字幕| 精品日韩在线一区| 黑人巨大精品欧美黑白配亚洲| 欧美一区二区三区在线电影| 免费观看91视频大全| 91精品久久久久久蜜臀| 日韩国产高清在线| 5月丁香婷婷综合| 日本三级亚洲精品| 日韩美女主播在线视频一区二区三区| 91在线一区二区三区| 亚洲制服丝袜av| 欧美日韩免费在线视频| 日本女人一区二区三区| 精品日韩99亚洲| 国产福利一区在线观看| 中日韩免费视频中文字幕| 91麻豆免费看片| 亚洲最色的网站| 欧美老女人第四色| 蜜臀av亚洲一区中文字幕| 日韩精品一区二区三区中文不卡 | 欧美刺激午夜性久久久久久久| 精品一区二区三区在线观看国产| 亚洲精品一区在线观看| 成人av片在线观看| 亚洲一级片在线观看| 91麻豆精品国产91久久久资源速度| 日本成人在线看| 欧美激情一区二区三区不卡 | 欧美一级艳片视频免费观看| 国产麻豆一精品一av一免费| 日本一区二区动态图| 欧美三级午夜理伦三级中视频| 日本成人在线电影网|