亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? F2812上實現(xiàn)正弦脈寬調制,里邊有通過編譯的頭文件
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久久99精品久久| 日韩视频在线你懂得| 国产剧情一区二区| 日韩专区在线视频| 亚洲国产另类精品专区| 亚洲一二三四在线| 亚洲成人免费在线观看| 亚洲亚洲人成综合网络| 亚洲国产综合视频在线观看| 一区二区三区在线不卡| 一区二区三区成人在线视频| 亚洲一区二区三区四区五区黄| 亚洲最大成人网4388xx| 亚洲国产wwwccc36天堂| 日本网站在线观看一区二区三区| 日韩在线播放一区二区| 免费一区二区视频| 国产一区二区女| 成人午夜精品在线| 色欧美片视频在线观看| 欧美日韩欧美一区二区| 欧美一二三四在线| 久久精品亚洲麻豆av一区二区 | 香蕉久久一区二区不卡无毒影院| 一区二区三区在线免费观看| 免费看日韩a级影片| 国产成人综合网站| 日本韩国欧美国产| 88在线观看91蜜桃国自产| 精品福利av导航| 最新国产精品久久精品| 肉肉av福利一精品导航| 成人黄色小视频在线观看| 欧美午夜精品久久久久久超碰| 91精品免费在线观看| 国产三级欧美三级日产三级99| 亚洲免费毛片网站| 久久99国产精品免费| 一本大道av一区二区在线播放| 日韩免费观看2025年上映的电影| 亚洲婷婷综合久久一本伊一区| 天使萌一区二区三区免费观看| 国产成人av电影| 制服.丝袜.亚洲.另类.中文| 欧美激情自拍偷拍| 蜜桃免费网站一区二区三区| 99久久精品国产一区二区三区| 91精品国产品国语在线不卡| 中文字幕中文在线不卡住| 免费高清视频精品| 91福利在线观看| 国产欧美精品一区二区三区四区| 天堂成人国产精品一区| 一本到三区不卡视频| 国产丝袜美腿一区二区三区| 亚洲777理论| 一本色道a无线码一区v| 国产免费成人在线视频| 久久精品国内一区二区三区| 欧美无人高清视频在线观看| 成人欧美一区二区三区黑人麻豆| 狠狠狠色丁香婷婷综合久久五月| 欧美精品精品一区| 亚洲一区二区四区蜜桃| 99热这里都是精品| 国产精品视频观看| 国产精品一区二区无线| 2020国产精品自拍| 男人的j进女人的j一区| 在线不卡中文字幕| 日韩经典一区二区| 欧美视频精品在线| 亚洲国产美国国产综合一区二区| 欧美在线影院一区二区| 亚洲久本草在线中文字幕| 91丨九色丨国产丨porny| 国产精品久久久久久亚洲伦| www.激情成人| 亚洲欧美日韩中文字幕一区二区三区| 粉嫩在线一区二区三区视频| 中文一区二区在线观看 | 中文字幕av一区二区三区高| 国产露脸91国语对白| 精品乱人伦小说| 国产一区二区三区久久悠悠色av| 精品国产91久久久久久久妲己 | 亚洲成人资源在线| 91精品啪在线观看国产60岁| 蜜桃一区二区三区四区| 国产亚洲女人久久久久毛片| 成人精品一区二区三区四区| 中文字幕在线一区免费| 91久久奴性调教| 视频一区视频二区在线观看| 精品欧美一区二区在线观看| 国产夫妻精品视频| 亚洲柠檬福利资源导航| 欧美老肥妇做.爰bbww视频| 蜜臀久久久久久久| 久久久久国产精品麻豆ai换脸| 成人性生交大合| 亚洲一区二区三区免费视频| 欧美精品丝袜中出| 国产福利91精品一区| 亚洲乱码日产精品bd| 91精品中文字幕一区二区三区| 精品一区二区三区免费观看| 成人免费在线播放视频| 91精品在线一区二区| 懂色av一区二区三区免费看| 亚洲欧美视频在线观看| 欧美一级黄色片| 成人毛片老司机大片| 一区二区三区精密机械公司| 精品免费一区二区三区| 波多野结衣中文一区| 日韩中文字幕区一区有砖一区| 国产午夜精品久久| 欧美精品一卡二卡| 99精品国产99久久久久久白柏| 秋霞av亚洲一区二区三| 成人欧美一区二区三区| www成人在线观看| 欧美性生活影院| 成人国产电影网| 麻豆国产欧美一区二区三区| 日韩伦理免费电影| 久久亚洲免费视频| 911精品国产一区二区在线| 成人福利视频网站| 美女尤物国产一区| 亚洲成人黄色影院| 亚洲同性gay激情无套| 国产视频911| 日韩欧美三级在线| 欧美性三三影院| 91热门视频在线观看| 国产一区二区不卡老阿姨| 日日夜夜一区二区| 亚洲一区二区三区在线看| 综合在线观看色| 17c精品麻豆一区二区免费| 久久久亚洲欧洲日产国码αv| 日韩一区二区在线看| 欧美喷水一区二区| 欧美中文字幕一区二区三区| 91美女蜜桃在线| eeuss国产一区二区三区| 懂色av一区二区三区蜜臀| 国产成人啪免费观看软件| 国产在线精品一区二区夜色 | 亚洲精品中文字幕乱码三区| 亚洲国产高清不卡| 日本一区二区视频在线观看| 国产女同性恋一区二区| 国产精品丝袜一区| 国产精品色呦呦| 综合久久综合久久| 亚洲青青青在线视频| 一区二区三区在线免费视频 | 国产亚洲自拍一区| 欧美电影免费观看高清完整版在 | 免费一级片91| 久久精品久久久精品美女| 国产在线视视频有精品| 国产精品夜夜嗨| 成人av小说网| 色哟哟一区二区在线观看| 欧美日本韩国一区| 精品久久人人做人人爰| 欧美激情综合网| 亚洲一区二区在线播放相泽| 日本sm残虐另类| 国产毛片一区二区| 99久久99久久久精品齐齐| 色又黄又爽网站www久久| 欧美另类高清zo欧美| 日韩精品一区二| 亚洲人成网站在线| 日韩精品免费视频人成| 国产美女一区二区三区| 97久久精品人人爽人人爽蜜臀| 欧美日韩在线不卡| 久久无码av三级| 一个色在线综合| 国产一区中文字幕| 欧美在线视频日韩| 久久新电视剧免费观看| 一二三区精品视频| 国产一二三精品| 欧美绝品在线观看成人午夜影视| 国产亚洲一区二区三区在线观看| 亚洲色图欧美在线| 日本伊人色综合网| eeuss鲁片一区二区三区在线观看| 欧美精品在线一区二区三区| 国产精品免费人成网站| 日韩va欧美va亚洲va久久| 欧美伊人久久久久久久久影院 | 国产欧美日本一区二区三区|