亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? F2812上實現正弦脈寬調制,里邊有通過編譯的頭文件
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲成人一区二区在线观看| 精品三级在线看| 一本到三区不卡视频| 国产亚洲自拍一区| 成人激情黄色小说| 亚洲人午夜精品天堂一二香蕉| caoporn国产精品| 综合久久久久久| 欧洲视频一区二区| 亚洲国产日韩一级| 日韩免费观看高清完整版在线观看| 久久福利视频一区二区| 国产精品无圣光一区二区| 成人免费电影视频| 亚洲永久精品大片| 欧美一级生活片| 国产99久久久国产精品潘金| 亚洲日本在线看| 欧美日韩国产在线观看| 精品国产亚洲在线| av不卡免费电影| 亚洲aⅴ怡春院| 久久蜜桃av一区二区天堂| 成人小视频在线观看| 中文字幕一区二区三区乱码在线| 在线观看不卡视频| 久久精品网站免费观看| 99视频国产精品| 男人的天堂久久精品| 欧美激情中文不卡| 欧美日韩国产高清一区二区| 国产麻豆视频精品| 一区二区免费看| 欧美精品一区二区三| 91网站黄www| 免费观看30秒视频久久| 亚洲三级小视频| 欧美成人一区二区三区片免费 | 91精品欧美久久久久久动漫| 国产高清精品网站| 亚洲一区二区视频在线观看| 久久久久久久久蜜桃| 91成人免费在线| 国产精品一区二区你懂的| 亚洲一区二区三区四区中文字幕 | 国产在线观看一区二区| 亚洲免费在线播放| 精品国产一区a| 欧美日韩午夜精品| 99久久国产综合精品色伊| 另类小说图片综合网| 亚洲成av人片在线观看无码| 国产女人水真多18毛片18精品视频| 欧美日韩在线免费视频| 大白屁股一区二区视频| 美女在线视频一区| 午夜久久久影院| 亚洲男人的天堂网| 国产精品麻豆久久久| 欧美不卡在线视频| 欧美一级淫片007| 欧美日韩激情一区二区| 欧美视频三区在线播放| 91蜜桃视频在线| 成人激情免费网站| 成人美女在线观看| 国内精品免费在线观看| 九九国产精品视频| 激情久久五月天| 精品一区二区三区视频| 男女性色大片免费观看一区二区 | 91精品在线免费观看| 欧美亚洲综合一区| 91激情在线视频| 在线看国产日韩| 91论坛在线播放| av男人天堂一区| 99re在线视频这里只有精品| av在线播放成人| aaa亚洲精品| 99国产精品久| 在线免费亚洲电影| 欧美午夜电影网| 欧美喷水一区二区| 日韩欧美一区中文| 亚洲精品一区在线观看| 久久精品在线观看| 中文字幕欧美激情一区| 中文字幕一区二区三区蜜月| 最新日韩av在线| 亚洲精品成人在线| 一区二区三区欧美激情| 婷婷综合久久一区二区三区| 日韩国产欧美一区二区三区| 激情欧美日韩一区二区| 国产v日产∨综合v精品视频| av成人动漫在线观看| 在线观看免费亚洲| 欧美大白屁股肥臀xxxxxx| 欧美精品一区二区高清在线观看| 国产欧美视频一区二区| 《视频一区视频二区| 午夜精品久久久| 国产美女视频一区| 99re亚洲国产精品| 91精品久久久久久蜜臀| 久久久久久久久久看片| 亚洲最新视频在线观看| 蜜臀国产一区二区三区在线播放| 国产成人综合亚洲91猫咪| 一本一道久久a久久精品综合蜜臀 一本一道综合狠狠老 | 中文字幕亚洲一区二区av在线| 亚洲色欲色欲www在线观看| 亚洲女爱视频在线| 伦理电影国产精品| 91色婷婷久久久久合中文| 欧美一区二区三区四区视频 | 欧美国产精品一区二区| 一区二区三区中文字幕精品精品| 秋霞影院一区二区| 成人精品免费看| 日韩一区二区免费视频| 国产精品网站一区| 免费久久99精品国产| 91亚洲国产成人精品一区二区三| 欧美一区二区视频在线观看2020| 欧美激情在线一区二区三区| 日韩激情中文字幕| av色综合久久天堂av综合| 日韩欧美国产小视频| 中文字幕亚洲一区二区av在线| 免费黄网站欧美| 在线日韩国产精品| 国产精品电影一区二区| 蜜臀精品久久久久久蜜臀| 91久久精品一区二区三| 国产日韩欧美麻豆| 秋霞影院一区二区| 在线免费av一区| 亚洲欧洲日产国码二区| 国产一区二区三区不卡在线观看 | 欧美午夜电影一区| 欧美国产精品专区| 国内精品久久久久影院色| 欧美日韩国产不卡| 亚洲精品ww久久久久久p站| 国产v日产∨综合v精品视频| 日韩免费观看高清完整版| 亚洲444eee在线观看| 在线亚洲高清视频| 亚洲欧洲色图综合| 成人午夜激情片| 久久免费偷拍视频| 国产在线国偷精品免费看| 日韩欧美aaaaaa| 日韩精品欧美精品| 91福利在线导航| 亚洲视频网在线直播| 成人av影院在线| 国产精品久久夜| 大胆欧美人体老妇| 国产精品私人影院| eeuss鲁片一区二区三区 | 国产精品91xxx| 精品国产91乱码一区二区三区 | 在线观看视频一区二区| 中文字幕亚洲在| 91小视频免费观看| 亚洲精品一二三| 在线亚洲一区二区| 午夜精品视频在线观看| 欧美乱熟臀69xxxxxx| 奇米精品一区二区三区四区| 日韩欧美一级片| 久久66热偷产精品| 国产欧美一区二区精品性色超碰| 床上的激情91.| 亚洲少妇中出一区| 欧美日韩久久不卡| 蜜桃精品视频在线观看| 精品国一区二区三区| 国产成人免费视| 亚洲码国产岛国毛片在线| 欧美视频在线播放| 老司机精品视频一区二区三区| 精品国产一区二区亚洲人成毛片| 国产在线视频不卡二| 国产精品久久久久永久免费观看| 成人a区在线观看| 亚洲午夜电影网| 欧美一区二区日韩| 国产精品456露脸| 一区二区三区 在线观看视频| 8x8x8国产精品| 国产精品中文有码| 一区二区三区在线观看视频| 欧美人狂配大交3d怪物一区| 国产乱一区二区| 一区二区三区在线观看视频| 日韩午夜av电影|