亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? ADS8364是美國德州儀器公司(TI)的一款六通道、16位并行輸出、同步采樣的模數轉換器。該芯片提供了一個靈活的高速并行接口
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
免费av网站大全久久| 欧美日韩成人综合在线一区二区| 欧美激情一区二区三区四区| 色8久久精品久久久久久蜜| 五月天婷婷综合| 国产精品久久久久国产精品日日| 在线观看亚洲专区| 国产成人在线观看免费网站| 五月天久久比比资源色| 亚洲国产精品黑人久久久| 欧美一区二区在线不卡| 欧美亚洲另类激情小说| 国产91高潮流白浆在线麻豆| 日本在线不卡视频一二三区| 18涩涩午夜精品.www| 亚洲国产美国国产综合一区二区| 久久久久久久久久美女| 91精品国产综合久久香蕉的特点| 日本精品免费观看高清观看| 国产一区视频在线看| 免费在线成人网| 日本亚洲欧美天堂免费| 亚洲一区二区五区| 一区二区三区高清在线| 亚洲欧美日韩国产中文在线| 国产精品素人视频| 中文成人综合网| 国产精品美女久久久久高潮| 亚洲国产岛国毛片在线| 蜜臀久久99精品久久久画质超高清| 一区二区三区在线观看网站| 国产精品情趣视频| 亚洲人精品午夜| 亚洲天堂网中文字| 亚洲精品v日韩精品| 亚洲天堂福利av| 亚欧色一区w666天堂| 亚洲午夜在线观看视频在线| 亚洲一区二区三区自拍| 亚洲v中文字幕| 国内国产精品久久| 成人激情开心网| 一本久道久久综合中文字幕| 精品视频在线免费看| 欧美一区二区成人| 欧美极品少妇xxxxⅹ高跟鞋| 国产麻豆精品在线观看| av福利精品导航| 3d动漫精品啪啪一区二区竹菊| 精品国产一区二区国模嫣然| 欧美成人猛片aaaaaaa| 中文字幕一区日韩精品欧美| 一区二区三区中文字幕在线观看| 日韩高清不卡一区二区三区| 黄色精品一二区| 91蜜桃视频在线| 久久综合狠狠综合久久激情| 亚洲欧洲综合另类| 精彩视频一区二区| 国产精品久久久久永久免费观看| 五月天网站亚洲| 亚洲国产精品国自产拍av| 亚洲日本青草视频在线怡红院| 五月天亚洲婷婷| 91色九色蝌蚪| 国产欧美综合色| 麻豆精品久久精品色综合| 91九色02白丝porn| 久久久三级国产网站| 亚洲成人av中文| 91美女精品福利| 中文字幕国产一区| 六月婷婷色综合| 欧美一区二区三区不卡| 亚洲精品福利视频网站| 成人av第一页| 久久久久国产精品麻豆| 日本一区中文字幕| 亚洲图片欧美综合| av在线播放不卡| 国产精品少妇自拍| 丁香婷婷综合激情五月色| 欧美精品一区男女天堂| 欧美96一区二区免费视频| 欧美久久久久久蜜桃| 亚洲无线码一区二区三区| 成人免费毛片片v| 国产精品乱人伦| 99国产精品久久久久| 最新国产成人在线观看| 9人人澡人人爽人人精品| 国产三级一区二区| 国产成人精品亚洲日本在线桃色| 欧美激情一区二区| 91女神在线视频| 91女厕偷拍女厕偷拍高清| 国产精品视频一二三区| 国产精品影视在线| 久久精品一区四区| 成人黄色av网站在线| 日韩一区欧美一区| 欧美三级电影在线观看| 日本亚洲欧美天堂免费| 久久久久久久久久久久电影| 成人免费的视频| 亚洲一区二区三区美女| 欧美成人高清电影在线| 国产成人综合自拍| 亚洲一区二区精品3399| 日韩欧美久久久| 91在线免费视频观看| 亚洲成av人片在www色猫咪| 欧美一个色资源| 久久久久久久综合日本| 92精品国产成人观看免费| 亚洲国产成人av网| 国产欧美日韩亚州综合 | 国产精品一区在线| 亚洲婷婷综合久久一本伊一区| 在线欧美日韩国产| 久久成人久久鬼色| 亚洲精品国产a久久久久久| 2021久久国产精品不只是精品| 一本一本久久a久久精品综合麻豆| 天天综合网 天天综合色| 日韩美女视频一区二区在线观看| av激情亚洲男人天堂| 久久电影网电视剧免费观看| 亚洲成人一二三| 福利一区二区在线| 日韩av一区二区在线影视| 椎名由奈av一区二区三区| 欧美精品一区二区在线播放| 欧美日韩在线三区| 色综合天天天天做夜夜夜夜做| 蜜臀av国产精品久久久久| 亚洲男人天堂一区| 国产精品入口麻豆九色| 久久这里只有精品首页| 日韩美女视频在线| 日韩午夜三级在线| 欧美老女人在线| 欧美三级三级三级| 色婷婷av久久久久久久| 一本色道久久综合亚洲精品按摩| 粉嫩av亚洲一区二区图片| 国产一区二区三区最好精华液| 日韩精品视频网| 欧美精品在线视频| 欧美日韩视频专区在线播放| 91麻豆免费视频| 一本一道波多野结衣一区二区| 成人免费福利片| 国产91精品在线观看| 成人黄色777网| 色综合天天综合| 欧美三级乱人伦电影| 在线观看91av| 日韩一区二区三| 国产色婷婷亚洲99精品小说| 中文字幕av一区二区三区高| 国产精品国产精品国产专区不蜜| 国产精品大尺度| 亚洲午夜精品久久久久久久久| 亚洲香蕉伊在人在线观| 免费看精品久久片| 国产91在线|亚洲| 日本韩国视频一区二区| 欧美一区二区在线观看| 日韩中文字幕亚洲一区二区va在线| 五月婷婷激情综合网| 国产一区二区在线视频| 成人国产一区二区三区精品| 欧美综合视频在线观看| 日韩视频一区在线观看| 久久久噜噜噜久久人人看| 中文字幕五月欧美| 免费观看成人鲁鲁鲁鲁鲁视频| 成人污视频在线观看| 欧美日韩在线三区| 日本一区二区三区四区在线视频| 一区二区三区高清在线| 精品一区二区成人精品| 日本丶国产丶欧美色综合| 精品女同一区二区| 亚洲国产一区二区在线播放| 国产又粗又猛又爽又黄91精品| av一二三不卡影片| 日韩亚洲欧美成人一区| 中文字幕日韩一区| 国产精品性做久久久久久| 亚洲亚洲精品在线观看| 国产精品一二三四| 欧美剧在线免费观看网站| 国产精品久久久久一区| 日本vs亚洲vs韩国一区三区| 欧洲色大大久久| 亚洲日本va在线观看| 成人动漫av在线| 亚洲精品一线二线三线|