亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? ADS8364是美國德州儀器公司(TI)的一款六通道、16位并行輸出、同步采樣的模數(shù)轉(zhuǎn)換器。該芯片提供了一個(gè)靈活的高速并行接口
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
激情五月播播久久久精品| 日本福利一区二区| 久久99国产精品久久| 亚洲一区视频在线| 一区二区三区四区在线播放| 亚洲人成网站色在线观看| 国产精品国产自产拍高清av王其| 久久久国际精品| 国产欧美精品一区| 国产精品美女一区二区| 国产精品国产三级国产aⅴ无密码 国产精品国产三级国产aⅴ原创 | 天天综合天天做天天综合| 亚洲成人免费视| 日韩精品免费视频人成| 久久精品国产77777蜜臀| 精彩视频一区二区| 国产成人99久久亚洲综合精品| 国产suv一区二区三区88区| eeuss鲁一区二区三区| 色94色欧美sute亚洲线路二| 欧美自拍丝袜亚洲| 悠悠色在线精品| 亚洲综合一区二区三区| 丝袜亚洲另类欧美| 秋霞午夜av一区二区三区| 九色综合狠狠综合久久| 国产成人福利片| 色婷婷国产精品综合在线观看| 欧美人狂配大交3d怪物一区| 欧美大尺度电影在线| 久久精品男人天堂av| 亚洲人成网站精品片在线观看| 亚洲午夜电影网| 久久99精品国产.久久久久久| 国产成人欧美日韩在线电影| 色婷婷亚洲一区二区三区| 51精品秘密在线观看| 久久无码av三级| 亚洲黄色尤物视频| 久久精品国产精品亚洲红杏| 成人丝袜视频网| 欧美性色aⅴ视频一区日韩精品| 7777精品伊人久久久大香线蕉经典版下载 | 精品一区二区在线看| 成人国产在线观看| 欧美揉bbbbb揉bbbbb| 亚洲精品一区二区在线观看| 亚洲视频一区二区免费在线观看| 日本视频免费一区| 99视频一区二区| 日韩女同互慰一区二区| 自拍偷拍国产亚洲| 久久精品国产精品亚洲红杏| 色婷婷av一区二区三区gif| 日韩免费观看2025年上映的电影| 中文字幕一区三区| 久久精品国产亚洲a| 色视频欧美一区二区三区| 精品欧美一区二区久久| 亚洲一级二级三级在线免费观看| 国产精品系列在线播放| 欧美三级电影网| 国产精品久久久久影院| 美女www一区二区| 91久久精品一区二区二区| 久久精品免费在线观看| 午夜电影一区二区| 成人黄色在线看| 久久这里都是精品| 五月天久久比比资源色| 91亚洲资源网| 国产欧美一区二区精品仙草咪| 日韩精品乱码av一区二区| 91久久精品一区二区| 欧美韩国日本不卡| 精品在线你懂的| 91精品国产福利在线观看| 一区二区三区加勒比av| 成人一二三区视频| 久久蜜桃av一区二区天堂| 美腿丝袜在线亚洲一区| 欧美挠脚心视频网站| 亚洲精品免费在线观看| 成人自拍视频在线| 久久中文娱乐网| 国产一区二区伦理片| 欧美电影免费观看高清完整版 | 亚洲三级视频在线观看| 国产成人一区在线| 久久综合九色综合97婷婷| 美女脱光内衣内裤视频久久网站 | 久久久亚洲精品一区二区三区| 蜜桃91丨九色丨蝌蚪91桃色| 欧美一区2区视频在线观看| 亚洲成av人片一区二区梦乃| 91精彩视频在线观看| 亚洲美腿欧美偷拍| 色婷婷精品大在线视频| 亚洲精品免费在线播放| 91精品福利在线| 亚洲一二三级电影| 欧美日韩一区成人| 亚洲1区2区3区4区| 91麻豆精品国产自产在线观看一区 | 久久女同精品一区二区| 国产一区二区久久| 欧美激情在线一区二区| 国产成人亚洲综合色影视 | 成人午夜碰碰视频| 亚洲国产精品传媒在线观看| 成人毛片在线观看| 亚洲欧洲日产国码二区| 色综合天天性综合| 亚洲影视在线观看| 在线播放视频一区| 久草精品在线观看| 国产精品视频一二三区| 色综合天天综合| 日韩精品欧美成人高清一区二区| 日韩欧美在线综合网| 国产一本一道久久香蕉| 亚洲欧洲成人av每日更新| 色先锋aa成人| 日本视频免费一区| 国产调教视频一区| 91丨九色丨尤物| 午夜久久福利影院| 精品国产99国产精品| 成人一级黄色片| 亚洲成人av在线电影| 日韩免费电影网站| 成人动漫一区二区| 亚洲一区二区视频| 日韩美女一区二区三区四区| 国产一区二区视频在线播放| 亚洲欧洲精品天堂一级| 精品视频1区2区| 精久久久久久久久久久| 国产精品对白交换视频| 欧美日韩第一区日日骚| 狠狠色2019综合网| 一区二区三区高清| 欧美精品一区男女天堂| 91最新地址在线播放| 日韩国产一二三区| 欧美国产欧美综合| 538prom精品视频线放| 成人黄色电影在线| 婷婷综合另类小说色区| 国产日韩av一区| 精品视频999| jlzzjlzz欧美大全| 麻豆传媒一区二区三区| 亚洲欧美日韩一区二区三区在线观看| 91精品在线免费观看| www.成人网.com| 久久国内精品视频| 亚洲一区二区视频在线观看| 国产亚洲精久久久久久| 欧美日韩卡一卡二| 成人激情文学综合网| 免费观看在线色综合| 亚洲精品伦理在线| 国产日韩欧美精品综合| 欧美福利一区二区| 91丨porny丨蝌蚪视频| 精品一区二区免费在线观看| 亚洲综合图片区| 欧美国产日韩a欧美在线观看| 日韩一区二区三区免费观看| 色婷婷激情久久| 成人动漫视频在线| 激情深爱一区二区| 三级不卡在线观看| 亚洲欧美国产高清| 亚洲国产成人一区二区三区| 欧美一级欧美三级在线观看| 色欧美片视频在线观看在线视频| 国产一区不卡在线| 免费一级欧美片在线观看| 亚洲精品国产成人久久av盗摄 | 成人一区二区三区| 国产一区二区三区四| 日本不卡一区二区三区高清视频| 亚洲精品午夜久久久| 最新久久zyz资源站| 国产欧美日韩另类一区| 精品国产伦一区二区三区观看方式| 欧美日韩精品欧美日韩精品| 色综合久久综合中文综合网| 成人av集中营| aaa欧美大片| 成人激情小说乱人伦| 成人午夜视频在线| 成人综合婷婷国产精品久久蜜臀 | 26uuu精品一区二区| 精品国产乱码久久久久久图片 | 日韩精品中文字幕一区二区三区 | 最近日韩中文字幕| 国产精品久线在线观看|