亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mcbsp54.h

?? TI公司5000系列DSP(TMS320C5416)原裝DSK板的全部試驗程序
?? H
?? 第 1 頁 / 共 2 頁
字號:
/*****************************************************************/
/* Copyright (c) Texas Instruments, Incorporated  2000           */    
/*****************************************************************/
/******************************************************************************/
/*  MCBSP54.H - MCBSP54 routines header file.                                 */
/*                                                                            */
/*     This module provides the devlib implementation for the MCBSP           */
/*     on the TMS320C54x DSP.                                                 */
/*                                                                            */
/*  MACRO FUNCTIONS:                                                          */
/* 	MCBSP_BYTES_PER_WORD 	- return # of bytes required to hold #          */
/*                        	  of bits indicated by wdlen                    */
/*  MCBSP_ENABLE()          - starts serial port receive and/or transmit    */
/* 	MCBSP_TX_RESET() 		- reset transmit side of serial port            */
/* 	MCBSP_RX_RESET() 		- reset receive side of serial port             */
/* 	MCBSP_DRR1_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR1_SUBADDR, ... )          */
/* 	MCBSP_DRR2_READ() 	- read data value from serial port              */
/*   		use instead: MCBSP_SUBREG_READ(... , DRR2_SUBADDR, ... )          */
/* 	MCBSP_DRR12_READ() 	- read data value from serial port              */
/*                      	  return value as unsigned long                 */
/* 	MCBSP_DXR12_WRITE() 	- write data value from serial port             */
/* 	MCBSP_IO_ENABLE() 	- place port in general purpose I/O mode        */
/* 	MCBSP_IO_DISABLE() 	- take port out of general purpose I/O mode     */
/* 	MCBSP_FRAME_SYNC_ENABLE - sets FRST bit in SPCR                         */
/* 	MCBSP_FRAME_SYNC_RESET 	- clrs FRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_ENABLE- sets GRST bit in SPCR                         */
/* 	MCBSP_SAMPLE_RATE_RESET - clrs GRST bit in SPCR                         */
/* 	MCBSP_RRDY 			- returns selected ports RRDY                   */
/* 	MCBSP_XRDY 			- returns selected ports XRDY                   */
/* 	MCBSP_LOOPBACK_ENABLE 	- places selected port in loopback              */
/* 	MCBSP_LOOPBACK_DISABLE 	- takes port out of DLB                         */
/*                                                                            */
/*  FUNCTIONS:                                                                */
/*	mcbsp_init - initialize and start serial port operation                 */
/*                                                                            */
/*                                                                            */
/*  AUTHOR:                                                                   */
/*     Stefan Haas                                                            */
/*                                                                            */
/*  REVISION HISTORY:                                                         */
/*                                                                            */
/*    DATE       AUTHOR                       DESCRIPTION                     */
/*   -------   -------------      ------------------------------------------  */
/*   13OCT98   St Haas            Original.                                   */
/*                                                                            */
/******************************************************************************/


   

                                                                 
/******************************************************************/
/* This header file  defines the data structures and macros to    */
/* necessary to address the Multi-Channel Serial Port             */
/******************************************************************/
#ifndef _MCBSP_H_
#define _MCBSP_H_

#include "regs54xx.h"


/* Bits, Bitfields, ... */

#define MCBSP_RX     1
#define MCBSP_TX     2
#define MCBSP_BOTH   3 

/* CONFIGURATION REGISTER BIT and BITFIELD values */
/* Serial Port Control Register SPCR1 */

#define DLB_ENABLE          0x01     /* Enable Digital Loopback Mode          */
#define DLB_DISABLE         0x00     /* Disable Digital Loopback Mode         */

#define RXJUST_RJZF         0x00     /* Receive Right Justify Zero Fill       */      
#define RXJUST_RJSE         0x01     /* Receive Right Justify Sign Extend     */
#define RXJUST_LJZF         0x02     /* Receive Left Justify Zero Fill        */
                                                                              
#define CLK_STOP_DISABLED	0x00   /* Normal clocking for non-SPI mode      */ 
#define CLK_START_W/O_DELAY   0x10   /* Clock starts without delay            */
#define CLK_START_W_DELAY	0x11   /* Clock starts with delay               */

#define DX_ENABLE_OFF		0x00   /* no extra delay for turn-on time       */
#define DX_ENABLE_ON		0x01   /* enable extra delay for turn-on time   */

#define ABIS_DISABLE		0x00   /* A-bis mode is disabled                */
#define ABIS_ENABLE		0x01   /* A-bis mode is enabled                 */


/* Serial Port Control Registers SPCR1 and SPCR2 */
                                                                             
#define INTM_RDY            0x00     /* R/X INT driven by R/X RDY             */
#define INTM_BLOCK          0x01     /* R/X INT driven by new multichannel blk*/
#define INTM_FRAME          0x02     /* R/X INT driven by new frame sync      */
#define INTM_SYNCERR        0x03     /* R/X INT generated by R/X SYNCERR      */

#define RX_RESET			0x00	 /* R or X in reset */
#define RX_ENABLE			0x01	 /* R or X enabled */


/* Serial Port Control Register SPCR2 */

#define SP_FREE_OFF		0x00     /* Free running mode is diabled          */
#define SP_FREE_ON		0x01     /* Free running mode is enabled          */

#define SOFT_DISABLE		0x00     /* SOFT mode is disabled                 */
#define SOFT_ENABLE		0x01     /* SOFT mode is enabled                  */

#define FRAME_GEN_RESET		0x00     /* Frame Synchronization logic is reset  */
#define FRAME_GEN_ENABLE	0x01     /* Frame sync signal FSG is generated    */

#define SRG_RESET			0x00     /* Sample Rate Generator is reset        */
#define SRG_ENABLE		0x01     /* Sample Rate Generator is enabled      */


/* Pin Control Register PCR */

#define IO_DISABLE		0x00     /* No General Purpose I/O Mode           */
#define IO_ENABLE			0x01     /* General Purpose I/0 Mode enabled      */

#define CLKR_POL_RISING     0x01     /* R Data Sampled on Rising Edge of CLKR */
#define CLKR_POL_FALLING    0x00     /* R Data Sampled on Falling Edge of CLKR*/
#define CLKX_POL_RISING     0x00     /* X Data Sent on Rising Edge of CLKX    */
#define CLKX_POL_FALLING    0x01     /* X Data Sent on Falling Edge of CLKX   */
#define FSYNC_POL_HIGH      0x00     /* Frame Sync Pulse Active High          */
#define FSYNC_POL_LOW       0x01     /* Frame Sync Pulse Active Low           */

#define CLK_MODE_EXT        0x00     /* Clock derived from external source    */
#define CLK_MODE_INT        0x01     /* Clock derived from internal source    */

#define FSYNC_MODE_EXT      0x00     /* Frame Sync derived from external src  */
#define FSYNC_MODE_INT      0x01     /* Frame Sync dervived from internal src */

/* Transmit Receive Control Register XCR/RCR */

#define SINGLE_PHASE        0x00     /* Selects single phase frames           */
#define DUAL_PHASE          0x01     /* Selects dual phase frames             */

#define MAX_FRAME_LENGTH    0x7f     /* maximum number of words per frame     */

#define WORD_LENGTH_8       0x00     /* 8 bit word length (requires filling)  */
#define WORD_LENGTH_12      0x01     /* 12 bit word length       ""           */
#define WORD_LENGTH_16      0x02     /* 16 bit word length       ""           */
#define WORD_LENGTH_20      0x03     /* 20 bit word length       ""           */
#define WORD_LENGTH_24      0x04     /* 24 bit word length       ""           */
#define WORD_LENGTH_32      0x05     /* 32 bit word length (matches DRR DXR sz*/

#define MAX_WORD_LENGTH     0x20     /* maximum number of bits per word       */

#define NO_COMPAND_MSB_1ST  0x00     /* No Companding, Data XFER starts w/MSb */
#define NO_COMPAND_LSB_1ST  0x01     /* No Companding, Data XFER starts w/LSb */
#define COMPAND_ULAW        0x02     /* Compand ULAW, 8 bit word length only  */
#define COMPAND_ALAW        0x03     /* Compand ALAW, 8 bit word length only  */

#define FRAME_IGNORE        0x01     /* Ignore frame sync pulses after 1st    */
#define NO_FRAME_IGNORE     0x00     /* Utilize frame sync pulses             */

#define DATA_DELAY0         0x00     /* 1st bit in same clk period as fsync   */
#define DATA_DELAY1         0x01     /* 1st bit 1 clk period after fsync      */
#define DATA_DELAY2         0x02     /* 1st bit 2 clk periods after fsync     */
  
/* Sample Rate Generator Register SRGR */

/* Clock mode (ext. / int.) see PCR */

#define MAX_SRG_CLK_DIV     0xff     /* max value to divide Sample Rate Gen Cl*/
#define MAX_FRAME_WIDTH     0xff     /* maximum FSG width in CLKG periods     */
#define MAX_FRAME_PERIOD    0x0fff   /* FSG period in CLKG periods            */

#define FSX_DXR_TO_XSR      0x00     /* Transmit FSX due to DXR to XSR copy   */
#define FSX_FSG             0x01     /* Transmit FSX due to FSG               */

#define CLKS_POL_FALLING    0x00     /* falling edge generates CLKG and FSG   */
#define CLKS_POL_RISING     0x01     /* rising edge generates CLKG and FSG    */

#define GSYNC_OFF           0x00     /* CLKG always running                   */
#define GSYNC_ON            0x01     /* CLKG and FSG synch'ed to FSR          */ 


/* Multi-channel Control Register 1 and 2 MCR1/2 */

#define RMCM_CHANNEL_ENABLE	0x00 	 /* all 128 channels enabled              */
#define RMCM_CHANNEL_DISABLE	0x01 	 /* all channels disabled, selected by    */
						 /* enabling RP(A/B)BLK, RCER(A/B)        */

#define XMCM_CHANNEL_DX_DRIVEN 0x00  /* transmit data over DX pin for as many */
						 /* number of words as required           */
#define XMCM_XCER_CHAN_TO_DXR	0x01 	 /* selected channels written to DXR      */
#define XMCM_ALL_WORDS_TO_DXR	0x02 	 /* all words copied to DXR(1/2),         */
						 /* DX only driven for selected words     */
#define XMCM_CHANNEL_SYM_R/X	0x03 	 /* symmetric transmit and receive        */
						 /* operation                             */
     


#ifdef _INLINE
#define __INLINE static inline
#else
#define __INLINE
#endif

/********* Function Definitions ***********************************/

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产欧美日韩不卡| 亚洲国产wwwccc36天堂| 综合色天天鬼久久鬼色| 午夜av区久久| jvid福利写真一区二区三区| 欧美美女一区二区三区| 欧美韩国日本综合| 日韩av电影天堂| 蜜臀91精品一区二区三区 | 欧美中文一区二区三区| 在线播放视频一区| 国产精品福利一区二区三区| 精品制服美女丁香| 91精品午夜视频| 亚洲伦在线观看| 国产1区2区3区精品美女| 欧美美女一区二区| 亚洲福利电影网| 99国产欧美久久久精品| 国产视频一区在线播放| 久久精品国产免费看久久精品| 欧美在线三级电影| 一区在线观看免费| 成人午夜免费av| 久久久久久97三级| 国内精品久久久久影院薰衣草 | 日韩经典中文字幕一区| 一本色道久久综合亚洲精品按摩| 国产精品入口麻豆原神| 国产成人精品1024| 久久美女艺术照精彩视频福利播放| 免费av成人在线| 欧美电影免费观看高清完整版在线观看| 午夜影院久久久| 欧美日韩一级二级三级| 午夜婷婷国产麻豆精品| 色8久久人人97超碰香蕉987| 亚洲精品国产第一综合99久久| 亚洲v中文字幕| 九九久久精品视频| 日韩区在线观看| 久久精品国产亚洲aⅴ | 综合av第一页| 91视频免费看| 一区二区三区日韩精品| 欧美亚洲精品一区| 五月天国产精品| 欧美大白屁股肥臀xxxxxx| 麻豆精品一二三| 国产欧美综合在线观看第十页| 粉嫩高潮美女一区二区三区| 综合久久给合久久狠狠狠97色| 91亚洲资源网| 五月婷婷综合网| 欧美v国产在线一区二区三区| 国产精品一二三| 亚洲丝袜自拍清纯另类| 欧美日韩国产综合久久| 乱中年女人伦av一区二区| 国产日韩欧美一区二区三区综合| 99免费精品在线观看| 日韩国产欧美在线观看| 久久日韩粉嫩一区二区三区| 国产激情视频一区二区在线观看| www激情久久| 成人国产一区二区三区精品| 亚洲一区中文日韩| 9191成人精品久久| 丁香啪啪综合成人亚洲小说 | 亚洲欧洲在线观看av| 日本黄色一区二区| 狠狠色伊人亚洲综合成人| 国产精品美女久久久久久久久久久| 一本到三区不卡视频| 秋霞成人午夜伦在线观看| 国产精品成人一区二区艾草 | 久久精品国产99| 国产精品福利在线播放| 欧美一区二区二区| www.成人网.com| 另类调教123区| 一区二区三区在线视频免费 | 一区二区三区欧美日| 日韩午夜在线影院| 一本久道久久综合中文字幕| 韩国精品在线观看| 午夜日韩在线观看| 亚洲乱码国产乱码精品精98午夜| 欧美zozozo| 555www色欧美视频| 色噜噜偷拍精品综合在线| 成人综合在线观看| 久热成人在线视频| 亚洲电影一区二区三区| 国产精品女上位| 国产亚洲欧美一区在线观看| 6080日韩午夜伦伦午夜伦| 色综合久久久久网| 成人av在线网站| 国产久卡久卡久卡久卡视频精品| 性感美女久久精品| 亚洲国产日韩a在线播放性色| 国产精品天天摸av网| 国产亚洲一二三区| 久久看人人爽人人| 精品成人在线观看| 欧美成人精精品一区二区频| 91精品国产日韩91久久久久久| 在线观看一区日韩| 色天使色偷偷av一区二区| 91色综合久久久久婷婷| 91麻豆精品视频| 97精品久久久久中文字幕| av在线免费不卡| 91亚洲国产成人精品一区二三| 国产99久久久久| 成人一区二区三区视频在线观看| 国产精品夜夜嗨| 国产大陆a不卡| 成人性生交大片免费| 成人a级免费电影| 色欧美日韩亚洲| 在线看国产日韩| 亚洲三级小视频| 综合在线观看色| 亚洲综合在线五月| 亚洲一区二区三区中文字幕在线| 亚洲精品乱码久久久久久黑人 | 秋霞影院一区二区| 国内精品第一页| 国产很黄免费观看久久| 成人免费毛片高清视频| 91亚洲精品乱码久久久久久蜜桃| 日本精品一区二区三区高清 | 日韩视频在线永久播放| 精品久久久久久最新网址| 精品国精品自拍自在线| 欧美韩国日本一区| 一区二区三区四区国产精品| 日韩高清不卡一区| 国产一区二区三区国产| 91亚洲永久精品| 日韩美女天天操| 国产精品污网站| 亚洲国产精品影院| 国产原创一区二区| 色婷婷综合久久久久中文一区二区| 欧美日韩国产综合草草| 国产女人水真多18毛片18精品视频| 亚洲视频一区在线| 日韩高清中文字幕一区| 国产精品18久久久久久久网站| 色狠狠综合天天综合综合| 欧美一区午夜精品| 欧美国产一区视频在线观看| 亚洲美女区一区| 国产一区福利在线| 欧美这里有精品| 国产欧美一区二区精品久导航 | 亚洲日本在线a| 丝瓜av网站精品一区二区| 国产乱码精品一区二区三| 在线一区二区三区四区五区| 久久久美女艺术照精彩视频福利播放 | 亚洲色图清纯唯美| 精品一区二区三区久久久| 96av麻豆蜜桃一区二区| 久久蜜桃av一区二区天堂| 偷拍自拍另类欧美| 色综合天天综合网天天狠天天| 精品欧美一区二区三区精品久久| 一区二区三区日韩在线观看| 丁香另类激情小说| 欧美电影免费观看完整版| 亚洲成人久久影院| 91丨九色丨尤物| 日本一区二区久久| 国产综合成人久久大片91| 91麻豆精品国产91久久久使用方法| 亚洲欧洲韩国日本视频| 国产精品一区二区在线看| 制服.丝袜.亚洲.另类.中文| 亚洲精品久久7777| 91麻豆免费观看| 亚洲天堂2016| 99国产精品国产精品久久| 中文字幕不卡的av| 国产999精品久久久久久绿帽| 欧美成va人片在线观看| 免费精品99久久国产综合精品| 欧美性猛片aaaaaaa做受| 亚洲三级免费观看| 99久久99久久精品免费观看| 日本一二三不卡| 床上的激情91.| 国产精品久久久久aaaa| 懂色av一区二区三区免费观看| 国产三级欧美三级日产三级99| 国产精品一区二区三区网站| 久久午夜色播影院免费高清|