亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? stm32f10x_tim.h

?? 基于Cortex-M3的STM32的IAR EWARM的工程模塊
?? H
?? 第 1 頁(yè) / 共 4 頁(yè)
字號(hào):

/* TIM Capture Compare N States --------------------------------------------*/
#define TIM_CCxN_Enable                     ((u16)0x0004)
#define TIM_CCxN_Disable                    ((u16)0x0000)                                     

#define IS_TIM_CCXN(CCXN) (((CCXN) == TIM_CCxN_Enable) || \
                           ((CCXN) == TIM_CCxN_Disable))

/* Break Input enable/disable -----------------------------------------------*/
#define TIM_Break_Enable                   ((u16)0x1000)
#define TIM_Break_Disable                  ((u16)0x0000)

#define IS_TIM_BREAK_STATE(STATE) (((STATE) == TIM_Break_Enable) || \
                                   ((STATE) == TIM_Break_Disable))

/* Break Polarity -----------------------------------------------------------*/
#define TIM_BreakPolarity_Low              ((u16)0x0000)
#define TIM_BreakPolarity_High             ((u16)0x2000)

#define IS_TIM_BREAK_POLARITY(POLARITY) (((POLARITY) == TIM_BreakPolarity_Low) || \
                                         ((POLARITY) == TIM_BreakPolarity_High))

/* TIM AOE Bit Set/Reset ---------------------------------------------------*/
#define TIM_AutomaticOutput_Enable         ((u16)0x4000)
#define TIM_AutomaticOutput_Disable        ((u16)0x0000)

#define IS_TIM_AUTOMATIC_OUTPUT_STATE(STATE) (((STATE) == TIM_AutomaticOutput_Enable) || \
                                              ((STATE) == TIM_AutomaticOutput_Disable))
/* Lock levels --------------------------------------------------------------*/
#define TIM_LOCKLevel_OFF                  ((u16)0x0000)
#define TIM_LOCKLevel_1                    ((u16)0x0100)
#define TIM_LOCKLevel_2                    ((u16)0x0200)
#define TIM_LOCKLevel_3                    ((u16)0x0300)

#define IS_TIM_LOCK_LEVEL(LEVEL) (((LEVEL) == TIM_LOCKLevel_OFF) || \
                                  ((LEVEL) == TIM_LOCKLevel_1) || \
                                  ((LEVEL) == TIM_LOCKLevel_2) || \
                                  ((LEVEL) == TIM_LOCKLevel_3))

/* OSSI: Off-State Selection for Idle mode states ---------------------------*/
#define TIM_OSSIState_Enable               ((u16)0x0400)
#define TIM_OSSIState_Disable              ((u16)0x0000)

#define IS_TIM_OSSI_STATE(STATE) (((STATE) == TIM_OSSIState_Enable) || \
                                  ((STATE) == TIM_OSSIState_Disable))

/* OSSR: Off-State Selection for Run mode states ----------------------------*/
#define TIM_OSSRState_Enable               ((u16)0x0800)
#define TIM_OSSRState_Disable              ((u16)0x0000)

#define IS_TIM_OSSR_STATE(STATE) (((STATE) == TIM_OSSRState_Enable) || \
                                  ((STATE) == TIM_OSSRState_Disable))

/* TIM Output Compare Idle State -------------------------------------------*/
#define TIM_OCIdleState_Set                ((u16)0x0100)
#define TIM_OCIdleState_Reset              ((u16)0x0000)

#define IS_TIM_OCIDLE_STATE(STATE) (((STATE) == TIM_OCIdleState_Set) || \
                                    ((STATE) == TIM_OCIdleState_Reset))

/* TIM Output Compare N Idle State -----------------------------------------*/
#define TIM_OCNIdleState_Set               ((u16)0x0200)
#define TIM_OCNIdleState_Reset             ((u16)0x0000)

#define IS_TIM_OCNIDLE_STATE(STATE) (((STATE) == TIM_OCNIdleState_Set) || \
                                     ((STATE) == TIM_OCNIdleState_Reset))

/* TIM Input Capture Polarity ----------------------------------------------*/
#define  TIM_ICPolarity_Rising             ((u16)0x0000)
#define  TIM_ICPolarity_Falling            ((u16)0x0002)

#define IS_TIM_IC_POLARITY(POLARITY) (((POLARITY) == TIM_ICPolarity_Rising) || \
                                      ((POLARITY) == TIM_ICPolarity_Falling))

/* TIM Input Capture Selection ---------------------------------------------*/
#define TIM_ICSelection_DirectTI           ((u16)0x0001)
#define TIM_ICSelection_IndirectTI         ((u16)0x0002)
#define TIM_ICSelection_TRC                ((u16)0x0003)

#define IS_TIM_IC_SELECTION(SELECTION) (((SELECTION) == TIM_ICSelection_DirectTI) || \
                                        ((SELECTION) == TIM_ICSelection_IndirectTI) || \
                                        ((SELECTION) == TIM_ICSelection_TRC))

/* TIM Input Capture Prescaler ---------------------------------------------*/
#define TIM_ICPSC_DIV1                     ((u16)0x0000)
#define TIM_ICPSC_DIV2                     ((u16)0x0004)
#define TIM_ICPSC_DIV4                     ((u16)0x0008)
#define TIM_ICPSC_DIV8                     ((u16)0x000C)

#define IS_TIM_IC_PRESCALER(PRESCALER) (((PRESCALER) == TIM_ICPSC_DIV1) || \
                                        ((PRESCALER) == TIM_ICPSC_DIV2) || \
                                        ((PRESCALER) == TIM_ICPSC_DIV4) || \
                                        ((PRESCALER) == TIM_ICPSC_DIV8))                                          

/* TIM interrupt sources ---------------------------------------------------*/
#define TIM_IT_Update                      ((u16)0x0001)
#define TIM_IT_CC1                         ((u16)0x0002)
#define TIM_IT_CC2                         ((u16)0x0004)
#define TIM_IT_CC3                         ((u16)0x0008)
#define TIM_IT_CC4                         ((u16)0x0010)
#define TIM_IT_COM                         ((u16)0x0020)
#define TIM_IT_Trigger                     ((u16)0x0040)
#define TIM_IT_Break                       ((u16)0x0080)

#define IS_TIM_IT(IT) ((((IT) & (u16)0xFF00) == 0x0000) && ((IT) != 0x0000))

#define IS_TIM_PERIPH_IT(PERIPH, TIM_IT) ((((((*(u32*)&(PERIPH)) == TIM2_BASE) || (((*(u32*)&(PERIPH)) == TIM3_BASE))||\
                                            (((*(u32*)&(PERIPH)) == TIM4_BASE)) || (((*(u32*)&(PERIPH)) == TIM5_BASE))))&& \
                                            (((TIM_IT) & (u16)0xFFA0) == 0x0000) && ((TIM_IT) != 0x0000)) ||\
                                            (((((*(u32*)&(PERIPH)) == TIM1_BASE) || (((*(u32*)&(PERIPH)) == TIM8_BASE))))&& \
                                            (((TIM_IT) & (u16)0xFF00) == 0x0000) && ((TIM_IT) != 0x0000)) ||\
                                            (((((*(u32*)&(PERIPH)) == TIM6_BASE) || (((*(u32*)&(PERIPH)) == TIM7_BASE))))&& \
                                            (((TIM_IT) & (u16)0xFFFE) == 0x0000) && ((TIM_IT) != 0x0000)))

#define IS_TIM_GET_IT(IT) (((IT) == TIM_IT_Update) || \
                           ((IT) == TIM_IT_CC1) || \
                           ((IT) == TIM_IT_CC2) || \
                           ((IT) == TIM_IT_CC3) || \
                           ((IT) == TIM_IT_CC4) || \
                           ((IT) == TIM_IT_COM) || \
                           ((IT) == TIM_IT_Trigger) || \
                           ((IT) == TIM_IT_Break))

/* TIM DMA Base address ----------------------------------------------------*/
#define TIM_DMABase_CR1                    ((u16)0x0000)
#define TIM_DMABase_CR2                    ((u16)0x0001)
#define TIM_DMABase_SMCR                   ((u16)0x0002)
#define TIM_DMABase_DIER                   ((u16)0x0003)
#define TIM_DMABase_SR                     ((u16)0x0004)
#define TIM_DMABase_EGR                    ((u16)0x0005)
#define TIM_DMABase_CCMR1                  ((u16)0x0006)
#define TIM_DMABase_CCMR2                  ((u16)0x0007)
#define TIM_DMABase_CCER                   ((u16)0x0008)
#define TIM_DMABase_CNT                    ((u16)0x0009)
#define TIM_DMABase_PSC                    ((u16)0x000A)
#define TIM_DMABase_ARR                    ((u16)0x000B)
#define TIM_DMABase_RCR                    ((u16)0x000C)
#define TIM_DMABase_CCR1                   ((u16)0x000D)
#define TIM_DMABase_CCR2                   ((u16)0x000E)
#define TIM_DMABase_CCR3                   ((u16)0x000F)
#define TIM_DMABase_CCR4                   ((u16)0x0010)
#define TIM_DMABase_BDTR                   ((u16)0x0011)
#define TIM_DMABase_DCR                    ((u16)0x0012)

#define IS_TIM_DMA_BASE(BASE) (((BASE) == TIM_DMABase_CR1) || \
                               ((BASE) == TIM_DMABase_CR2) || \
                               ((BASE) == TIM_DMABase_SMCR) || \
                               ((BASE) == TIM_DMABase_DIER) || \
                               ((BASE) == TIM_DMABase_SR) || \
                               ((BASE) == TIM_DMABase_EGR) || \
                               ((BASE) == TIM_DMABase_CCMR1) || \
                               ((BASE) == TIM_DMABase_CCMR2) || \
                               ((BASE) == TIM_DMABase_CCER) || \
                               ((BASE) == TIM_DMABase_CNT) || \
                               ((BASE) == TIM_DMABase_PSC) || \
                               ((BASE) == TIM_DMABase_ARR) || \
                               ((BASE) == TIM_DMABase_RCR) || \
                               ((BASE) == TIM_DMABase_CCR1) || \
                               ((BASE) == TIM_DMABase_CCR2) || \
                               ((BASE) == TIM_DMABase_CCR3) || \
                               ((BASE) == TIM_DMABase_CCR4) || \
                               ((BASE) == TIM_DMABase_BDTR) || \
                               ((BASE) == TIM_DMABase_DCR))

/* TIM DMA Burst Length ----------------------------------------------------*/
#define TIM_DMABurstLength_1Byte           ((u16)0x0000)
#define TIM_DMABurstLength_2Bytes          ((u16)0x0100)
#define TIM_DMABurstLength_3Bytes          ((u16)0x0200)
#define TIM_DMABurstLength_4Bytes          ((u16)0x0300)
#define TIM_DMABurstLength_5Bytes          ((u16)0x0400)
#define TIM_DMABurstLength_6Bytes          ((u16)0x0500)
#define TIM_DMABurstLength_7Bytes          ((u16)0x0600)
#define TIM_DMABurstLength_8Bytes          ((u16)0x0700)
#define TIM_DMABurstLength_9Bytes          ((u16)0x0800)
#define TIM_DMABurstLength_10Bytes         ((u16)0x0900)
#define TIM_DMABurstLength_11Bytes         ((u16)0x0A00)
#define TIM_DMABurstLength_12Bytes         ((u16)0x0B00)
#define TIM_DMABurstLength_13Bytes         ((u16)0x0C00)
#define TIM_DMABurstLength_14Bytes         ((u16)0x0D00)
#define TIM_DMABurstLength_15Bytes         ((u16)0x0E00)
#define TIM_DMABurstLength_16Bytes         ((u16)0x0F00)
#define TIM_DMABurstLength_17Bytes         ((u16)0x1000)
#define TIM_DMABurstLength_18Bytes         ((u16)0x1100)

#define IS_TIM_DMA_LENGTH(LENGTH) (((LENGTH) == TIM_DMABurstLength_1Byte) || \
                                   ((LENGTH) == TIM_DMABurstLength_2Bytes) || \
                                   ((LENGTH) == TIM_DMABurstLength_3Bytes) || \
                                   ((LENGTH) == TIM_DMABurstLength_4Bytes) || \
                                   ((LENGTH) == TIM_DMABurstLength_5Bytes) || \
                                   ((LENGTH) == TIM_DMABurstLength_6Bytes) || \
                                   ((LENGTH) == TIM_DMABurstLength_7Bytes) || \
                                   ((LENGTH) == TIM_DMABurstLength_8Bytes) || \
                                   ((LENGTH) == TIM_DMABurstLength_9Bytes) || \
                                   ((LENGTH) == TIM_DMABurstLength_10Bytes) || \
                                   ((LENGTH) == TIM_DMABurstLength_11Bytes) || \
                                   ((LENGTH) == TIM_DMABurstLength_12Bytes) || \

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲一线二线三线视频| 精品久久久久久无| 国产精品色哟哟| 国产sm精品调教视频网站| 中国色在线观看另类| av在线一区二区三区| 一区二区三区美女| 在线播放/欧美激情| 日本怡春院一区二区| 日韩三级中文字幕| 国产成人免费高清| 亚洲图片激情小说| 在线成人午夜影院| 精品一区二区免费| 国产精品三级视频| 91久久精品一区二区二区| 婷婷综合久久一区二区三区| 欧美电视剧在线看免费| 国产xxx精品视频大全| 国产精品久久久久一区二区三区 | 7878成人国产在线观看| 蜜桃精品视频在线| 中文字幕乱码日本亚洲一区二区| 91蜜桃婷婷狠狠久久综合9色| 亚洲a一区二区| 国产三级久久久| 色综合久久久久综合99| 爽爽淫人综合网网站| 久久精品综合网| 欧美中文字幕一区二区三区亚洲| 蓝色福利精品导航| 亚洲视频一区在线| 精品国产免费一区二区三区香蕉| 成人午夜短视频| 免费视频一区二区| 一区二区在线免费观看| 欧美va亚洲va在线观看蝴蝶网| 99国产精品视频免费观看| 手机精品视频在线观看| 国产精品久久久久精k8| 欧美一区二区三区性视频| 91丝袜美腿高跟国产极品老师 | 亚洲综合在线视频| 精品国产成人系列| 欧美在线一二三| 不卡视频一二三| 久久综合综合久久综合| 亚洲v中文字幕| 中文字幕乱码一区二区免费| 日韩免费电影网站| 欧美无砖砖区免费| 91天堂素人约啪| 国v精品久久久网| 久久电影网电视剧免费观看| 亚洲不卡av一区二区三区| 国产精品久久久久四虎| 国产亚洲欧美日韩日本| 欧美成人在线直播| 欧美一区二区三区四区视频| 91丨porny丨首页| 粉嫩av一区二区三区粉嫩| 免费人成精品欧美精品| 午夜精品久久一牛影视| 亚洲精品国产a| 亚洲欧美日韩综合aⅴ视频| 久久久国产一区二区三区四区小说| 欧美日韩午夜在线视频| 在线观看日韩av先锋影音电影院| 国产白丝精品91爽爽久久| 国产精品资源网| 国产综合久久久久久久久久久久| 日本美女一区二区三区| 图片区小说区区亚洲影院| 亚洲一区二区在线视频| 亚洲一区二区三区四区五区中文| 一区二区三区四区蜜桃| 亚洲女厕所小便bbb| 亚洲色欲色欲www在线观看| 亚洲欧洲国产专区| 亚洲靠逼com| 亚洲精品自拍动漫在线| 亚洲精品美腿丝袜| 亚洲综合图片区| 五月综合激情网| 石原莉奈一区二区三区在线观看 | 日韩av一级电影| 日本不卡视频一二三区| 久久国产精品露脸对白| 国内久久精品视频| 成人性生交大片| 色美美综合视频| 欧美日韩亚洲综合在线 欧美亚洲特黄一级| 91激情五月电影| 欧美一级一级性生活免费录像| 欧美一区永久视频免费观看| 欧美一区二区三区电影| 欧美精品一区二区三区一线天视频| 久久亚洲一区二区三区明星换脸| 国产亚洲一区二区三区四区| 中文字幕国产一区二区| 一区二区三区日韩欧美精品| 性久久久久久久久| 国产美女娇喘av呻吟久久| 精品视频色一区| 91精品国产免费| 亚洲精品在线三区| 亚洲免费色视频| 蜜桃av噜噜一区| 不卡区在线中文字幕| 欧美久久久一区| 久久青草欧美一区二区三区| 中文字幕一区二区三区不卡| 午夜久久电影网| 懂色av中文字幕一区二区三区 | 三级影片在线观看欧美日韩一区二区 | 欧美亚洲综合在线| 日韩免费高清视频| 亚洲激情中文1区| 久久精品噜噜噜成人88aⅴ| 91亚洲精品久久久蜜桃网站| 91精品国产91热久久久做人人| 国产亚洲女人久久久久毛片| 亚洲第一福利视频在线| 懂色av噜噜一区二区三区av| 欧美日韩国产系列| 中文字幕精品一区| 捆绑调教美女网站视频一区| 日本丰满少妇一区二区三区| 精品国产一区二区三区av性色| 亚洲欧美福利一区二区| 国产伦精品一区二区三区在线观看| 91国产福利在线| 国产精品美女久久久久久久| 久久精品国产**网站演员| 日本高清不卡视频| 亚洲国产精品激情在线观看| 日韩中文字幕av电影| 色综合中文字幕| 欧美高清在线精品一区| 久久草av在线| 欧美精品色一区二区三区| 国产精品乱人伦一区二区| 激情文学综合网| 91麻豆精品国产自产在线观看一区| 国产精品精品国产色婷婷| 国产精品一区二区男女羞羞无遮挡| 欧美视频日韩视频| 亚洲老妇xxxxxx| 91色在线porny| 欧美韩日一区二区三区四区| 激情六月婷婷久久| 在线综合视频播放| 亚洲成人免费看| 欧美性xxxxx极品少妇| 亚洲日本成人在线观看| 粉嫩久久99精品久久久久久夜| 精品欧美久久久| 日韩福利视频网| 欧美日韩第一区日日骚| 亚洲自拍偷拍网站| 色综合久久久久综合体| 亚洲精品午夜久久久| 一本色道久久加勒比精品| 最新不卡av在线| av不卡免费电影| 1000精品久久久久久久久| 99久久婷婷国产综合精品| 国产精品美女久久久久av爽李琼| 成人自拍视频在线| 欧美国产在线观看| 99re热视频精品| 亚洲另类春色校园小说| 91精品福利在线| 香蕉久久夜色精品国产使用方法 | 久久久久国产免费免费| 国产剧情一区二区三区| 精品久久久久久最新网址| 久久99精品国产.久久久久| 久久久久综合网| 国产成人av在线影院| 国产精品福利在线播放| 91日韩一区二区三区| 亚洲自拍欧美精品| 欧美精品乱码久久久久久按摩| 免费看欧美美女黄的网站| 久久色在线视频| 99久久综合狠狠综合久久| 国产.欧美.日韩| 一区二区三区四区高清精品免费观看 | 中文字幕av一区二区三区高 | 欧美日韩国产片| 久草中文综合在线| 国产精品情趣视频| 在线免费观看成人短视频| 日本伊人色综合网| 国产欧美日韩视频一区二区| 91视频一区二区三区| 日韩精品久久久久久| 久久九九久久九九| 在线欧美日韩精品|