亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? emac.h

?? NXP ARM處理器WEB通訊程序(keil環境)
?? H
?? 第 1 頁 / 共 2 頁
字號:
/*----------------------------------------------------------------------------
 *      LPC2378 Ethernet Definitions
 *----------------------------------------------------------------------------
 *      Name:    EMAC.H
 *      Purpose: Philips LPC2468 EMAC hardware definitions
 *----------------------------------------------------------------------------
 *      Copyright (c) 2006 KEIL - An ARM Company. All rights reserved.
 *---------------------------------------------------------------------------*/

#ifndef __EMAC_H
#define __EMAC_H

#define MYMAC_1         0x00            /* our ethernet (MAC) address        */
#define MYMAC_2         0x30            /* (MUST be unique in LAN!)          */
#define MYMAC_3         0x6C
#define MYMAC_4         0x00
#define MYMAC_5         0x00
#define MYMAC_6         0x02

/* EMAC Memory Buffer configuration for 16K Ethernet RAM. */
#define NUM_RX_FRAG         4           /* Num.of RX Fragments 4*1536= 6.0kB */
#define NUM_TX_FRAG         3           /* Num.of TX Fragments 3*1536= 4.6kB */
#define ETH_FRAG_SIZE       1536        /* Packet Fragment size 1536 Bytes   */

#define ETH_MAX_FLEN        1536        /* Max. Ethernet Frame Size          */

/* EMAC variables located in 16K Ethernet SRAM */
#define RX_DESC_BASE        0x7FE00000
#define RX_STAT_BASE        (RX_DESC_BASE + NUM_RX_FRAG*8)
#define TX_DESC_BASE        (RX_STAT_BASE + NUM_RX_FRAG*8)
#define TX_STAT_BASE        (TX_DESC_BASE + NUM_TX_FRAG*8)
#define RX_BUF_BASE         (TX_STAT_BASE + NUM_TX_FRAG*4)
#define TX_BUF_BASE         (RX_BUF_BASE  + NUM_RX_FRAG*ETH_FRAG_SIZE)

/* RX and TX descriptor and status definitions. */
#define RX_DESC_PACKET(i)   (*(unsigned int *)(RX_DESC_BASE   + 8*i))
#define RX_DESC_CTRL(i)     (*(unsigned int *)(RX_DESC_BASE+4 + 8*i))
#define RX_STAT_INFO(i)     (*(unsigned int *)(RX_STAT_BASE   + 8*i))
#define RX_STAT_HASHCRC(i)  (*(unsigned int *)(RX_STAT_BASE+4 + 8*i))
#define TX_DESC_PACKET(i)   (*(unsigned int *)(TX_DESC_BASE   + 8*i))
#define TX_DESC_CTRL(i)     (*(unsigned int *)(TX_DESC_BASE+4 + 8*i))
#define TX_STAT_INFO(i)     (*(unsigned int *)(TX_STAT_BASE   + 4*i))
#define RX_BUF(i)           (RX_BUF_BASE + ETH_FRAG_SIZE*i)
#define TX_BUF(i)           (TX_BUF_BASE + ETH_FRAG_SIZE*i)

/* MAC Configuration Register 1 */
#define MAC1_REC_EN         0x00000001  /* Receive Enable                    */
#define MAC1_PASS_ALL       0x00000002  /* Pass All Receive Frames           */
#define MAC1_RX_FLOWC       0x00000004  /* RX Flow Control                   */
#define MAC1_TX_FLOWC       0x00000008  /* TX Flow Control                   */
#define MAC1_LOOPB          0x00000010  /* Loop Back Mode                    */
#define MAC1_RES_TX         0x00000100  /* Reset TX Logic                    */
#define MAC1_RES_MCS_TX     0x00000200  /* Reset MAC TX Control Sublayer     */
#define MAC1_RES_RX         0x00000400  /* Reset RX Logic                    */
#define MAC1_RES_MCS_RX     0x00000800  /* Reset MAC RX Control Sublayer     */
#define MAC1_SIM_RES        0x00004000  /* Simulation Reset                  */
#define MAC1_SOFT_RES       0x00008000  /* Soft Reset MAC                    */

/* MAC Configuration Register 2 */
#define MAC2_FULL_DUP       0x00000001  /* Full Duplex Mode                  */
#define MAC2_FRM_LEN_CHK    0x00000002  /* Frame Length Checking             */
#define MAC2_HUGE_FRM_EN    0x00000004  /* Huge Frame Enable                 */
#define MAC2_DLY_CRC        0x00000008  /* Delayed CRC Mode                  */
#define MAC2_CRC_EN         0x00000010  /* Append CRC to every Frame         */
#define MAC2_PAD_EN         0x00000020  /* Pad all Short Frames              */
#define MAC2_VLAN_PAD_EN    0x00000040  /* VLAN Pad Enable                   */
#define MAC2_ADET_PAD_EN    0x00000080  /* Auto Detect Pad Enable            */
#define MAC2_PPREAM_ENF     0x00000100  /* Pure Preamble Enforcement         */
#define MAC2_LPREAM_ENF     0x00000200  /* Long Preamble Enforcement         */
#define MAC2_NO_BACKOFF     0x00001000  /* No Backoff Algorithm              */
#define MAC2_BACK_PRESSURE  0x00002000  /* Backoff Presurre / No Backoff     */
#define MAC2_EXCESS_DEF     0x00004000  /* Excess Defer                      */

/* Back-to-Back Inter-Packet-Gap Register */
#define IPGT_FULL_DUP       0x00000015  /* Recommended value for Full Duplex */
#define IPGT_HALF_DUP       0x00000012  /* Recommended value for Half Duplex */

/* Non Back-to-Back Inter-Packet-Gap Register */
#define IPGR_DEF            0x00000012  /* Recommended value                 */

/* Collision Window/Retry Register */
#define CLRT_DEF            0x0000370F  /* Default value                     */

/* PHY Support Register */
#define SUPP_SPEED          0x00000100  /* Reduced MII Logic Current Speed   */
#define SUPP_RES_RMII       0x00000800  /* Reset Reduced MII Logic           */

/* Test Register */
#define TEST_SHCUT_PQUANTA  0x00000001  /* Shortcut Pause Quanta             */
#define TEST_TST_PAUSE      0x00000002  /* Test Pause                        */
#define TEST_TST_BACKP      0x00000004  /* Test Back Pressure                */

/* MII Management Configuration Register */
#define MCFG_SCAN_INC       0x00000001  /* Scan Increment PHY Address        */
#define MCFG_SUPP_PREAM     0x00000002  /* Suppress Preamble                 */
#define MCFG_CLK_SEL        0x0000001C  /* Clock Select Mask                 */
#define MCFG_RES_MII        0x00008000  /* Reset MII Management Hardware     */

/* MII Management Command Register */
#define MCMD_READ           0x00000001  /* MII Read                          */
#define MCMD_SCAN           0x00000002  /* MII Scan continuously             */

#define MII_WR_TOUT         0x00050000  /* MII Write timeout count           */
#define MII_RD_TOUT         0x00050000  /* MII Read timeout count            */

/* MII Management Address Register */
#define MADR_REG_ADR        0x0000001F  /* MII Register Address Mask         */
#define MADR_PHY_ADR        0x00001F00  /* PHY Address Mask                  */

/* MII Management Indicators Register */
#define MIND_BUSY           0x00000001  /* MII is Busy                       */
#define MIND_SCAN           0x00000002  /* MII Scanning in Progress          */
#define MIND_NOT_VAL        0x00000004  /* MII Read Data not valid           */
#define MIND_MII_LINK_FAIL  0x00000008  /* MII Link Failed                   */

/* Command Register */
#define CR_RX_EN            0x00000001  /* Enable Receive                    */
#define CR_TX_EN            0x00000002  /* Enable Transmit                   */
#define CR_REG_RES          0x00000008  /* Reset Host Registers              */
#define CR_TX_RES           0x00000010  /* Reset Transmit Datapath           */
#define CR_RX_RES           0x00000020  /* Reset Receive Datapath            */
#define CR_PASS_RUNT_FRM    0x00000040  /* Pass Runt Frames                  */
#define CR_PASS_RX_FILT     0x00000080  /* Pass RX Filter                    */
#define CR_TX_FLOW_CTRL     0x00000100  /* TX Flow Control                   */
#define CR_RMII             0x00000200  /* Reduced MII Interface             */
#define CR_FULL_DUP         0x00000400  /* Full Duplex                       */

/* Status Register */
#define SR_RX_EN            0x00000001  /* Enable Receive                    */
#define SR_TX_EN            0x00000002  /* Enable Transmit                   */

/* Transmit Status Vector 0 Register */
#define TSV0_CRC_ERR        0x00000001  /* CRC error                         */
#define TSV0_LEN_CHKERR     0x00000002  /* Length Check Error                */
#define TSV0_LEN_OUTRNG     0x00000004  /* Length Out of Range               */
#define TSV0_DONE           0x00000008  /* Tramsmission Completed            */
#define TSV0_MCAST          0x00000010  /* Multicast Destination             */
#define TSV0_BCAST          0x00000020  /* Broadcast Destination             */
#define TSV0_PKT_DEFER      0x00000040  /* Packet Deferred                   */
#define TSV0_EXC_DEFER      0x00000080  /* Excessive Packet Deferral         */
#define TSV0_EXC_COLL       0x00000100  /* Excessive Collision               */
#define TSV0_LATE_COLL      0x00000200  /* Late Collision Occured            */
#define TSV0_GIANT          0x00000400  /* Giant Frame                       */
#define TSV0_UNDERRUN       0x00000800  /* Buffer Underrun                   */
#define TSV0_BYTES          0x0FFFF000  /* Total Bytes Transferred           */
#define TSV0_CTRL_FRAME     0x10000000  /* Control Frame                     */
#define TSV0_PAUSE          0x20000000  /* Pause Frame                       */
#define TSV0_BACK_PRESS     0x40000000  /* Backpressure Method Applied       */
#define TSV0_VLAN           0x80000000  /* VLAN Frame                        */

/* Transmit Status Vector 1 Register */
#define TSV1_BYTE_CNT       0x0000FFFF  /* Transmit Byte Count               */
#define TSV1_COLL_CNT       0x000F0000  /* Transmit Collision Count          */

/* Receive Status Vector Register */
#define RSV_BYTE_CNT        0x0000FFFF  /* Receive Byte Count                */
#define RSV_PKT_IGNORED     0x00010000  /* Packet Previously Ignored         */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产成人福利片| 亚洲黄色小视频| 成人欧美一区二区三区小说| 一区二区高清视频在线观看| 国产一区在线观看视频| 在线欧美日韩国产| 国产日韩欧美高清| 久久99九九99精品| 欧美日韩中文字幕一区二区| 国产视频一区二区在线| 日韩av高清在线观看| 91官网在线观看| 国产精品美女一区二区在线观看| 国产精品久久久久天堂| 在线观看欧美黄色| 国产网站一区二区| 蜜桃视频一区二区三区| 色综合色狠狠综合色| 久久嫩草精品久久久精品| 午夜免费欧美电影| 91电影在线观看| 国产精品福利一区| 成人av免费在线播放| 久久亚洲精品国产精品紫薇| 免费成人av在线| 欧美人与z0zoxxxx视频| 亚洲一区二区三区视频在线| 91蜜桃网址入口| 日韩久久一区二区| 91丨porny丨首页| 国产精品乱子久久久久| 成人丝袜18视频在线观看| 久久精品一区二区三区不卡牛牛| 国产91清纯白嫩初高中在线观看 | 制服丝袜亚洲色图| 亚洲午夜成aⅴ人片| 91美女在线视频| 一区二区三区日韩欧美精品| 91免费观看在线| 亚洲国产一区视频| 欧美日韩精品一二三区| 日韩经典中文字幕一区| 欧美一区二区精品久久911| 青青草成人在线观看| 精品粉嫩aⅴ一区二区三区四区| 蜜桃一区二区三区在线观看| 精品国产自在久精品国产| 国产精品一区二区在线播放| 国产精品色呦呦| 在线亚洲高清视频| 日韩精品亚洲一区二区三区免费| 日韩欧美国产系列| 国产一区二区剧情av在线| 国产精品网曝门| 91久久国产最好的精华液| 日韩欧美高清dvd碟片| 日本欧洲一区二区| 精品福利一区二区三区| 成人黄色电影在线| 亚洲国产精品欧美一二99| 精品国产一区二区在线观看| 成人美女在线视频| 亚洲影院久久精品| 欧美va亚洲va| 99这里只有精品| 日韩av在线发布| 欧美韩国一区二区| 欧美久久久一区| 国产凹凸在线观看一区二区| 亚洲资源中文字幕| 国产视频视频一区| 欧美图片一区二区三区| 国产99久久久久| 午夜电影久久久| 国产精品视频看| 欧美高清视频不卡网| 成人高清视频在线| 日韩avvvv在线播放| 中文字幕一区二区5566日韩| 6080午夜不卡| 99久久久精品免费观看国产蜜| 午夜久久久久久久久久一区二区| 国产亚洲一区二区三区在线观看 | 蜜臀久久99精品久久久画质超高清 | 亚洲天天做日日做天天谢日日欢| 欧美日韩一级片在线观看| 国产高清在线观看免费不卡| 天天色天天操综合| 亚洲精品一二三区| 久久精品综合网| 日韩一区二区三区三四区视频在线观看 | 免费观看一级欧美片| 久久久不卡网国产精品二区| 在线一区二区视频| 东方欧美亚洲色图在线| 成人av集中营| 另类欧美日韩国产在线| 亚洲精品视频在线| 中文子幕无线码一区tr| 日韩女优电影在线观看| 欧美日韩一区二区三区高清| 99久久婷婷国产综合精品电影 | 日韩欧美一区二区久久婷婷| 日本韩国欧美一区| 9久草视频在线视频精品| 国产福利一区二区三区在线视频| 毛片一区二区三区| 秋霞国产午夜精品免费视频| 午夜视频在线观看一区二区| 一区二区三区不卡在线观看 | 一区二区三区成人在线视频| 精品国产精品网麻豆系列| 欧美丰满美乳xxx高潮www| 91久久精品午夜一区二区| 99re视频这里只有精品| 成人自拍视频在线| 国产精品白丝jk黑袜喷水| 国产在线看一区| 国产一区二区h| 国产成人av自拍| 高清不卡一区二区| 成人sese在线| 91香蕉视频污在线| 91久久香蕉国产日韩欧美9色| 欧洲一区二区三区免费视频| 欧美激情在线一区二区三区| 欧美精品一区二区在线播放| 久久久91精品国产一区二区精品| 久久久三级国产网站| 欧美国产国产综合| 亚洲欧美另类小说视频| 亚洲激情成人在线| 秋霞午夜鲁丝一区二区老狼| www.在线欧美| 不卡的电视剧免费网站有什么| 懂色av中文一区二区三区| 成人av小说网| 欧美日韩一区二区三区免费看| 欧美日韩一区 二区 三区 久久精品| 欧美精选午夜久久久乱码6080| 日韩一区二区三| 欧美国产精品久久| 午夜一区二区三区视频| 六月婷婷色综合| 99久久久精品免费观看国产蜜| 欧美视频自拍偷拍| 国产亚洲欧美日韩在线一区| 亚洲日本在线看| 开心九九激情九九欧美日韩精美视频电影 | 欧美日韩免费视频| 欧美第一区第二区| 自拍偷拍欧美精品| 麻豆精品一区二区| 99久久精品一区| 日韩视频免费观看高清在线视频| 国产欧美日韩中文久久| 亚洲一区二区三区在线看| 91麻豆自制传媒国产之光| 欧美精品久久99| 国产精品免费av| 日韩精品国产精品| www.欧美.com| 精品国产精品网麻豆系列| 一区二区三区在线视频免费观看 | 亚洲成人午夜影院| 高清国产一区二区三区| 91精品久久久久久蜜臀| 日韩美女视频一区| 国产精品亚洲综合一区在线观看| 欧美艳星brazzers| 国产精品久久久久久久浪潮网站| 日本怡春院一区二区| 色婷婷综合久久| 国产午夜亚洲精品羞羞网站| 免费在线一区观看| 欧美性大战久久久久久久| 国产亚洲成av人在线观看导航| 视频一区二区三区在线| 91丨porny丨国产| 国产精品视频线看| 国产做a爰片久久毛片| 欧美一区二区播放| 丝袜美腿亚洲综合| 欧美色图免费看| 成人性生交大片免费看在线播放 | 亚洲国产欧美在线人成| 成人h版在线观看| 久久精品亚洲国产奇米99| 日本不卡视频在线观看| 欧美色图在线观看| 一区二区国产盗摄色噜噜| 91在线视频播放| 国产精品美女www爽爽爽| 国产乱码精品一区二区三区五月婷 | 精品第一国产综合精品aⅴ| 免费精品99久久国产综合精品| 欧美日韩视频在线观看一区二区三区| 亚洲精品网站在线观看| 91精品91久久久中77777| 亚洲在线视频免费观看|