亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? second.rpt

?? 有關(guān)數(shù)字鐘的
?? RPT
?? 第 1 頁 / 共 3 頁
字號(hào):
Total output I/O cell registers required:        0
Total buried I/O cell registers required:        0
Total bidirectional pins required:               0
Total reserved pins required                     0
Total logic cells required:                     12
Total flipflops required:                        9
Total packed registers required:                 0
Total logic cells in carry chains:               0
Total number of carry chains:                    0
Total logic cells in cascade chains:             0
Total number of cascade chains:                  0
Total single-pin Clock Enables required:         0
Total single-pin Output Enables required:        0

Synthesized logic cells:                         0/1728   (  0%)

Logic Cell and Embedded Cell Counts

Column:  01  02  03  04  05  06  07  08  09  10  11  12  13  14  15  16  17  18  EA  19  20  21  22  23  24  25  26  27  28  29  30  31  32  33  34  35  36  Total(LC/EC)
 A:      0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0      0/0  
 B:      0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0      0/0  
 C:      0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0      0/0  
 D:      0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0      0/0  
 E:      0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0      0/0  
 F:      8   0   0   0   0   4   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0     12/0  

Total:   8   0   0   0   0   4   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0     12/0  



Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** INPUTS **

                                                    Fan-In    Fan-Out
 Pin     LC     EC   Row  Col  Primitive    Code      INP  FBK  OUT  FBK  Name
  79      -     -    -    --      INPUT  G          ^    0    0    0    0  clk
  78      -     -    -    --      INPUT  G          ^    0    0    0    0  reset
  80      -     -    -    --      INPUT             ^    0    0    0    1  setmin


Code:

s = Synthesized pin or logic cell
+ = Synchronous flipflop
/ = Slow slew-rate output
! = NOT gate push-back
r = Fitter-inserted logic cell
^ = Increased input delay
* = PCI I/O is enabled
@ = Uses single-pin Clock Enable
& = Uses single-pin Output Enable
G = Global Source. Fan-out destinations counted here do not include destinations
that are driven using global routing resources. Refer to the Auto Global Signals,
Clock Signals, Clear Signals, Synchronous Load Signals, and Synchronous Clear Signals
Sections of this Report File for information on which signals' fan-outs are used as
Clock, Clear, Preset, Output Enable, and synchronous Load signals.


Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** OUTPUTS **

       Fed By Fed By                                Fan-In    Fan-Out
 Pin     LC     EC   Row  Col  Primitive    Code      INP  FBK  OUT  FBK  Name
 111      -     -    F    --     OUTPUT                 0    1    0    0  daout0
  47      -     -    F    --     OUTPUT                 0    1    0    0  daout1
  45      -     -    F    --     OUTPUT                 0    1    0    0  daout2
 113      -     -    F    --     OUTPUT                 0    1    0    0  daout3
 115      -     -    F    --     OUTPUT                 0    1    0    0  daout4
  44      -     -    F    --     OUTPUT                 0    1    0    0  daout5
 114      -     -    F    --     OUTPUT                 0    1    0    0  daout6
 104      -     -    -    01     OUTPUT                 0    1    0    0  daout7
 112      -     -    F    --     OUTPUT                 0    1    0    0  enmin


Code:

s = Synthesized pin or logic cell
+ = Synchronous flipflop
/ = Slow slew-rate output
! = NOT gate push-back
r = Fitter-inserted logic cell
^ = Increased input delay
* = PCI I/O is enabled
@ = Uses single-pin Clock Enable
& = Uses single-pin Output Enable


Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** BURIED LOGIC **

                                                    Fan-In    Fan-Out
 IOC     LC     EC   Row  Col  Primitive    Code      INP  FBK  OUT  FBK  Name
   -      5     -    F    01       AND2                0    2    0    1  |LPM_ADD_SUB:134|addcore:adder|:55
   -      6     -    F    01       DFFE   +            1    2    1    0  :4
   -      5     -    F    06       DFFE   +            0    3    1    3  da13~153 (:80)
   -      3     -    F    06       DFFE   +            0    3    1    2  da12~153 (:81)
   -      6     -    F    06       DFFE   +            0    2    1    3  da11~153 (:82)
   -      8     -    F    06       DFFE   +            0    1    1    4  da10~153 (:83)
   -      8     -    F    01       DFFE   +            0    1    1    1  da23~155 (:84)
   -      4     -    F    01       DFFE   +            0    3    1    1  da22~155 (:85)
   -      1     -    F    01       DFFE   +            0    3    1    2  da21~155 (:86)
   -      3     -    F    01       DFFE   +            0    2    1    3  da20~155 (:87)
   -      7     -    F    01        OR2        !       0    4    0    6  :106
   -      2     -    F    01        OR2        !       0    4    0    4  :135


Code:

s = Synthesized pin or logic cell
+ = Synchronous flipflop
/ = Slow slew-rate output
! = NOT gate push-back
r = Fitter-inserted logic cell
^ = Increased input delay
* = PCI I/O is enabled
p = Packed register


Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** FASTTRACK INTERCONNECT UTILIZATION **

Row FastTrack Interconnect:

          Global         Left Half-      Right Half-
         FastTrack       FastTrack       FastTrack 
Row     Interconnect    Interconnect    Interconnect    Input Pins     Output Pins     Bidir Pins
A:       0/144(  0%)     0/ 72(  0%)     0/ 72(  0%)    0/16(  0%)      0/16(  0%)     0/16(  0%)
B:       0/144(  0%)     0/ 72(  0%)     0/ 72(  0%)    0/16(  0%)      0/16(  0%)     0/16(  0%)
C:       0/144(  0%)     0/ 72(  0%)     0/ 72(  0%)    0/16(  0%)      0/16(  0%)     0/16(  0%)
D:       0/144(  0%)     0/ 72(  0%)     0/ 72(  0%)    0/16(  0%)      0/16(  0%)     0/16(  0%)
E:       0/144(  0%)     0/ 72(  0%)     0/ 72(  0%)    0/16(  0%)      0/16(  0%)     0/16(  0%)
F:       7/144(  4%)     2/ 72(  2%)     0/ 72(  0%)    0/16(  0%)      8/16( 50%)     0/16(  0%)


Column FastTrack Interconnect:

         FastTrack                                 
Column  Interconnect    Input Pins     Output Pins     Bidir Pins
01:      1/24(  4%)     0/4(  0%)      1/4( 25%)       0/4(  0%)
02:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
03:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
04:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
05:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
06:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
07:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
08:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
09:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
10:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
11:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
12:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
13:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
14:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
15:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
16:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
17:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
18:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
19:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
20:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
21:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
22:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
23:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
24:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
25:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
26:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
27:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
28:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
29:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
30:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
31:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
32:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
33:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
34:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
35:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
36:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
EA:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)


Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** CLOCK SIGNALS **

Type     Fan-out       Name
INPUT        9         clk


Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** CLEAR SIGNALS **

Type     Fan-out       Name
INPUT        9         reset


Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** EQUATIONS **

clk      : INPUT;
reset    : INPUT;

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品99久久久久久久vr| 欧美日韩在线观看一区二区| 午夜欧美电影在线观看| 国产精品福利一区二区| 久久综合九色综合欧美98| 欧美疯狂做受xxxx富婆| 亚洲一区二区三区四区在线观看| 国产精品一区二区男女羞羞无遮挡| 国产视频一区二区在线| 欧美一区二区三区在线| 欧美日韩精品一区二区三区蜜桃| 亚洲国产精品二十页| 久久精品男人天堂av| 国产网站一区二区| 国产精品久久久久久久午夜片| 国产欧美中文在线| 国产精品久久久久婷婷二区次| 中文字幕av一区二区三区| 中文字幕亚洲在| 亚洲精品一二三| 午夜不卡av在线| 秋霞av亚洲一区二区三| 国产成人日日夜夜| 91美女视频网站| 欧美日韩电影在线播放| 日韩一区二区电影在线| 久久婷婷色综合| 中文字幕一区二区不卡| 日韩av电影免费观看高清完整版 | 午夜精品一区二区三区电影天堂| 午夜精品123| 狠狠狠色丁香婷婷综合激情| aaa亚洲精品一二三区| 欧美喷潮久久久xxxxx| 久久综合久久鬼色| 一区二区欧美国产| 国产自产v一区二区三区c| www.亚洲人| 欧美日韩免费一区二区三区视频| 在线综合亚洲欧美在线视频| 国产三级精品三级在线专区| 一区二区三区成人| 国产精品一二三四区| 色综合天天综合给合国产| 日韩免费观看高清完整版在线观看| 国产偷v国产偷v亚洲高清| 亚洲一区二区三区小说| 国产成人在线色| 欧美日韩免费一区二区三区| 久久久久久久久久美女| 亚洲午夜日本在线观看| 国产一区二区在线电影| 欧美在线播放高清精品| 日本欧美一区二区三区| 精品一区二区三区免费| 精品日韩在线观看| 亚洲精品午夜久久久| 精品在线亚洲视频| 91久久一区二区| 26uuu国产日韩综合| 亚洲一区二区三区视频在线| 成人免费毛片片v| 91精品国产黑色紧身裤美女| 亚洲私人黄色宅男| 国产精品影视在线观看| 日韩一区二区影院| 亚洲精品国产成人久久av盗摄 | 欧美成人一区二区三区 | 欧美日韩精品免费观看视频| 欧美经典一区二区| 国产美女在线观看一区| 欧美精品乱码久久久久久按摩| √…a在线天堂一区| 国产精品1区二区.| 精品久久久久久最新网址| 五月天网站亚洲| 欧美日韩一区三区四区| 亚洲欧洲中文日韩久久av乱码| 裸体在线国模精品偷拍| 日韩欧美一区二区免费| 五月激情六月综合| 欧美日韩国产不卡| 肉色丝袜一区二区| 日韩午夜三级在线| 韩国精品一区二区| 久久精品日韩一区二区三区| 黑人巨大精品欧美一区| 国产色爱av资源综合区| 成人av集中营| 亚洲精品精品亚洲| 欧美日韩五月天| 麻豆精品在线播放| 久久久久久久久岛国免费| 国产成人综合网站| 亚洲色图色小说| 欧美视频在线一区| 久久精品国产亚洲a| 久久精品欧美日韩精品| 成人精品免费网站| 亚洲激情av在线| 欧美日韩免费电影| 男女性色大片免费观看一区二区| 日韩欧美你懂的| 福利一区在线观看| 亚洲国产三级在线| 久久影视一区二区| 91丨porny丨国产| 日韩专区中文字幕一区二区| 日韩午夜小视频| av一本久道久久综合久久鬼色| 亚洲精品成人悠悠色影视| 日韩亚洲欧美成人一区| 成人精品视频一区二区三区| 污片在线观看一区二区| 久久综合九色综合97婷婷| 一本一本大道香蕉久在线精品 | 日本丰满少妇一区二区三区| 日日夜夜免费精品视频| 久久久精品国产免大香伊| 91麻豆6部合集magnet| 蜜臀av性久久久久蜜臀aⅴ流畅 | 美腿丝袜亚洲色图| 国产欧美精品区一区二区三区 | 不卡的av中国片| 青青青爽久久午夜综合久久午夜 | 亚洲影院在线观看| 国产日韩精品一区二区三区| 欧美天堂一区二区三区| 国产成人午夜高潮毛片| 奇米精品一区二区三区四区| 亚洲精品久久7777| 国产精品国产三级国产普通话99| 欧美精品免费视频| 欧美视频在线播放| 99久久精品免费看国产免费软件| 久久电影国产免费久久电影| 亚洲一区二区欧美日韩| 中文字幕在线不卡视频| 久久久亚洲综合| 日韩免费电影一区| 51久久夜色精品国产麻豆| 色88888久久久久久影院野外| 国产激情一区二区三区| 久久av资源站| 日本成人在线电影网| 亚洲国产成人精品视频| 亚洲欧美日韩国产综合| 国产欧美精品国产国产专区| 久久香蕉国产线看观看99| 日韩精品中文字幕在线一区| 欧美色老头old∨ideo| 在线视频观看一区| 色婷婷亚洲精品| 日本韩国欧美一区二区三区| 99re成人在线| eeuss影院一区二区三区 | 国产精品久久久久久久久免费丝袜| 日韩一区二区视频| 日韩丝袜美女视频| 欧美成人一区二区三区| 精品成人免费观看| 欧美精品一区二区三区蜜臀| 欧美精品一区二区三区蜜臀| 久久久亚洲精华液精华液精华液| www久久精品| 中文字幕免费不卡在线| 中文无字幕一区二区三区| 国产日本一区二区| 亚洲欧美一区二区在线观看| 1024国产精品| 天堂久久久久va久久久久| 免费精品视频在线| 国内精品国产成人国产三级粉色| 国产一区 二区 三区一级| 成人美女在线观看| 欧美三级中文字幕| 欧美成人乱码一区二区三区| 国产亚洲视频系列| 亚洲美女区一区| 日韩福利电影在线观看| 国产乱理伦片在线观看夜一区| 成人黄色国产精品网站大全在线免费观看| 99re视频这里只有精品| 欧美一区二区视频在线观看2020 | 国产精品久久久久久久久免费相片 | 国产在线精品一区二区| 成人免费视频视频| 欧美日韩国产天堂| 久久久久久99久久久精品网站| 国产精品久久影院| 视频在线在亚洲| 国产98色在线|日韩| 欧美视频日韩视频| 精品99999| 国产乱码精品1区2区3区| 欧洲亚洲精品在线| 精品日韩av一区二区| 亚洲黄色尤物视频| 精品制服美女丁香| 欧美优质美女网站|