亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? cyclone_atoms.v

?? 一個深度為32
?? V
?? 第 1 頁 / 共 5 頁
字號:
// Copyright (C) 1991-2008 Altera Corporation
// Your use of Altera Corporation's design tools, logic functions 
// and other software and tools, and its AMPP partner logic 
// functions, and any output files from any of the foregoing 
// (including device programming or simulation files), and any 
// associated documentation or information are expressly subject 
// to the terms and conditions of the Altera Program License 
// Subscription Agreement, Altera MegaCore Function License 
// Agreement, or other applicable license agreement, including, 
// without limitation, that your use is for the sole purpose of 
// programming logic devices manufactured by Altera and sold by 
// Altera or its authorized distributors.  Please refer to the 
// applicable agreement for further details.
// Quartus II 8.0 Build 215 05/29/2008

// ********** PRIMITIVE DEFINITIONS **********

`timescale 1 ps/1 ps

// ***** DFFE

primitive CYCLONE_PRIM_DFFE (Q, ENA, D, CLK, CLRN, PRN, notifier);
   input D;   
   input CLRN;
   input PRN;
   input CLK;
   input ENA;
   input notifier;
   output Q; reg Q;

   initial Q = 1'b0;

    table

    //  ENA  D   CLK   CLRN  PRN  notifier  :   Qt  :   Qt+1

        (??) ?    ?      1    1      ?      :   ?   :   -;  // pessimism
         x   ?    ?      1    1      ?      :   ?   :   -;  // pessimism
         1   1   (01)    1    1      ?      :   ?   :   1;  // clocked data
         1   1   (01)    1    x      ?      :   ?   :   1;  // pessimism
 
         1   1    ?      1    x      ?      :   1   :   1;  // pessimism
 
         1   0    0      1    x      ?      :   1   :   1;  // pessimism
         1   0    x      1  (?x)     ?      :   1   :   1;  // pessimism
         1   0    1      1  (?x)     ?      :   1   :   1;  // pessimism
 
         1   x    0      1    x      ?      :   1   :   1;  // pessimism
         1   x    x      1  (?x)     ?      :   1   :   1;  // pessimism
         1   x    1      1  (?x)     ?      :   1   :   1;  // pessimism
 
         1   0   (01)    1    1      ?      :   ?   :   0;  // clocked data

         1   0   (01)    x    1      ?      :   ?   :   0;  // pessimism

         1   0    ?      x    1      ?      :   0   :   0;  // pessimism
         0   ?    ?      x    1      ?      :   ?   :   -;

         1   1    0      x    1      ?      :   0   :   0;  // pessimism
         1   1    x    (?x)   1      ?      :   0   :   0;  // pessimism
         1   1    1    (?x)   1      ?      :   0   :   0;  // pessimism

         1   x    0      x    1      ?      :   0   :   0;  // pessimism
         1   x    x    (?x)   1      ?      :   0   :   0;  // pessimism
         1   x    1    (?x)   1      ?      :   0   :   0;  // pessimism

//       1   1   (x1)    1    1      ?      :   1   :   1;  // reducing pessimism
//       1   0   (x1)    1    1      ?      :   0   :   0;
         1   ?   (x1)    1    1      ?      :   ?   :   -;  // spr 80166-ignore
                                                            // x->1 edge
         1   1   (0x)    1    1      ?      :   1   :   1;
         1   0   (0x)    1    1      ?      :   0   :   0;

         ?   ?   ?       0    0      ?      :   ?   :   0;  // clear wins preset
         ?   ?   ?       0    1      ?      :   ?   :   0;  // asynch clear

         ?   ?   ?       1    0      ?      :   ?   :   1;  // asynch set

         1   ?   (?0)    1    1      ?      :   ?   :   -;  // ignore falling clock
         1   ?   (1x)    1    1      ?      :   ?   :   -;  // ignore falling clock
         1   *    ?      ?    ?      ?      :   ?   :   -; // ignore data edges

         1   ?   ?     (?1)   ?      ?      :   ?   :   -;  // ignore edges on
         1   ?   ?       ?  (?1)     ?      :   ?   :   -;  //  set and clear

         0   ?   ?       1    1      ?      :   ?   :   -;  //  set and clear

	 ?   ?   ?       1    1      *      :   ?   :   x; // spr 36954 - at any
							   // notifier event,
							   // output 'x'
    endtable

endprimitive

module cyclone_dffe ( Q, CLK, ENA, D, CLRN, PRN );
   input D;
   input CLK;
   input CLRN;
   input PRN;
   input ENA;
   output Q;
   
   wire D_ipd;
   wire ENA_ipd;
   wire CLK_ipd;
   wire PRN_ipd;
   wire CLRN_ipd;
   
   buf (D_ipd, D);
   buf (ENA_ipd, ENA);
   buf (CLK_ipd, CLK);
   buf (PRN_ipd, PRN);
   buf (CLRN_ipd, CLRN);
   
   wire   legal;
   reg 	  viol_notifier;
   
   CYCLONE_PRIM_DFFE ( Q, ENA_ipd, D_ipd, CLK_ipd, CLRN_ipd, PRN_ipd, viol_notifier );
   
   and(legal, ENA_ipd, CLRN_ipd, PRN_ipd);
   specify
      
      specparam TREG = 0;
      specparam TREN = 0;
      specparam TRSU = 0;
      specparam TRH  = 0;
      specparam TRPR = 0;
      specparam TRCL = 0;
      
      $setup  (  D, posedge CLK &&& legal, TRSU, viol_notifier  ) ;
      $hold   (  posedge CLK &&& legal, D, TRH, viol_notifier   ) ;
      $setup  (  ENA, posedge CLK &&& legal, TREN, viol_notifier  ) ;
      $hold   (  posedge CLK &&& legal, ENA, 0, viol_notifier   ) ;
 
      ( negedge CLRN => (Q  +: 1'b0)) = ( TRCL, TRCL) ;
      ( negedge PRN  => (Q  +: 1'b1)) = ( TRPR, TRPR) ;
      ( posedge CLK  => (Q  +: D)) = ( TREG, TREG) ;
      
   endspecify
endmodule     

// ***** cyclone_latch

module cyclone_latch(D, ENA, PRE, CLR, Q);
   
   input D;
   input ENA, PRE, CLR;
   output Q;
   
   reg 	  q_out;
   
   specify
      $setup (D, posedge ENA, 0) ;
      $hold (negedge ENA, D, 0) ;
      
      (D => Q) = (0, 0);
      (posedge ENA => (Q +: q_out)) = (0, 0);
      (negedge PRE => (Q +: q_out)) = (0, 0);
      (negedge CLR => (Q +: q_out)) = (0, 0);
   endspecify
   
   wire D_in;
   wire ENA_in;
   wire PRE_in;
   wire CLR_in;
   
   buf (D_in, D);
   buf (ENA_in, ENA);
   buf (PRE_in, PRE);
   buf (CLR_in, CLR);
   
   initial
      begin
	 q_out = 1'b0;
      end
   
   always @(D_in or ENA_in or PRE_in or CLR_in)
      begin
	 if (PRE_in == 1'b0)
	    begin
	       // latch being preset, preset is active low
	       q_out = 1'b1;
	    end
	 else if (CLR_in == 1'b0)
	    begin
	       // latch being cleared, clear is active low
	       q_out = 1'b0;
	    end
	      else if (ENA_in == 1'b1)
		 begin
		    // latch is transparent
		    q_out = D_in;
		 end
      end
   
   and (Q, q_out, 1'b1);
   
endmodule

// ***** cyclone_mux21

module cyclone_mux21 (MO, A, B, S);
   input A, B, S;
   output MO;
   
   wire A_in;
   wire B_in;
   wire S_in;

   buf(A_in, A);
   buf(B_in, B);
   buf(S_in, S);

   wire   tmp_MO;
   
   specify
      (A => MO) = (0, 0);
      (B => MO) = (0, 0);
      (S => MO) = (0, 0);
   endspecify

   assign tmp_MO = (S_in == 1) ? B_in : A_in;
   
   buf (MO, tmp_MO);
endmodule

// ***** cyclone_mux41

module cyclone_mux41 (MO, IN0, IN1, IN2, IN3, S);
   input IN0;
   input IN1;
   input IN2;
   input IN3;
   input [1:0] S;
   output MO;
   
   wire IN0_in;
   wire IN1_in;
   wire IN2_in;
   wire IN3_in;
   wire S1_in;
   wire S0_in;

   buf(IN0_in, IN0);
   buf(IN1_in, IN1);
   buf(IN2_in, IN2);
   buf(IN3_in, IN3);
   buf(S1_in, S[1]);
   buf(S0_in, S[0]);

   wire   tmp_MO;
   
   specify
      (IN0 => MO) = (0, 0);
      (IN1 => MO) = (0, 0);
      (IN2 => MO) = (0, 0);
      (IN3 => MO) = (0, 0);
      (S[1] => MO) = (0, 0);
      (S[0] => MO) = (0, 0);
   endspecify

   assign tmp_MO = S1_in ? (S0_in ? IN3_in : IN2_in) : (S0_in ? IN1_in : IN0_in);

   buf (MO, tmp_MO);

endmodule

// ***** cyclone_and1

module cyclone_and1 (Y, IN1);
   input IN1;
   output Y;
   
   specify
      (IN1 => Y) = (0, 0);
   endspecify
   
   buf (Y, IN1);
endmodule

// ***** cyclone_and16

module cyclone_and16 (Y, IN1);
   input [15:0] IN1;
   output [15:0] Y;
   
   specify
      (IN1 => Y) = (0, 0);
   endspecify
   
   buf (Y[0], IN1[0]);
   buf (Y[1], IN1[1]);
   buf (Y[2], IN1[2]);
   buf (Y[3], IN1[3]);
   buf (Y[4], IN1[4]);
   buf (Y[5], IN1[5]);
   buf (Y[6], IN1[6]);
   buf (Y[7], IN1[7]);
   buf (Y[8], IN1[8]);
   buf (Y[9], IN1[9]);
   buf (Y[10], IN1[10]);
   buf (Y[11], IN1[11]);
   buf (Y[12], IN1[12]);
   buf (Y[13], IN1[13]);
   buf (Y[14], IN1[14]);
   buf (Y[15], IN1[15]);
   
endmodule

// ***** cyclone_bmux21

module cyclone_bmux21 (MO, A, B, S);
   input [15:0] A, B;
   input 	S;
   output [15:0] MO; 
   
   assign MO = (S == 1) ? B : A; 
   
endmodule

// ***** cyclone_b17mux21

module cyclone_b17mux21 (MO, A, B, S);
   input [16:0] A, B;
   input 	S;
   output [16:0] MO; 
   
   assign MO = (S == 1) ? B : A; 
   
endmodule

// ***** cyclone_nmux21

module cyclone_nmux21 (MO, A, B, S);
   input A, B, S; 
   output MO; 
   
   assign MO = (S == 1) ? ~B : ~A; 
   
endmodule

// ***** cyclone_b5mux21

module cyclone_b5mux21 (MO, A, B, S);
   input [4:0] A, B;
   input       S;
   output [4:0] MO; 
   
   assign MO = (S == 1) ? B : A; 
   
endmodule

// ********** END PRIMITIVE DEFINITIONS **********



///////////////////////////////////////////////////////////////////////
//
// Module Name : cyclone_asynch_lcell
//
// Description : Verilog simulation model for asynchronous LUT based
//               module in Cyclone Lcell. 
//
///////////////////////////////////////////////////////////////////////

`timescale 1 ps/1 ps

module cyclone_asynch_lcell (
                             dataa, 
                             datab, 
                             datac, 
                             datad,
                             cin,
                             cin0,
                             cin1,
                             inverta,
                             qfbkin,
                             regin,
                             combout,
                             cout,
                             cout0,
                             cout1
                            );
   
    parameter operation_mode = "normal" ;
    parameter sum_lutc_input = "datac";
    parameter lut_mask = "ffff" ;
    parameter cin_used = "false";
    parameter cin0_used = "false";
    parameter cin1_used = "false";
       
    // INPUT PORTS
    input dataa;
    input datab;
    input datac;
    input datad ;
    input cin;
    input cin0;
    input cin1;
    input inverta;
    input qfbkin;
    
    // OUTPUT PORTS
    output combout;
    output cout;
    output cout0;
    output cout1;
    output regin;
    
    // INTERNAL VARIABLES
    reg icout;
    reg icout0;
    reg icout1;
    reg data;
    reg lut_data;
    reg inverta_dataa;
    reg [15:0] bin_mask;
    
    integer iop_mode;
    reg [1:0] isum_lutc_input;
    reg icin_used;
    reg icin0_used;
    reg icin1_used;
       
    wire qfbk_mode;
    
    // INPUT BUFFERS
    wire idataa;
    wire idatab;
    wire idatac;
    wire idatad;
    wire icin;
    wire icin0;
    wire icin1;
    wire iinverta;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩美女视频19| 欧美影院午夜播放| 亚洲五月六月丁香激情| 精品国产电影一区二区| 91亚洲精品久久久蜜桃| 精品一区二区三区免费视频| 国产精品麻豆欧美日韩ww| 国产一区二区福利视频| 欧美成人一区二区| 色悠悠亚洲一区二区| 久久99深爱久久99精品| 亚洲一区免费在线观看| 国产精品免费aⅴ片在线观看| 欧洲另类一二三四区| 国产精品一二三四| 日韩国产欧美视频| 综合欧美亚洲日本| 精品人伦一区二区色婷婷| 欧美日韩久久久| av成人动漫在线观看| 免费观看成人av| 亚洲综合色丁香婷婷六月图片| 精品国产乱码久久久久久图片| 日本道精品一区二区三区| 国产综合色在线| 亚洲国产日韩av| 国产精品污网站| 日韩精品一区二区在线观看| 国产精品一区二区x88av| 一级特黄大欧美久久久| 久久久久久久久久久久电影| 欧美一区二区三区在线电影| 欧美性猛片aaaaaaa做受| av亚洲精华国产精华精华| 黄网站免费久久| 美腿丝袜一区二区三区| 亚洲一二三级电影| 亚洲黄色免费电影| 一区在线观看视频| 日韩一区二区三区在线观看| 91一区一区三区| 日本韩国一区二区三区视频| 99热99精品| 波多野结衣亚洲一区| 国产精品一区二区果冻传媒| 精品亚洲国内自在自线福利| 日韩成人免费在线| 日韩成人dvd| 日韩精品亚洲一区二区三区免费| 一区二区三区国产豹纹内裤在线 | 欧美三级在线播放| 91亚洲国产成人精品一区二区三| 日韩av不卡一区二区| 日韩影院在线观看| 亚洲高清久久久| 天堂一区二区在线免费观看| 亚洲国产另类av| 视频一区中文字幕国产| 奇米影视在线99精品| 丁香婷婷综合色啪| 大白屁股一区二区视频| 蜜臀精品久久久久久蜜臀| 婷婷综合五月天| 久久久国产午夜精品| 欧美精品v日韩精品v韩国精品v| 免费视频最近日韩| 日韩精品免费专区| 亚洲尤物在线视频观看| 久久久国产综合精品女国产盗摄| 精品视频1区2区| 91福利视频在线| 国产91在线看| 成人免费观看av| 成人高清伦理免费影院在线观看| 91麻豆精品久久久久蜜臀| 国产一区日韩二区欧美三区| 国产成人99久久亚洲综合精品| 国产一区二区久久| www.激情成人| 欧美亚洲综合色| 日韩三级电影网址| 国产日产欧美一区二区视频| 国产精品久久久久久久久动漫| 亚洲伦理在线精品| 日本sm残虐另类| 国产成人免费av在线| 色综合久久中文综合久久牛| 欧美艳星brazzers| 久久久久久亚洲综合影院红桃| 中文字幕av一区二区三区高| 久久久噜噜噜久噜久久综合| 最新日韩在线视频| 国产激情一区二区三区| 不卡在线观看av| 欧美巨大另类极品videosbest | 欧美xxxx老人做受| 中文字幕一区在线观看| 亚洲五月六月丁香激情| 国精产品一区一区三区mba视频| 91伊人久久大香线蕉| 色av成人天堂桃色av| 3d动漫精品啪啪一区二区竹菊| 欧美日韩一区二区在线观看| 中文字幕国产精品一区二区| 天天av天天翘天天综合网| 国产精品一区在线观看你懂的| 欧美伊人精品成人久久综合97| 精品国产伦一区二区三区观看方式 | 亚洲超碰97人人做人人爱| 国产精品影视在线观看| 欧美日韩亚洲不卡| 中文字幕精品在线不卡| 奇米一区二区三区| 北条麻妃一区二区三区| 欧美一区午夜视频在线观看| 青娱乐精品在线视频| 麻豆精品国产传媒mv男同| 成人久久18免费网站麻豆| 欧美日韩一区二区三区高清| 亚洲欧美区自拍先锋| 国产伦精品一区二区三区免费| 4438x成人网最大色成网站| 亚洲精品v日韩精品| 91在线一区二区| 久久久久久**毛片大全| 自拍偷自拍亚洲精品播放| 国产乱人伦偷精品视频免下载| 91麻豆精品一区二区三区| 久久精品一区二区三区四区| 麻豆精品国产传媒mv男同| 日韩免费性生活视频播放| 亚洲成a人片综合在线| 精品视频在线免费| 一区二区三区不卡视频| 一本大道久久a久久精二百| 欧美激情综合五月色丁香小说| 国产精品影视在线| 久久欧美一区二区| 高清在线成人网| 精品国产一区二区精华| 日产精品久久久久久久性色| 欧美色综合网站| 亚洲国产视频在线| 欧美日韩国产区一| 亚洲成人av一区| 欧美一级视频精品观看| 午夜视频一区在线观看| 欧美福利视频一区| 欧美日韩成人高清| 亚洲精品国产无套在线观| 99国产精品国产精品毛片| 久久精品男人天堂av| 成人禁用看黄a在线| 中文字幕二三区不卡| 91首页免费视频| 一区二区视频在线看| 欧美午夜电影一区| 亚洲成人精品一区| 欧美视频你懂的| 日本女优在线视频一区二区| 91精品综合久久久久久| 精品一区精品二区高清| 欧美精品一区二区三区一线天视频| 国产成人综合在线播放| 国产区在线观看成人精品| 狠狠色狠狠色综合系列| 日韩精品一区二区三区在线观看| 精品一区二区三区久久| 国产欧美日韩在线| 不卡的电影网站| 亚洲中国最大av网站| 欧美日韩久久不卡| 国产专区欧美精品| 欧美国产精品久久| 色综合久久久久| 青青草精品视频| 久久色成人在线| 91黄色激情网站| 成人的网站免费观看| 亚洲码国产岛国毛片在线| 欧美三级在线播放| 国内久久精品视频| 日韩免费一区二区三区在线播放| av不卡免费在线观看| 亚洲综合在线观看视频| 日韩亚洲国产中文字幕欧美| 国产成人午夜精品影院观看视频 | 欧美日韩国产高清一区二区三区 | 国产三级一区二区三区| 成人app软件下载大全免费| 亚洲激情五月婷婷| 欧美一级久久久| av网站一区二区三区| 日韩一区中文字幕| 欧美三级韩国三级日本三斤| 国产精品一二三在| 亚洲福利国产精品| 国产欧美一区二区三区网站| 欧美日韩国产区一| 成人高清av在线|