亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? cyclone_atoms.v

?? 一個深度為32
?? V
?? 第 1 頁 / 共 5 頁
字號:
// Copyright (C) 1991-2008 Altera Corporation
// Your use of Altera Corporation's design tools, logic functions 
// and other software and tools, and its AMPP partner logic 
// functions, and any output files from any of the foregoing 
// (including device programming or simulation files), and any 
// associated documentation or information are expressly subject 
// to the terms and conditions of the Altera Program License 
// Subscription Agreement, Altera MegaCore Function License 
// Agreement, or other applicable license agreement, including, 
// without limitation, that your use is for the sole purpose of 
// programming logic devices manufactured by Altera and sold by 
// Altera or its authorized distributors.  Please refer to the 
// applicable agreement for further details.
// Quartus II 8.0 Build 215 05/29/2008

// ********** PRIMITIVE DEFINITIONS **********

`timescale 1 ps/1 ps

// ***** DFFE

primitive CYCLONE_PRIM_DFFE (Q, ENA, D, CLK, CLRN, PRN, notifier);
   input D;   
   input CLRN;
   input PRN;
   input CLK;
   input ENA;
   input notifier;
   output Q; reg Q;

   initial Q = 1'b0;

    table

    //  ENA  D   CLK   CLRN  PRN  notifier  :   Qt  :   Qt+1

        (??) ?    ?      1    1      ?      :   ?   :   -;  // pessimism
         x   ?    ?      1    1      ?      :   ?   :   -;  // pessimism
         1   1   (01)    1    1      ?      :   ?   :   1;  // clocked data
         1   1   (01)    1    x      ?      :   ?   :   1;  // pessimism
 
         1   1    ?      1    x      ?      :   1   :   1;  // pessimism
 
         1   0    0      1    x      ?      :   1   :   1;  // pessimism
         1   0    x      1  (?x)     ?      :   1   :   1;  // pessimism
         1   0    1      1  (?x)     ?      :   1   :   1;  // pessimism
 
         1   x    0      1    x      ?      :   1   :   1;  // pessimism
         1   x    x      1  (?x)     ?      :   1   :   1;  // pessimism
         1   x    1      1  (?x)     ?      :   1   :   1;  // pessimism
 
         1   0   (01)    1    1      ?      :   ?   :   0;  // clocked data

         1   0   (01)    x    1      ?      :   ?   :   0;  // pessimism

         1   0    ?      x    1      ?      :   0   :   0;  // pessimism
         0   ?    ?      x    1      ?      :   ?   :   -;

         1   1    0      x    1      ?      :   0   :   0;  // pessimism
         1   1    x    (?x)   1      ?      :   0   :   0;  // pessimism
         1   1    1    (?x)   1      ?      :   0   :   0;  // pessimism

         1   x    0      x    1      ?      :   0   :   0;  // pessimism
         1   x    x    (?x)   1      ?      :   0   :   0;  // pessimism
         1   x    1    (?x)   1      ?      :   0   :   0;  // pessimism

//       1   1   (x1)    1    1      ?      :   1   :   1;  // reducing pessimism
//       1   0   (x1)    1    1      ?      :   0   :   0;
         1   ?   (x1)    1    1      ?      :   ?   :   -;  // spr 80166-ignore
                                                            // x->1 edge
         1   1   (0x)    1    1      ?      :   1   :   1;
         1   0   (0x)    1    1      ?      :   0   :   0;

         ?   ?   ?       0    0      ?      :   ?   :   0;  // clear wins preset
         ?   ?   ?       0    1      ?      :   ?   :   0;  // asynch clear

         ?   ?   ?       1    0      ?      :   ?   :   1;  // asynch set

         1   ?   (?0)    1    1      ?      :   ?   :   -;  // ignore falling clock
         1   ?   (1x)    1    1      ?      :   ?   :   -;  // ignore falling clock
         1   *    ?      ?    ?      ?      :   ?   :   -; // ignore data edges

         1   ?   ?     (?1)   ?      ?      :   ?   :   -;  // ignore edges on
         1   ?   ?       ?  (?1)     ?      :   ?   :   -;  //  set and clear

         0   ?   ?       1    1      ?      :   ?   :   -;  //  set and clear

	 ?   ?   ?       1    1      *      :   ?   :   x; // spr 36954 - at any
							   // notifier event,
							   // output 'x'
    endtable

endprimitive

module cyclone_dffe ( Q, CLK, ENA, D, CLRN, PRN );
   input D;
   input CLK;
   input CLRN;
   input PRN;
   input ENA;
   output Q;
   
   wire D_ipd;
   wire ENA_ipd;
   wire CLK_ipd;
   wire PRN_ipd;
   wire CLRN_ipd;
   
   buf (D_ipd, D);
   buf (ENA_ipd, ENA);
   buf (CLK_ipd, CLK);
   buf (PRN_ipd, PRN);
   buf (CLRN_ipd, CLRN);
   
   wire   legal;
   reg 	  viol_notifier;
   
   CYCLONE_PRIM_DFFE ( Q, ENA_ipd, D_ipd, CLK_ipd, CLRN_ipd, PRN_ipd, viol_notifier );
   
   and(legal, ENA_ipd, CLRN_ipd, PRN_ipd);
   specify
      
      specparam TREG = 0;
      specparam TREN = 0;
      specparam TRSU = 0;
      specparam TRH  = 0;
      specparam TRPR = 0;
      specparam TRCL = 0;
      
      $setup  (  D, posedge CLK &&& legal, TRSU, viol_notifier  ) ;
      $hold   (  posedge CLK &&& legal, D, TRH, viol_notifier   ) ;
      $setup  (  ENA, posedge CLK &&& legal, TREN, viol_notifier  ) ;
      $hold   (  posedge CLK &&& legal, ENA, 0, viol_notifier   ) ;
 
      ( negedge CLRN => (Q  +: 1'b0)) = ( TRCL, TRCL) ;
      ( negedge PRN  => (Q  +: 1'b1)) = ( TRPR, TRPR) ;
      ( posedge CLK  => (Q  +: D)) = ( TREG, TREG) ;
      
   endspecify
endmodule     

// ***** cyclone_latch

module cyclone_latch(D, ENA, PRE, CLR, Q);
   
   input D;
   input ENA, PRE, CLR;
   output Q;
   
   reg 	  q_out;
   
   specify
      $setup (D, posedge ENA, 0) ;
      $hold (negedge ENA, D, 0) ;
      
      (D => Q) = (0, 0);
      (posedge ENA => (Q +: q_out)) = (0, 0);
      (negedge PRE => (Q +: q_out)) = (0, 0);
      (negedge CLR => (Q +: q_out)) = (0, 0);
   endspecify
   
   wire D_in;
   wire ENA_in;
   wire PRE_in;
   wire CLR_in;
   
   buf (D_in, D);
   buf (ENA_in, ENA);
   buf (PRE_in, PRE);
   buf (CLR_in, CLR);
   
   initial
      begin
	 q_out = 1'b0;
      end
   
   always @(D_in or ENA_in or PRE_in or CLR_in)
      begin
	 if (PRE_in == 1'b0)
	    begin
	       // latch being preset, preset is active low
	       q_out = 1'b1;
	    end
	 else if (CLR_in == 1'b0)
	    begin
	       // latch being cleared, clear is active low
	       q_out = 1'b0;
	    end
	      else if (ENA_in == 1'b1)
		 begin
		    // latch is transparent
		    q_out = D_in;
		 end
      end
   
   and (Q, q_out, 1'b1);
   
endmodule

// ***** cyclone_mux21

module cyclone_mux21 (MO, A, B, S);
   input A, B, S;
   output MO;
   
   wire A_in;
   wire B_in;
   wire S_in;

   buf(A_in, A);
   buf(B_in, B);
   buf(S_in, S);

   wire   tmp_MO;
   
   specify
      (A => MO) = (0, 0);
      (B => MO) = (0, 0);
      (S => MO) = (0, 0);
   endspecify

   assign tmp_MO = (S_in == 1) ? B_in : A_in;
   
   buf (MO, tmp_MO);
endmodule

// ***** cyclone_mux41

module cyclone_mux41 (MO, IN0, IN1, IN2, IN3, S);
   input IN0;
   input IN1;
   input IN2;
   input IN3;
   input [1:0] S;
   output MO;
   
   wire IN0_in;
   wire IN1_in;
   wire IN2_in;
   wire IN3_in;
   wire S1_in;
   wire S0_in;

   buf(IN0_in, IN0);
   buf(IN1_in, IN1);
   buf(IN2_in, IN2);
   buf(IN3_in, IN3);
   buf(S1_in, S[1]);
   buf(S0_in, S[0]);

   wire   tmp_MO;
   
   specify
      (IN0 => MO) = (0, 0);
      (IN1 => MO) = (0, 0);
      (IN2 => MO) = (0, 0);
      (IN3 => MO) = (0, 0);
      (S[1] => MO) = (0, 0);
      (S[0] => MO) = (0, 0);
   endspecify

   assign tmp_MO = S1_in ? (S0_in ? IN3_in : IN2_in) : (S0_in ? IN1_in : IN0_in);

   buf (MO, tmp_MO);

endmodule

// ***** cyclone_and1

module cyclone_and1 (Y, IN1);
   input IN1;
   output Y;
   
   specify
      (IN1 => Y) = (0, 0);
   endspecify
   
   buf (Y, IN1);
endmodule

// ***** cyclone_and16

module cyclone_and16 (Y, IN1);
   input [15:0] IN1;
   output [15:0] Y;
   
   specify
      (IN1 => Y) = (0, 0);
   endspecify
   
   buf (Y[0], IN1[0]);
   buf (Y[1], IN1[1]);
   buf (Y[2], IN1[2]);
   buf (Y[3], IN1[3]);
   buf (Y[4], IN1[4]);
   buf (Y[5], IN1[5]);
   buf (Y[6], IN1[6]);
   buf (Y[7], IN1[7]);
   buf (Y[8], IN1[8]);
   buf (Y[9], IN1[9]);
   buf (Y[10], IN1[10]);
   buf (Y[11], IN1[11]);
   buf (Y[12], IN1[12]);
   buf (Y[13], IN1[13]);
   buf (Y[14], IN1[14]);
   buf (Y[15], IN1[15]);
   
endmodule

// ***** cyclone_bmux21

module cyclone_bmux21 (MO, A, B, S);
   input [15:0] A, B;
   input 	S;
   output [15:0] MO; 
   
   assign MO = (S == 1) ? B : A; 
   
endmodule

// ***** cyclone_b17mux21

module cyclone_b17mux21 (MO, A, B, S);
   input [16:0] A, B;
   input 	S;
   output [16:0] MO; 
   
   assign MO = (S == 1) ? B : A; 
   
endmodule

// ***** cyclone_nmux21

module cyclone_nmux21 (MO, A, B, S);
   input A, B, S; 
   output MO; 
   
   assign MO = (S == 1) ? ~B : ~A; 
   
endmodule

// ***** cyclone_b5mux21

module cyclone_b5mux21 (MO, A, B, S);
   input [4:0] A, B;
   input       S;
   output [4:0] MO; 
   
   assign MO = (S == 1) ? B : A; 
   
endmodule

// ********** END PRIMITIVE DEFINITIONS **********



///////////////////////////////////////////////////////////////////////
//
// Module Name : cyclone_asynch_lcell
//
// Description : Verilog simulation model for asynchronous LUT based
//               module in Cyclone Lcell. 
//
///////////////////////////////////////////////////////////////////////

`timescale 1 ps/1 ps

module cyclone_asynch_lcell (
                             dataa, 
                             datab, 
                             datac, 
                             datad,
                             cin,
                             cin0,
                             cin1,
                             inverta,
                             qfbkin,
                             regin,
                             combout,
                             cout,
                             cout0,
                             cout1
                            );
   
    parameter operation_mode = "normal" ;
    parameter sum_lutc_input = "datac";
    parameter lut_mask = "ffff" ;
    parameter cin_used = "false";
    parameter cin0_used = "false";
    parameter cin1_used = "false";
       
    // INPUT PORTS
    input dataa;
    input datab;
    input datac;
    input datad ;
    input cin;
    input cin0;
    input cin1;
    input inverta;
    input qfbkin;
    
    // OUTPUT PORTS
    output combout;
    output cout;
    output cout0;
    output cout1;
    output regin;
    
    // INTERNAL VARIABLES
    reg icout;
    reg icout0;
    reg icout1;
    reg data;
    reg lut_data;
    reg inverta_dataa;
    reg [15:0] bin_mask;
    
    integer iop_mode;
    reg [1:0] isum_lutc_input;
    reg icin_used;
    reg icin0_used;
    reg icin1_used;
       
    wire qfbk_mode;
    
    // INPUT BUFFERS
    wire idataa;
    wire idatab;
    wire idatac;
    wire idatad;
    wire icin;
    wire icin0;
    wire icin1;
    wire iinverta;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩国产成人在线免费| 色综合久久综合中文综合网| 亚洲h动漫在线| 亚洲一区免费视频| 一区二区三区免费| 视频一区二区国产| 人禽交欧美网站| 久久99精品国产麻豆不卡| 七七婷婷婷婷精品国产| 美女在线视频一区| 国产成人免费在线| 色天天综合色天天久久| 欧美日韩一级片在线观看| 91麻豆精品国产91久久久使用方法 | 自拍偷自拍亚洲精品播放| 久久久精品国产99久久精品芒果 | 亚洲欧洲成人自拍| 成人欧美一区二区三区1314| 亚洲免费观看视频| 亚洲国产毛片aaaaa无费看| 日韩一区欧美二区| 韩国一区二区三区| 99久久精品国产观看| 欧美午夜在线观看| 精品国产一区二区亚洲人成毛片 | www.一区二区| 欧美性猛片aaaaaaa做受| 日韩一级大片在线| 国产精品久久久久桃色tv| 亚洲精品国产视频| 国内成人免费视频| 在线日韩一区二区| 久久综合av免费| 一区二区三区在线高清| 久久精品国产99国产| 成人av先锋影音| 欧美肥大bbwbbw高潮| 26uuu亚洲| 亚洲午夜精品网| 国产高清在线精品| 555夜色666亚洲国产免| 自拍偷在线精品自拍偷无码专区| 免费欧美在线视频| 欧美影院一区二区| 国产目拍亚洲精品99久久精品| 亚洲精品国久久99热| 国产一区不卡精品| 337p亚洲精品色噜噜噜| 亚洲精品日日夜夜| 国产一区二区久久| 欧美久久一区二区| 亚洲欧美日韩国产一区二区三区| 日韩高清国产一区在线| 99久久免费视频.com| 久久综合视频网| 美女被吸乳得到大胸91| 欧美日韩在线综合| 亚洲免费电影在线| 成人性生交大片免费看视频在线 | 91尤物视频在线观看| 久久蜜桃av一区二区天堂| 日本中文字幕一区二区有限公司| 国产成人免费高清| 精品国产精品网麻豆系列| 亚洲成人一区二区| 欧美日韩视频一区二区| 亚洲日本成人在线观看| 国产91在线看| 国产精品久久久久久久第一福利| 国产一区免费电影| 国产欧美精品一区二区色综合朱莉| 天堂一区二区在线| 欧美日韩国产美| 亚洲成人午夜影院| 3d成人h动漫网站入口| 日韩av网站在线观看| 在线精品视频一区二区三四| 亚洲免费观看高清| 欧美丝袜丝nylons| 日韩高清不卡一区二区三区| 欧美精品视频www在线观看| 天堂蜜桃一区二区三区| 日韩一区二区三区四区| 黄色成人免费在线| 亚洲国产精品精华液2区45| 成人毛片视频在线观看| 亚洲美女偷拍久久| 欧美午夜精品电影| 美日韩一区二区| 国产日韩欧美制服另类| eeuss鲁片一区二区三区在线看 | 欧美日韩在线三区| 五月天丁香久久| 精品国产91九色蝌蚪| 成人黄页在线观看| 亚洲精品欧美二区三区中文字幕| 欧美吞精做爰啪啪高潮| 蜜臀精品一区二区三区在线观看 | 成人黄色小视频在线观看| 国产精品高潮呻吟| 在线观看精品一区| 日本不卡1234视频| 欧美激情一区二区三区不卡| av亚洲产国偷v产偷v自拍| 成人欧美一区二区三区白人 | 在线日韩av片| 青椒成人免费视频| 国产精品成人一区二区三区夜夜夜| 99国产欧美另类久久久精品| 午夜精品福利一区二区三区av| 日韩欧美成人一区二区| 99久久国产免费看| 久久国产三级精品| 亚洲欧美经典视频| 精品国产青草久久久久福利| 色先锋久久av资源部| 激情综合网av| 亚洲一级电影视频| 日本一二三不卡| 精品国产伦一区二区三区观看体验 | 国产蜜臀97一区二区三区| 欧美日韩亚洲高清一区二区| 丁香六月久久综合狠狠色| 日韩精品一区第一页| 亚洲精品伦理在线| 中文一区在线播放| 2020日本不卡一区二区视频| 欧美日韩欧美一区二区| 91猫先生在线| 成人动漫中文字幕| 国产九九视频一区二区三区| 日本欧美大码aⅴ在线播放| 一区二区三区精品视频在线| 国产精品免费人成网站| 欧美xxx久久| 欧美另类变人与禽xxxxx| 91蝌蚪porny九色| 不卡的电影网站| 丰满亚洲少妇av| 国产一区二区成人久久免费影院| 热久久国产精品| 视频一区二区三区在线| 五月婷婷久久综合| 五月天丁香久久| 午夜精品久久久久久久久| 亚洲在线视频免费观看| 亚洲尤物在线视频观看| 一区二区免费在线播放| 亚洲免费观看高清完整版在线观看熊| 国产精品免费av| 亚洲日本一区二区| 亚洲制服丝袜在线| 亚洲黄色免费电影| 亚洲免费观看高清| 亚洲一区成人在线| 亚洲r级在线视频| 日韩精品成人一区二区三区| 日本不卡视频在线观看| 免费观看在线综合色| 久久精品国产亚洲a| 麻豆成人av在线| 丁香一区二区三区| av中文字幕在线不卡| 色欧美乱欧美15图片| 欧美四级电影在线观看| 这里只有精品电影| 久久影院电视剧免费观看| 国产日韩在线不卡| 亚洲人成影院在线观看| 亚洲成国产人片在线观看| 蜜臀精品久久久久久蜜臀| 国产精品系列在线播放| 97久久人人超碰| 欧美日韩国产精选| 精品久久久三级丝袜| 亚洲欧美在线高清| 午夜精品福利在线| 国产一区二区在线视频| av成人免费在线| 91麻豆精品国产91久久久久久久久| 精品国产免费一区二区三区四区| 国产精品视频在线看| 亚洲香蕉伊在人在线观| 国内外成人在线| 91视视频在线观看入口直接观看www| 欧美日韩一区不卡| 日本一区二区成人| 免费成人在线观看| 一本色道久久综合亚洲91| 91精品国产色综合久久久蜜香臀| 久久久精品蜜桃| 香港成人在线视频| 国产99久久久精品| 日韩一级片网址| 亚洲天堂2016| 国内精品伊人久久久久av影院| 日本精品一级二级| 国产偷国产偷精品高清尤物| 亚洲成在人线在线播放| 成人中文字幕合集|