亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? rxdatapath.v

?? 基于802.3以太網的mac源碼
?? V
?? 第 1 頁 / 共 2 頁
字號:
//////////////////////////////////////////////////////////////////////////                                                              //////// MODULE NAME: Data Path of Receive Module                     ////////                                                              //////// DESCRIPTION: Data path of Receive Engine of 10 Gigabit       ////////     Ethernet MAC. Used to recognize every field of a         ////////     frame, including SOF, EOF, Length, Destination Addr      ////////     , Source Addr and Data field.                            ////////                                                              //////// This file is part of the 10 Gigabit Ethernet IP core project //////// http://www.opencores.org/projects/ethmac10g/                 ////////                                                              //////// AUTHOR(S):                                                   //////// Zheng Cao                                                    ////////                                                              //////////////////////////////////////////////////////////////////////////////                                                              //////// Copyright (c) 2005 AUTHORS.  All rights reserved.            ////////                                                              //////// This source file may be used and distributed without         //////// restriction provided that this copyright statement is not    //////// removed from the file and that any derivative work contains  //////// the original copyright notice and the associated disclaimer. ////////                                                              //////// This source file is free software; you can redistribute it   //////// and/or modify it under the terms of the GNU Lesser General   //////// Public License as published by the Free Software Foundation; //////// either version 2.1 of the License, or (at your option) any   //////// later version.                                               ////////                                                              //////// This source is distributed in the hope that it will be       //////// useful, but WITHOUT ANY WARRANTY; without even the implied   //////// warranty of MERCHANTABILITY or FITNESS FOR A PARTICULAR      //////// PURPOSE.  See the GNU Lesser General Public License for more //////// details.                                                     ////////                                                              //////// You should have received a copy of the GNU Lesser General    //////// Public License along with this source; if not, download it   //////// from http://www.opencores.org/lgpl.shtml                     ////////                                                              ////////////////////////////////////////////////////////////////////////////// CVS REVISION HISTORY://// $Log: not supported by cvs2svn $// Revision 1.6  2006/06/16 06:36:28  fisher5090// no message//// Revision 1.5  2006/06/12 18:58:36  Zheng Cao// no message//// Revision 1.4  2006/06/12 18:53:02  Zheng Cao// remove pad function added, using xilinx vp20 -6 as target FPGA, passes post place and route simulation// // Revision 1.3  2006/06/12 04:11:19  Zheng Cao// both inband fcs and no inband fcs are OK, no remove PAD function// // Revision 1.1  2005/12/25 16:43:10  Zheng Cao// // ////////////////////////////////////////////////////////////////////////`include "timescale.v"`include "xgiga_define.v"module rxDataPath(rxclk, reset, rxd64, rxc8, inband_fcs, receiving, start_da, start_lt, wait_crc_check, get_sfd,                   get_terminator, get_error_code, tagged_frame, pause_frame, da_addr, terminator_location, CRC_DATA,                   rx_data_valid, rx_data,get_terminator_d1, bad_frame_get, good_frame_get,check_reset,rx_good_frame,rx_bad_frame);//                fcTxPauseData);    input rxclk;    input reset;    input [63:0] rxd64;    input [7:0] rxc8;    input inband_fcs;    input receiving;    input start_da;    input start_lt;    input wait_crc_check;	     input get_terminator_d1;    input bad_frame_get;    input good_frame_get;     output get_sfd;    output get_terminator; //get T indicator    output get_error_code; //get Error indicator    output tagged_frame;    output pause_frame;    output[47:0] da_addr;    output[2:0] terminator_location;    output[63:0] CRC_DATA;    output[7:0] rx_data_valid;    output[63:0] rx_data;    output check_reset;    output rx_good_frame;    output rx_bad_frame;//  output [31:0]fcTxPauseData;     parameter TP = 1;    parameter IDLE = 0, READ = 2, WAIT_TMP = 3, WAIT = 1;     //////////////////////////////////////////////    // Pipe Line Stage    //////////////////////////////////////////////    reg [63:0] rxd64_d1,rxd64_d2,rxd64_d3,CRC_DATA;    reg [7:0] rxc8_d1, rxc8_d2, rxc8_d3;    reg receiving_d1, receiving_d2;    reg wait_crc_check_d1;  // assign fcTxPauseData = rxd64_d1[31:0]; // Data pipeline    always@(posedge rxclk or posedge reset) begin         if (reset) begin            rxd64_d1<=#TP 0;            rxd64_d2<=#TP 0;            rxd64_d3<=#TP 0;            CRC_DATA<=0;         end         else begin            rxd64_d1<=#TP rxd64;            rxd64_d2<=#TP rxd64_d1;            rxd64_d3<=#TP rxd64_d2;            CRC_DATA <={rxd64_d2[0],rxd64_d2[1],rxd64_d2[2],rxd64_d2[3],rxd64_d2[4],rxd64_d2[5],rxd64_d2[6],rxd64_d2[7],                        rxd64_d2[8],rxd64_d2[9],rxd64_d2[10],rxd64_d2[11],rxd64_d2[12],rxd64_d2[13],rxd64_d2[14],rxd64_d2[15],                        rxd64_d2[16],rxd64_d2[17],rxd64_d2[18],rxd64_d2[19],rxd64_d2[20],rxd64_d2[21],rxd64_d2[22],rxd64_d2[23],                        rxd64_d2[24],rxd64_d2[25],rxd64_d2[26],rxd64_d2[27],rxd64_d2[28],rxd64_d2[29],rxd64_d2[30],rxd64_d2[31],                        rxd64_d2[32],rxd64_d2[33],rxd64_d2[34],rxd64_d2[35],rxd64_d2[36],rxd64_d2[37],rxd64_d2[38],rxd64_d2[39],                        rxd64_d2[40],rxd64_d2[41],rxd64_d2[42],rxd64_d2[43],rxd64_d2[44],rxd64_d2[45],rxd64_d2[46],rxd64_d2[47],                        rxd64_d2[48],rxd64_d2[49],rxd64_d2[50],rxd64_d2[51],rxd64_d2[52],rxd64_d2[53],rxd64_d2[54],rxd64_d2[55],                        rxd64_d2[56],rxd64_d2[57],rxd64_d2[58],rxd64_d2[59],rxd64_d2[60],rxd64_d2[61],rxd64_d2[62],rxd64_d2[63]};         end    end    //control pipeline    always@(posedge rxclk or posedge reset)begin         if (reset)	begin		            rxc8_d1<=#TP 0;            rxc8_d2<=#TP 0;            rxc8_d3<=#TP 0;               end         else begin            rxc8_d1<=#TP rxc8;            rxc8_d2<=#TP rxc8_d1;            rxc8_d3<=#TP rxc8_d2;         end    end    always @(posedge rxclk or posedge reset)begin         if (reset) begin            receiving_d1 <=#TP 0;            receiving_d2 <=#TP 0;            wait_crc_check_d1 <=#TP 0;         end         else	begin            receiving_d1 <=#TP receiving;            receiving_d2 <=#TP receiving_d1;            wait_crc_check_d1 <=#TP wait_crc_check;         end    end     ////////////////////////////////////////////    // Frame analysis    ////////////////////////////////////////////    reg get_sfd; //get sfd indicator    reg get_terminator; //get T indicator    reg get_error_code; //get Error indicator    reg[7:0] get_e_chk;    reg[7:0] rxc_end_data; //seperate DATA with FCS    reg [2:0]terminator_location; //for n*8bits(n<8), get n    reg[47:0] da_addr; //get Desetination Address    reg tagged_frame;  //Tagged frame indicator(type interpret)    reg pause_frame;   //Pause frame indicator(type interpret)     //1. SFD     always@(posedge rxclk or posedge reset) begin         if (reset)            get_sfd <=#TP 0;          else           get_sfd <=#TP (rxd64[7:0] ==`START) & (rxd64[63:56]== `SFD) & (rxc8 == 8'h01);    end    //2. EFD    reg this_cycle;     // -----------------------------------------------    //|  0  |  1  |  2  |  3  |  4  |  5  |  6  |  7  |     // -----------------------------------------------    //|<-------- EFD -------->|<-------- EFD -------->|    //|<-- this_cycle = '1' ->|<-- this_cycle = '0' ->|     always@(posedge rxclk or posedge reset) begin         if (reset) begin            get_terminator <=#TP 0;            terminator_location <=#TP 0;             this_cycle <=#TP 1'b0;            rxc_end_data <=#TP 0;         end         else begin            if (rxc8[0] & (rxd64[7:0]  ==`TERMINATE)) begin               get_terminator <=#TP 1'b1;               terminator_location <=#TP 0;                this_cycle <=#TP 1'b1;               rxc_end_data <=#TP 8'b00001111;            end               else if (rxc8[1] & (rxd64[15:8] ==`TERMINATE)) begin               get_terminator <=#TP 1'b1;               terminator_location <=#TP 1;               this_cycle <=#TP 1'b1;               rxc_end_data <=#TP 8'b00011111;            end            else if (rxc8[2] & (rxd64[23:16]==`TERMINATE)) begin               get_terminator <=#TP 1'b1;	               terminator_location <=#TP 2;               this_cycle <=#TP 1'b1;                rxc_end_data <=#TP 8'b00111111;            end            else if (rxc8[3] & (rxd64[31:24]==`TERMINATE)) begin               get_terminator <=#TP 1'b1;               terminator_location <=#TP 3;               this_cycle <=#TP 1'b1;               rxc_end_data <=#TP 8'b01111111;            end            else if (rxc8[4] & (rxd64[39:32]==`TERMINATE)) begin               get_terminator <=#TP 1'b1;                terminator_location <=#TP 4;	               this_cycle <=#TP 1'b1;               rxc_end_data <=#TP 8'b11111111;            end            else if (rxc8[5] & (rxd64[47:40]==`TERMINATE)) begin               get_terminator <=#TP 1'b1;                terminator_location <=#TP 5;               this_cycle <=#TP 1'b0;               rxc_end_data <=#TP 8'b00000001;            end            else if (rxc8[6] & (rxd64[55:48]==`TERMINATE)) begin               get_terminator <=#TP 1'b1;               terminator_location <=#TP 6;                this_cycle <=#TP 1'b0;               rxc_end_data <=#TP 8'b00000011;            end            else if (rxc8[7] & (rxd64[63:56]==`TERMINATE))begin               get_terminator <=#TP 1'b1;               terminator_location <=#TP 7;               this_cycle <=#TP 1'b0;               rxc_end_data <=#TP 8'b00000111;            end            else begin               get_terminator <=#TP 1'b0;               terminator_location <=#TP terminator_location;                this_cycle <=#TP this_cycle;               rxc_end_data <=#TP rxc_end_data;            end        end    end     //3. Error Character    always@(posedge rxclk or posedge reset) begin          if (reset)             get_e_chk <=#TP 0;          else begin             get_e_chk[0] <=#TP rxc8[0] & (rxd64[7:0]  ==`ERROR);              get_e_chk[1] <=#TP rxc8[1] & (rxd64[15:8] ==`ERROR);             get_e_chk[2] <=#TP rxc8[2] & (rxd64[23:16]==`ERROR);             get_e_chk[3] <=#TP rxc8[3] & (rxd64[31:24]==`ERROR);             get_e_chk[4] <=#TP rxc8[4] & (rxd64[39:32]==`ERROR);             get_e_chk[5] <=#TP rxc8[5] & (rxd64[47:40]==`ERROR);             get_e_chk[6] <=#TP rxc8[6] & (rxd64[55:48]==`ERROR);             get_e_chk[7] <=#TP rxc8[7] & (rxd64[63:56]==`ERROR);          end    end     always@(posedge rxclk or posedge reset) begin          if (reset)             get_error_code <=#TP 0;          else            get_error_code <=#TP receiving & (| get_e_chk);    end        //////////////////////////////////////    // Get Destination Address    //////////////////////////////////////

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲成人一区二区| 国产精品白丝av| 天堂成人免费av电影一区| 亚洲va韩国va欧美va| 日韩精品欧美成人高清一区二区| 石原莉奈在线亚洲二区| 久久99精品一区二区三区| 国产成人亚洲综合a∨婷婷图片| 国产成人av电影在线| 91在线porny国产在线看| 在线欧美小视频| 欧美一级日韩一级| 中国av一区二区三区| 亚洲午夜久久久久久久久电影院| 亚洲成人动漫av| 成人污视频在线观看| 欧美色欧美亚洲另类二区| 欧美大白屁股肥臀xxxxxx| 欧美激情在线观看视频免费| 亚洲电影在线免费观看| 风间由美一区二区av101| 欧美影片第一页| 国产日产欧美一区二区三区| 亚洲国产日韩精品| 91免费视频网| 久久影音资源网| 美女视频免费一区| 欧美色涩在线第一页| 国产精品久久久久久久浪潮网站| 毛片基地黄久久久久久天堂| 欧美丝袜丝交足nylons| 国产精品国产自产拍在线| 国产剧情一区二区三区| 欧美大片拔萝卜| 美女脱光内衣内裤视频久久网站| 欧美亚洲国产一区二区三区| 亚洲女人****多毛耸耸8| 国产精品69毛片高清亚洲| 337p粉嫩大胆色噜噜噜噜亚洲| 免费人成精品欧美精品| 欧美日本一区二区三区| 亚洲成人av电影| 欧美精品日日鲁夜夜添| 午夜日韩在线观看| 在线亚洲一区观看| 1区2区3区欧美| 91免费观看视频| 夜夜揉揉日日人人青青一国产精品| 成人av午夜影院| 亚洲精品乱码久久久久| 在线看一区二区| 日韩精品一区第一页| 9191久久久久久久久久久| 奇米色一区二区| 国产亚洲午夜高清国产拍精品 | 中文字幕日韩av资源站| jlzzjlzz亚洲日本少妇| 伊人色综合久久天天| 欧美日韩国产综合一区二区三区| 视频一区在线视频| 日韩欧美国产一区在线观看| 国产91精品久久久久久久网曝门| 亚洲欧美影音先锋| 欧美日韩精品一区二区三区蜜桃| 日韩电影在线免费| 国产欧美综合色| 91高清在线观看| 国产一区二区三区高清播放| 亚洲欧洲日产国码二区| 欧美日韩国产电影| 国产999精品久久久久久| 综合在线观看色| 精品久久久久久久久久久久久久久久久 | 国产综合久久久久影院| 亚洲女与黑人做爰| 久久久久9999亚洲精品| 欧美性一区二区| 国产成人在线色| 麻豆精品一二三| 亚洲一级在线观看| 亚洲欧洲成人自拍| 亚洲精品一区二区三区99| 色综合一区二区| 国产成人在线视频免费播放| 午夜精品福利一区二区三区av | 色天使色偷偷av一区二区| 国产美女精品在线| 热久久一区二区| 亚洲综合999| 亚洲婷婷综合色高清在线| 国产欧美综合在线| 久久久久国产免费免费| 日韩欧美专区在线| 欧美精品18+| 欧美剧在线免费观看网站| 色婷婷久久久亚洲一区二区三区| 不卡一区中文字幕| av在线这里只有精品| 国产精品18久久久久久久网站| 久久精品国产亚洲高清剧情介绍 | 天天色综合成人网| 亚洲国产欧美日韩另类综合| 亚洲欧美国产77777| 国产精品日韩精品欧美在线| 久久精品欧美日韩| 久久人人超碰精品| 国产精品美女视频| 国产精品视频九色porn| 中文字幕乱码一区二区免费| 久久免费视频色| 国产精品久久久久婷婷二区次| 国产精品毛片a∨一区二区三区| 国产精品日韩成人| 夜夜揉揉日日人人青青一国产精品| 亚洲最大成人综合| 秋霞午夜av一区二区三区| 精品一区二区三区在线播放| 国产精品一二三四| 一本久久综合亚洲鲁鲁五月天| 91精品国产手机| 亚洲国产精品二十页| 亚洲大片免费看| 国产福利视频一区二区三区| 在线视频欧美精品| 国产欧美日本一区视频| 日韩国产一区二| av不卡免费电影| 欧美成人精品1314www| 亚洲激情在线播放| 国产一区二区三区在线观看免费 | 日韩亚洲欧美成人一区| 亚洲天堂免费在线观看视频| 久久超级碰视频| 久久久99精品久久| 一区二区三区四区高清精品免费观看| 中文字幕亚洲综合久久菠萝蜜| 国产精品少妇自拍| 国产精品网站在线| 日韩美女视频一区二区| 日韩和的一区二区| 久久理论电影网| 中文欧美字幕免费| 午夜影院在线观看欧美| 国产乱国产乱300精品| 欧美日韩国产成人在线免费| |精品福利一区二区三区| 黄色日韩三级电影| 欧美一区二区视频在线观看| 一区二区高清在线| 91福利小视频| 国产色一区二区| 亚洲激情六月丁香| 成人亚洲精品久久久久软件| 久久久久久久久久久99999| 亚洲一区二区中文在线| 色综合中文综合网| 欧美激情综合五月色丁香| 精品亚洲成a人| 欧美一级片在线看| 麻豆精品久久精品色综合| 777a∨成人精品桃花网| 午夜在线成人av| 91精品一区二区三区在线观看| 亚洲成人中文在线| 欧美成人精精品一区二区频| 九九**精品视频免费播放| 久久欧美一区二区| 风间由美一区二区av101| 国产精品午夜在线观看| 不卡av电影在线播放| 综合电影一区二区三区 | 日韩欧美色综合| 国产精品一二三在| 亚洲视频一区二区在线| 欧美性极品少妇| 九色|91porny| 久久亚洲二区三区| 97国产一区二区| 亚洲在线视频网站| 精品国产一区二区三区久久久蜜月| 日韩黄色免费网站| 中文字幕av资源一区| 欧美在线小视频| 国产乱子伦一区二区三区国色天香 | 中文字幕五月欧美| 日韩亚洲国产中文字幕欧美| 99视频超级精品| 久久国产综合精品| 亚洲自拍偷拍欧美| 中日韩av电影| 久久久久久久久久看片| 欧美日韩国产一区二区三区地区| 国产一区二区三区黄视频| 亚洲高清免费视频| 欧美激情综合五月色丁香| 欧美一级免费观看| 欧美日韩一区视频| 色美美综合视频| 99久久综合精品| 国产成人在线视频网站|