亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? uart_top.vhd

?? 該程序是用VHDL編寫的串口收發控制器程序
?? VHD
字號:
library IEEE;
use IEEE.std_logic_1164.all;
use WORK.UART_PACKAGE.all;

entity uart_top is

  generic(
     -- 數據位個數
	DATA_BIT : integer := 8;
	-- 總數據個數
	TOTAL_BIT : integer := 10;
	-- 奇偶校驗規則
	PARITY_RULE : PARITY := NONE;
	--完整波特率時鐘對應的計數
	FULL_PULSE_COUNT : BD_COUNT := BD9600_FPC;
	--波特率時鐘上升沿對應的計數
	RISE_PULSE_COUNT : BD_COUNT := BD9600_HPC 
  );
  port(
	  -- 時鐘信號
       clk : in STD_LOGIC;
	  -- 復位信號
       reset_n : in STD_LOGIC;
	  -- 發送控制信號
       send : in STD_LOGIC;
	  -- 數據發送總線
       send_bus : in STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
	  -- 發送完成信號
       send_over : out STD_LOGIC;
	  -- 錯誤提示信號
       error : out STD_LOGIC;
	  -- 接收提示信號
       recv : out STD_LOGIC;
	  -- 數據接收總線
       recv_bus : out STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
	  -- RS-232數據接收端口
       RxD : in STD_LOGIC;
	  -- RS-232數據發送端口
       TxD : out STD_LOGIC );
end uart_top;

architecture uart_top of uart_top is

-- 波特率發生器組件聲明
component baudrate_generator
  generic(
       FULL_PULSE_COUNT : BD_COUNT := BD9600_FPC;
       RISE_PULSE_COUNT : BD_COUNT := BD9600_HPC
  );
  port (
       ce : in STD_LOGIC;
       clk : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       bg_out : out STD_LOGIC;
       indicator : out STD_LOGIC
  );
end component;
-- 計數器組件聲明
component counter
  generic(
       MAX_COUNT : INTEGER := 10
  );
  port (
       ce : in STD_LOGIC;
       clk : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       overflow : out STD_LOGIC
  );
end component;
-- 信號監測器
component detector
  port (
       RxD : in STD_LOGIC;
       clk : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       new_data : out STD_LOGIC
  );
end component;
-- 奇偶校驗器
component parity_verifier
  generic(
       DATA_LENGTH : INTEGER := DATA_BIT;
       PARITY_RULE : PARITY := PARITY_RULE
  );
  port (
       source : in STD_LOGIC_VECTOR(DATA_LENGTH-1 downto 0);
       parity : out STD_LOGIC
  );
end component;
-- 移位寄存器
component shift_register
  generic(
       TOTAL_BIT : INTEGER := TOTAL_BIT
  );
  port (
       clk : in STD_LOGIC;
       din : in STD_LOGIC;
       reset_n : in STD_LOGIC;
       dout : out STD_LOGIC;
       regs : out STD_LOGIC_VECTOR(TOTAL_BIT-1 downto 0)
  );
end component;
-- 二選一選擇器
component switch
  port (
       din1 : in STD_LOGIC;
       din2 : in STD_LOGIC;
       sel : in STD_LOGIC;
       dout : out STD_LOGIC
  );
end component;
-- 總線選擇器
component switch_bus
  generic(
       BUS_WIDTH : INTEGER := DATA_BIT
  );
  port (
       din1 : in STD_LOGIC_VECTOR(BUS_WIDTH-1 downto 0);
       din2 : in STD_LOGIC_VECTOR(BUS_WIDTH-1 downto 0);
       sel : in STD_LOGIC;
       dout : out STD_LOGIC_VECTOR(BUS_WIDTH-1 downto 0)
  );
end component;
-- UART內核
component uart_core
  generic(
       DATA_BIT : INTEGER := DATA_BIT;
       PARITY_RULE : PARITY := PARITY_RULE;
       TOTAL_BIT : INTEGER := TOTAL_BIT
  );
  port (
       clk : in STD_LOGIC;
       new_data : in STD_LOGIC;
       overflow : in STD_LOGIC;
       parity : in STD_LOGIC;
       regs : in STD_LOGIC_VECTOR(TOTAL_BIT-1 downto 0);
       reset_n : in STD_LOGIC;
       send : in STD_LOGIC;
       send_bus : in STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
       ce_parts : out STD_LOGIC;
       error : out STD_LOGIC;
       recv : out STD_LOGIC;
       recv_bus : out STD_LOGIC_VECTOR(DATA_BIT-1 downto 0);
       reset_dt : out STD_LOGIC;
       reset_parts : out STD_LOGIC;
       sel_clk : out STD_LOGIC;
       sel_out : out STD_LOGIC;
       sel_pv : out STD_LOGIC;
       sel_si : out STD_LOGIC;
       send_over : out STD_LOGIC;
       send_si : out STD_LOGIC
  );
end component;

----     常數     -----
constant VCC_CONSTANT   : STD_LOGIC := '1';
---- 內部信號聲明 ----
signal bg_clk : STD_LOGIC;
signal bg_out : STD_LOGIC;
signal ce_parts : STD_LOGIC;
signal clk_inv : STD_LOGIC;
signal counter_clk : STD_LOGIC;
signal indicator : STD_LOGIC;
signal new_data : STD_LOGIC;
signal overflow : STD_LOGIC;
signal parity : STD_LOGIC;
signal reset_dt : STD_LOGIC;
signal reset_parts : STD_LOGIC;
signal sel_clk : STD_LOGIC;
signal sel_out : STD_LOGIC;
signal sel_pv : STD_LOGIC;
signal sel_si : STD_LOGIC;
signal send_si : STD_LOGIC;
signal sr_in : STD_LOGIC;
signal sr_out : STD_LOGIC;
signal VCC : STD_LOGIC;
signal pv_source : STD_LOGIC_VECTOR (DATA_BIT-1 downto 0);
signal recv_parity_source : STD_LOGIC_VECTOR (DATA_BIT-1 downto 0);
signal regs : STD_LOGIC_VECTOR (TOTAL_BIT-1 downto 0);
signal send_parity_source : STD_LOGIC_VECTOR (DATA_BIT-1 downto 0);

begin

	-- 信號連接
	clk_inv <= not clk;	 
	VCC <= VCC_CONSTANT;   
	send_parity_source <= send_bus;
	recv_bus <= recv_parity_source;

	-- 波特率發生器實例
	U_BG : baudrate_generator
	  port map(
	       bg_out => bg_out,
	       ce => ce_parts,
	       clk => clk,
	       indicator => indicator,
	       reset_n => reset_parts
	  );
	-- 總線選擇器實例
	U_BusSwitch : switch_bus
	  port map(
	       din1 => send_parity_source( DATA_BIT-1 downto 0 ),
	       din2 => recv_parity_source( DATA_BIT-1 downto 0 ),
	       dout => pv_source( DATA_BIT-1 downto 0 ),
	       sel => sel_pv
	  );
	-- UART內核實例
	U_Core : uart_core
	  port map(
	       ce_parts => ce_parts,
	       clk => clk,
	       error => error,
	       new_data => new_data,
	       overflow => overflow,
	       parity => parity,
	       recv => recv,
	       recv_bus => recv_parity_source( DATA_BIT-1 downto 0 ),
	       regs => regs( TOTAL_BIT-1 downto 0 ),
	       reset_dt => reset_dt,
	       reset_n => reset_n,
	       reset_parts => reset_parts,
	       sel_clk => sel_clk,
	       sel_out => sel_out,
	       sel_pv => sel_pv,
	       sel_si => sel_si,
	       send => send,
	       send_bus => send_parity_source( DATA_BIT-1 downto 0 ),
	       send_over => send_over,
	       send_si => send_si
	  );
	-- 計數器實例
	U_Counter : counter
	  port map(
	       ce => ce_parts,
	       clk => counter_clk,
	       overflow => overflow,
	       reset_n => reset_parts
	  );
	-- 計數器時鐘源選擇器
	U_CounterClkSwitch : switch
	  port map(
	       din1 => indicator,
	       din2 => clk_inv,
	       dout => counter_clk,
	       sel => sel_clk
	  );
	-- 信號監測器
	U_Detector : detector
	  port map(
	       RxD => RxD,
	       clk => clk,
	       new_data => new_data,
	       reset_n => reset_dt
	  );
	-- 奇偶校驗器
	U_ParityVerifier : parity_verifier
	  port map(
	       parity => parity,
	       source => pv_source( DATA_BIT-1 downto 0 )
	  );
	-- 移位寄存器輸入源選擇器實例
	U_SISwitch : switch
	  port map(
	       din1 => send_si,
	       din2 => RxD,
	       dout => sr_in,
	       sel => sel_si
	  );
	-- 移位寄存器實例
	U_SR : shift_register
	  port map(
	       clk => bg_clk,
	       din => sr_in,
	       dout => sr_out,
	       regs => regs( TOTAL_BIT-1 downto 0 ),
	       reset_n => reset_parts
	  );
	-- 移位寄存器時鐘源選擇器實例
	U_SRClkSwitch : switch
	  port map(
	       din1 => bg_out,
	       din2 => clk_inv,
	       dout => bg_clk,
	       sel => sel_clk
	  );
	-- 輸出選擇器實例
	U_TXDSwitch : switch
	  port map(
	       din1 => VCC,
	       din2 => sr_out,
	       dout => TxD,
	       sel => sel_out
	  );

end uart_top;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
1024精品合集| 蜜桃av一区二区在线观看| 亚洲午夜电影网| 韩日精品视频一区| 精品视频1区2区| 中文字幕亚洲在| 国内欧美视频一区二区| 欧美日韩精品一区二区三区蜜桃| 国产免费成人在线视频| 奇米影视一区二区三区小说| av一区二区久久| 久久久一区二区三区捆绑**| 丝袜亚洲另类丝袜在线| 在线精品视频一区二区三四| 国产欧美va欧美不卡在线| 青青草一区二区三区| 欧美日韩一区在线| 日韩伦理av电影| 成av人片一区二区| 欧美国产国产综合| 国产成人啪免费观看软件| 日韩一二三四区| 日韩一区精品视频| 欧美疯狂做受xxxx富婆| 亚洲高清久久久| 欧美午夜在线一二页| 亚洲永久精品国产| 91福利在线观看| 亚洲高清在线精品| 在线播放视频一区| 日本不卡视频在线| 精品美女一区二区三区| 毛片av一区二区| 欧美成人免费网站| 国产主播一区二区三区| 久久久久久一二三区| 国产成人亚洲精品狼色在线| 国产亚洲一区字幕| 成人午夜私人影院| 日韩美女视频一区二区| 欧美视频一区二区三区在线观看| 亚洲一区二区在线视频| 在线精品视频小说1| 日本aⅴ亚洲精品中文乱码| 欧美一级黄色大片| 国内国产精品久久| 国产精品天美传媒| 在线免费观看日本欧美| 奇米影视一区二区三区| 久久综合九色综合欧美98| 懂色av一区二区三区免费看| 自拍偷拍国产精品| 欧美男人的天堂一二区| 国内久久婷婷综合| 亚洲青青青在线视频| 欧美一区二区三区影视| 国产一区二区视频在线| 亚洲天堂成人网| 欧美一区二区三区喷汁尤物| 国产69精品一区二区亚洲孕妇| 亚洲免费观看高清| 欧美一区三区四区| 成人免费观看视频| 男人的天堂亚洲一区| 亚洲国产成人午夜在线一区| 欧美日韩亚洲国产综合| 国产盗摄一区二区| 亚洲一区二区三区中文字幕| 26uuu国产在线精品一区二区| 99久久免费视频.com| 日韩有码一区二区三区| 一色屋精品亚洲香蕉网站| 制服丝袜一区二区三区| 成人av电影观看| 日韩精品一区第一页| 国产精品久久久久久一区二区三区| 在线观看免费亚洲| 国产成人高清在线| 免费视频一区二区| 亚洲欧美激情插| 久久人人爽爽爽人久久久| 欧美主播一区二区三区| 成人一区二区三区视频在线观看 | 精品国产露脸精彩对白| av不卡免费在线观看| 美女久久久精品| 午夜一区二区三区视频| 综合网在线视频| 国产亚洲精品福利| 欧美大片一区二区三区| 一本色道久久加勒比精品 | 91麻豆福利精品推荐| 国产精品一区二区三区乱码| 青青草国产成人av片免费| 亚洲视频一区二区在线观看| 国产亚洲欧美在线| 日韩一区二区视频| 欧美男生操女生| 欧美三电影在线| 91国偷自产一区二区开放时间| 国产乱淫av一区二区三区| 蜜臀av一区二区| 奇米888四色在线精品| 爽爽淫人综合网网站| 亚洲一区二区三区四区在线免费观看| 欧美激情自拍偷拍| 久久色中文字幕| 欧美精品一区二区三区久久久| 337p亚洲精品色噜噜噜| 这里只有精品99re| 日韩一区国产二区欧美三区| 7777精品伊人久久久大香线蕉的 | 久久超碰97中文字幕| 日一区二区三区| 亚洲一区二区影院| 亚洲成a人在线观看| 亚州成人在线电影| 午夜久久福利影院| 日韩电影免费在线| 美女视频黄久久| 国产毛片一区二区| 国产精品18久久久久久vr | 免费成人在线视频观看| 日韩av一级电影| 捆绑调教美女网站视频一区| 精品一区二区三区欧美| 国产乱人伦偷精品视频免下载| 国产成人综合自拍| 成人av在线电影| 在线免费精品视频| 欧美一区二区三区在线观看| 日韩精品一区二区三区蜜臀| 久久精品亚洲国产奇米99| 欧美国产日韩在线观看| 亚洲激情校园春色| 日韩电影一区二区三区四区| 国产精品一区专区| 91丨porny丨蝌蚪视频| 欧美日韩成人综合天天影院 | 欧美片网站yy| 精品乱码亚洲一区二区不卡| 国产女同性恋一区二区| 亚洲综合999| 韩国av一区二区三区四区 | 亚洲国产欧美在线| 麻豆国产一区二区| 成人免费高清视频在线观看| 欧洲一区在线观看| 精品国产免费视频| 亚洲日本青草视频在线怡红院| 亚洲va欧美va人人爽| 国产一区二区三区美女| 色综合久久综合网| 日韩精品影音先锋| 亚洲三级视频在线观看| 五月婷婷久久综合| 波多野结衣亚洲一区| 欧美一区二区播放| ●精品国产综合乱码久久久久| 美洲天堂一区二卡三卡四卡视频| 国产成人精品免费看| 欧美日本一区二区三区四区 | av动漫一区二区| 欧美一区二区三区影视| 亚洲免费观看高清完整版在线观看| 日本成人在线看| 日本伦理一区二区| 国产午夜亚洲精品羞羞网站| 亚洲高清视频在线| 91在线观看一区二区| 欧美岛国在线观看| 亚洲va中文字幕| 97久久精品人人做人人爽 | 3d动漫精品啪啪| 亚洲精品国久久99热| 国产综合色在线视频区| 69av一区二区三区| 一区二区三区精品在线观看| 国产精品一二三四| 6080国产精品一区二区| 亚洲视频1区2区| 成人做爰69片免费看网站| 精品国产乱码久久久久久老虎| 性欧美疯狂xxxxbbbb| 色偷偷一区二区三区| 中文字幕在线不卡一区二区三区| 九九热在线视频观看这里只有精品| 欧美三级在线看| 亚洲免费伊人电影| 91电影在线观看| 亚洲免费av观看| av福利精品导航| 日韩理论片在线| 91亚洲精品久久久蜜桃| 中文字幕在线一区免费| 成人国产电影网| 国产精品电影一区二区| 粉嫩一区二区三区在线看| 国产精品无遮挡| 99久久久精品|