亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dds.map.rpt

?? FPGA實現(xiàn)DDS
?? RPT
?? 第 1 頁 / 共 2 頁
字號:
Analysis & Synthesis report for dds
Fri May 08 23:20:33 2009
Quartus II Version 8.0 Build 231 07/10/2008 Service Pack 1 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Analysis & Synthesis Source Files Read
  5. Analysis & Synthesis Resource Usage Summary
  6. Analysis & Synthesis Resource Utilization by Entity
  7. Analysis & Synthesis RAM Summary
  8. General Register Statistics
  9. Multiplexer Restructuring Statistics (Restructuring Performed)
 10. Source assignments for altsyncram:sin_rom|altsyncram_5h11:auto_generated
 11. Parameter Settings for User Entity Instance: Top-level Entity: |dds
 12. Parameter Settings for User Entity Instance: altsyncram:sin_rom
 13. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2008 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+------------------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                       ;
+------------------------------------+-----------------------------------------------+
; Analysis & Synthesis Status        ; Successful - Fri May 08 23:20:32 2009         ;
; Quartus II Version                 ; 8.0 Build 231 07/10/2008 SP 1 SJ Full Version ;
; Revision Name                      ; dds                                           ;
; Top-level Entity Name              ; dds                                           ;
; Family                             ; Cyclone II                                    ;
; Total logic elements               ; 69                                            ;
;     Total combinational functions  ; 68                                            ;
;     Dedicated logic registers      ; 69                                            ;
; Total registers                    ; 69                                            ;
; Total pins                         ; 38                                            ;
; Total virtual pins                 ; 0                                             ;
; Total memory bits                  ; 6,656                                         ;
; Embedded Multiplier 9-bit elements ; 0                                             ;
; Total PLLs                         ; 0                                             ;
+------------------------------------+-----------------------------------------------+


+--------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                          ;
+--------------------------------------------------------------+--------------------+--------------------+
; Option                                                       ; Setting            ; Default Value      ;
+--------------------------------------------------------------+--------------------+--------------------+
; Device                                                       ; EP2C5Q208C8        ;                    ;
; Top-level entity name                                        ; dds                ; dds                ;
; Family name                                                  ; Cyclone II         ; Stratix II         ;
; Use Generated Physical Constraints File                      ; Off                ;                    ;
; Use smart compilation                                        ; Off                ; Off                ;
; Maximum processors allowed for parallel compilation          ; 1                  ; 1                  ;
; Restructure Multiplexers                                     ; Auto               ; Auto               ;
; Create Debugging Nodes for IP Cores                          ; Off                ; Off                ;
; Preserve fewer node names                                    ; On                 ; On                 ;
; Disable OpenCore Plus hardware evaluation                    ; Off                ; Off                ;
; Verilog Version                                              ; Verilog_2001       ; Verilog_2001       ;
; VHDL Version                                                 ; VHDL93             ; VHDL93             ;
; State Machine Processing                                     ; Auto               ; Auto               ;
; Safe State Machine                                           ; Off                ; Off                ;
; Extract Verilog State Machines                               ; On                 ; On                 ;
; Extract VHDL State Machines                                  ; On                 ; On                 ;
; Ignore Verilog initial constructs                            ; Off                ; Off                ;
; Iteration limit for constant Verilog loops                   ; 5000               ; 5000               ;
; Iteration limit for non-constant Verilog loops               ; 250                ; 250                ;
; Add Pass-Through Logic to Inferred RAMs                      ; On                 ; On                 ;
; Parallel Synthesis                                           ; Off                ; Off                ;
; DSP Block Balancing                                          ; Auto               ; Auto               ;
; NOT Gate Push-Back                                           ; On                 ; On                 ;
; Power-Up Don't Care                                          ; On                 ; On                 ;
; Remove Redundant Logic Cells                                 ; Off                ; Off                ;
; Remove Duplicate Registers                                   ; On                 ; On                 ;
; Ignore CARRY Buffers                                         ; Off                ; Off                ;
; Ignore CASCADE Buffers                                       ; Off                ; Off                ;
; Ignore GLOBAL Buffers                                        ; Off                ; Off                ;
; Ignore ROW GLOBAL Buffers                                    ; Off                ; Off                ;
; Ignore LCELL Buffers                                         ; Off                ; Off                ;
; Ignore SOFT Buffers                                          ; On                 ; On                 ;
; Limit AHDL Integers to 32 Bits                               ; Off                ; Off                ;
; Optimization Technique                                       ; Balanced           ; Balanced           ;
; Carry Chain Length                                           ; 70                 ; 70                 ;
; Auto Carry Chains                                            ; On                 ; On                 ;
; Auto Open-Drain Pins                                         ; On                 ; On                 ;
; Perform WYSIWYG Primitive Resynthesis                        ; Off                ; Off                ;
; Perform gate-level register retiming                         ; Off                ; Off                ;
; Allow register retiming to trade off Tsu/Tco with Fmax       ; On                 ; On                 ;
; Auto ROM Replacement                                         ; On                 ; On                 ;
; Auto RAM Replacement                                         ; On                 ; On                 ;
; Auto Shift Register Replacement                              ; Auto               ; Auto               ;
; Auto Clock Enable Replacement                                ; On                 ; On                 ;
; Strict RAM Replacement                                       ; Off                ; Off                ;
; Allow Synchronous Control Signals                            ; On                 ; On                 ;
; Force Use of Synchronous Clear Signals                       ; Off                ; Off                ;
; Auto RAM to Logic Cell Conversion                            ; Off                ; Off                ;
; Auto Resource Sharing                                        ; Off                ; Off                ;
; Allow Any RAM Size For Recognition                           ; Off                ; Off                ;
; Allow Any ROM Size For Recognition                           ; Off                ; Off                ;
; Allow Any Shift Register Size For Recognition                ; Off                ; Off                ;
; Ignore translate_off and synthesis_off directives            ; Off                ; Off                ;
; Show Parameter Settings Tables in Synthesis Report           ; On                 ; On                 ;
; Ignore Maximum Fan-Out Assignments                           ; Off                ; Off                ;
; Synchronization Register Chain Length                        ; 2                  ; 2                  ;
; PowerPlay Power Optimization                                 ; Normal compilation ; Normal compilation ;
; HDL message level                                            ; Level2             ; Level2             ;
; Suppress Register Optimization Related Messages              ; Off                ; Off                ;
; Number of Removed Registers Reported in Synthesis Report     ; 100                ; 100                ;
; Number of Inverted Registers Reported in Synthesis Report    ; 100                ; 100                ;
; Clock MUX Protection                                         ; On                 ; On                 ;
; Block Design Naming                                          ; Auto               ; Auto               ;
; SDC constraint protection                                    ; Off                ; Off                ;
; Synthesis Effort                                             ; Auto               ; Auto               ;
; Shift Register Replacement - Allow Asynchronous Clear Signal ; On                 ; On                 ;
+--------------------------------------------------------------+--------------------+--------------------+


+--------------------------------------------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                                                                                 ;
+----------------------------------+-----------------+------------------------------+--------------------------------------------------------------------+
; File Name with User-Entered Path ; Used in Netlist ; File Type                    ; File Name with Absolute Path                                       ;
+----------------------------------+-----------------+------------------------------+--------------------------------------------------------------------+
; dds.vhd                          ; yes             ; User VHDL File               ; D:/中期成果/dds/dds.vhd                                            ;
; altsyncram.tdf                   ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/altsyncram.tdf        ;
; stratix_ram_block.inc            ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/stratix_ram_block.inc ;
; lpm_mux.inc                      ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/lpm_mux.inc           ;
; lpm_decode.inc                   ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/lpm_decode.inc        ;
; aglobal80.inc                    ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/aglobal80.inc         ;
; a_rdenreg.inc                    ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/a_rdenreg.inc         ;
; altrom.inc                       ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/altrom.inc            ;
; altram.inc                       ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/altram.inc            ;
; altdpram.inc                     ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/altdpram.inc          ;
; altqpram.inc                     ; yes             ; Megafunction                 ; c:/altera/80/quartus/libraries/megafunctions/altqpram.inc          ;
; db/altsyncram_5h11.tdf           ; yes             ; Auto-Generated Megafunction  ; D:/中期成果/dds/db/altsyncram_5h11.tdf                             ;
; sin.mif                          ; yes             ; Other                        ; D:/中期成果/dds/sin.mif                                            ;
+----------------------------------+-----------------+------------------------------+--------------------------------------------------------------------+


+------------------------------------------------------+
; Analysis & Synthesis Resource Usage Summary          ;
+---------------------------------------------+--------+
; Resource                                    ; Usage  ;
+---------------------------------------------+--------+
; Estimated Total logic elements              ; 69     ;
;                                             ;        ;
; Total combinational functions               ; 68     ;
; Logic element usage by number of LUT inputs ;        ;
;     -- 4 input functions                    ; 0      ;
;     -- 3 input functions                    ; 21     ;
;     -- <=2 input functions                  ; 47     ;
;                                             ;        ;
; Logic elements by mode                      ;        ;
;     -- normal mode                          ; 47     ;
;     -- arithmetic mode                      ; 21     ;
;                                             ;        ;
; Total registers                             ; 69     ;
;     -- Dedicated logic registers            ; 69     ;
;     -- I/O registers                        ; 0      ;
;                                             ;        ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲国产日日夜夜| 欧美性淫爽ww久久久久无| 99精品欧美一区二区三区小说 | 欧美二区在线观看| 久久久久久久国产精品影院| 亚洲自拍欧美精品| 国产成人8x视频一区二区 | 99re8在线精品视频免费播放| 欧美这里有精品| 国产精品欧美极品| 久久成人免费日本黄色| 在线视频国内自拍亚洲视频| 久久久久久9999| 九色|91porny| 欧美精品三级在线观看| 亚洲自拍偷拍综合| a4yy欧美一区二区三区| 久久这里只有精品首页| 免费观看30秒视频久久| 欧美人与z0zoxxxx视频| 亚洲自拍偷拍综合| 91精品福利在线| 综合精品久久久| 91片黄在线观看| 亚洲欧洲国产日韩| 99麻豆久久久国产精品免费| 久久亚洲二区三区| 精品亚洲国内自在自线福利| 欧美成人女星排名| 日本免费在线视频不卡一不卡二| 欧美三级视频在线| 午夜视频一区在线观看| 欧美日韩国产精品成人| 性做久久久久久免费观看| 欧美在线观看一二区| 亚洲午夜三级在线| 欧美色图片你懂的| 婷婷成人综合网| 日韩精品一区二区三区四区| 久久国产精品色| 久久久久久久电影| 成人avav在线| 一区二区三区四区在线免费观看| 91老师国产黑色丝袜在线| 亚洲精品成人在线| 欧美视频在线一区二区三区| 日本中文字幕不卡| 精品国产一区二区三区忘忧草 | 欧美一区二区视频网站| 99精品视频在线观看免费| 中文字幕一区av| 欧美综合在线视频| 午夜精品国产更新| 精品国产凹凸成av人导航| 国产精品一二三四| 国产精品人人做人人爽人人添| 99国产精品久久久| 亚洲成av人片观看| 久久精品综合网| 91蜜桃婷婷狠狠久久综合9色| 一区二区免费在线播放| 欧美v国产在线一区二区三区| 国产成人午夜99999| 夜夜精品浪潮av一区二区三区| 欧美猛男超大videosgay| 狠狠狠色丁香婷婷综合久久五月| 国产精品久久毛片| 欧美一区二区日韩| 成人听书哪个软件好| 亚洲成人免费av| 国产三级一区二区| 欧美三级午夜理伦三级中视频| 久久精品国产亚洲aⅴ| 中文字幕亚洲一区二区av在线| 在线不卡中文字幕播放| 波多野结衣欧美| 久久国产尿小便嘘嘘| 亚洲激情男女视频| 久久久精品国产免大香伊| 欧美色图天堂网| 成人av影院在线| 精品一区二区免费看| 亚洲综合在线观看视频| 久久这里只有精品6| 欧美精品日韩一本| 91蜜桃传媒精品久久久一区二区| 免费观看一级欧美片| 樱花草国产18久久久久| 欧美经典一区二区三区| 欧美一区二区视频在线观看2022| 色悠久久久久综合欧美99| 国产美女精品人人做人人爽| 日韩专区中文字幕一区二区| 1024亚洲合集| 国产亚洲精品中文字幕| 精品国产乱码久久久久久久| 欧美日免费三级在线| 97se亚洲国产综合自在线| 国产真实精品久久二三区| 日韩va欧美va亚洲va久久| 亚洲一本大道在线| 尤物av一区二区| 亚洲精品欧美专区| 中文字幕成人在线观看| 久久久精品国产免大香伊| 精品欧美一区二区在线观看| 制服视频三区第一页精品| 欧美午夜精品免费| 在线观看精品一区| 在线观看视频91| av在线这里只有精品| 国产成人免费高清| 国产伦精品一区二区三区视频青涩| 日本成人在线不卡视频| 日本aⅴ精品一区二区三区| 视频在线观看国产精品| 日韩主播视频在线| 日本不卡1234视频| 免费成人在线网站| 日韩一区欧美二区| 秋霞午夜av一区二区三区| 蜜臀99久久精品久久久久久软件| 蜜臀久久99精品久久久久宅男| 美女视频网站久久| 国产揄拍国内精品对白| 大桥未久av一区二区三区中文| 成人在线视频一区| 91色porny| 欧美精品一级二级三级| 91精品国产综合久久久蜜臀粉嫩 | 综合自拍亚洲综合图不卡区| 国产精品亲子乱子伦xxxx裸| 国产精品乱人伦| 有码一区二区三区| 奇米精品一区二区三区四区 | 国产v综合v亚洲欧| 97久久精品人人做人人爽| 欧美午夜影院一区| 日韩精品一区二区三区老鸭窝| 欧美不卡一二三| 中文字幕av在线一区二区三区| 亚洲欧美日韩成人高清在线一区| 一区二区三区在线不卡| 裸体健美xxxx欧美裸体表演| 国产a区久久久| 色8久久人人97超碰香蕉987| 日韩一区二区三区观看| 欧美国产一区视频在线观看| 夜夜亚洲天天久久| 国产精品资源站在线| 91亚洲国产成人精品一区二三| 5月丁香婷婷综合| 国产欧美日韩在线看| 一区二区三区四区不卡视频| 美女一区二区久久| www.欧美.com| 日韩欧美国产成人一区二区| 国产精品久久三| 日韩电影在线一区二区三区| eeuss鲁片一区二区三区| 91麻豆精品久久久久蜜臀| 国产精品欧美一区喷水| 三级不卡在线观看| 9l国产精品久久久久麻豆| 欧美成人一区二区三区片免费| 亚洲天堂av一区| 国产精品中文欧美| 欧美日韩高清一区二区三区| 国产精品国产三级国产专播品爱网 | 欧美精品九九99久久| 国产精品私人影院| 毛片一区二区三区| 欧美视频一区在线| 亚洲欧美一区二区在线观看| 极品少妇xxxx偷拍精品少妇| 欧美在线免费视屏| 综合久久久久久久| 国产xxx精品视频大全| 日韩欧美国产成人一区二区| 亚洲综合在线观看视频| 99国产精品久久久久| 26uuu亚洲婷婷狠狠天堂| 午夜伦欧美伦电影理论片| 91女神在线视频| 久久久久久久av麻豆果冻| 久久66热偷产精品| 91精品婷婷国产综合久久| 亚洲第一福利一区| 日本高清不卡一区| 亚洲人一二三区| 成人精品一区二区三区中文字幕| 久久免费电影网| 极品少妇xxxx精品少妇| 精品少妇一区二区三区免费观看| 午夜久久电影网| 欧美日韩国产精选| 日韩综合一区二区| 欧美一区二区在线视频| 美国十次综合导航| 日韩精品在线看片z|