?? iqmodu.v
字號:
`timescale 1ns / 1ps
//////////////////////////////////////////////////////////////////////////////////
// Company:
// Engineer:
//
// Create Date: 16:45:08 10/05/2007
// Design Name:
// Module Name: iqmodu
// Project Name:
// Target Devices:
// Tool versions:
// Description:
//
// Dependencies:
//
// Revision:
// Revision 0.01 - File Created
// Additional Comments:
//
//////////////////////////////////////////////////////////////////////////////////
module iqmodu(clk,i_i, q_q, msk_out);
input clk;
input [15:0] i_i, q_q;
output [32:0] msk_out;
wire [27:0] DATA;
wire [4:0] A;
wire WE;
assign DATA = 13421772;
assign A = 0;
assign WE = 1;
wire [15:0] sine, cosine;
wire [31:0] q1, q2;
//調用DDS的IPcore,生成5MHz的載波
dds_modu dds_modu( .DATA(DATA),.WE(WE),.A(A), .CLK(clk),.SINE(sine),.COSINE(cosine));
//將輸入信號和載波信號相乘,完成頻譜搬移
msk_mult msk_mult01( .clk(clk), .a(cosine), .b(i_i), .q(q1));
msk_mult msk_mult02( .clk(clk), .a(sine), .b(q_q), .q(q2));
//I、Q路數據相加,產生MSK信號
assign msk_out = {q1[31], q1} + {q2[31], q2};
endmodule
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -