亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? bbu_dd_chipcsl.h

?? DSP芯片自檢測程序
?? H
?? 第 1 頁 / 共 2 頁
字號:
/*******************************************************************************
* COPYRIGHT (C)             中國普天研究院			                           *
********************************************************************************
* 源文件名: BBU_DD_ChipCsl.h                                                   *
* 功能描述:Specific Registers Description for TMS320C6414 and TMS320C6416     *
* 編寫者:louyajun                                                             *
* 版本:1.0.0                                                                  *
* 編制日期:07/19/2004                                                         *
* 說明:                                                                       *
* 修改歷史:                                                                   *
*                                                                              *
*******************************************************************************/

/*------------------------------------------------------------------------------
* REGISTERS
*
* CSR    - control/status register
* IFR    - interrupt flag register
* ISR    - interrupt set register
* ICR    - interrupt clear register
* IER    - interrupt enable register
* ISTP   - interrupt service table pointer register
* IRP    - interrupt return pointer
* NRP    - non-maskable interrupt return pointer
* AMR    - addressing mode reister


* DIER   - DSP interrupt exception register  (3)not complete
* EM     - exception mask register  (3) not complete
* ER     - exception flag register  (3) not complete
* GFPGFR - Galois field polynomial generator function register  (3)
* (3) only supported on 6414/15/16 devices
*
\******************************************************************************/

#ifndef _BBU_DD_CHIPCSL_H_
#define _BBU_DD_CHIPCSL_H_

#include "BBU_DD_Stdinc.h"

/******************************************************************************\
*              CSR  -  control and status register
*
* CPUID[31:24]    - r,  CPU ID identifies CPUs Type
* REVID[23:16]    - r,  CPU Revision ID                                        
* PWRD[15:10]     - rw, Control power down modes                                       
* SAT[9]          - rc, The saturate bit, set when any unit performs a saturate
* EN[8]           - r,  Endian bit: 1 = little endian, 0 = big endian 
* PCC[7:5]        - rw, Program cache control mode                                      
* DCC[4:2]        - rw, Data cache control mode
* PGIE[1]         - rw, Previous GIE, saves GIE when an interrupt is taken
* GIE[0]          - rw, Global interrupt enable; enables (1) or disables (0) all
*                       interrupts except the reset interrupt and NMI
*       
\******************************************************************************/
extern far cregister volatile Uint32 CSR;

#define CHIP_CSR_DEFAULT            0x00000000u

#define CHIP_CSR_CPUID_MASK         0xFF000000u
#define CHIP_CSR_CPUID_SHIFT        0x00000018u
#define CHIP_CSR_CPUID_DEFAULT      0x00000000u
#define CHIP_CSR_CPUID_C64X         0x0000000Cu 

#define CHIP_CSR_REVID_MASK         0x00FF0000u 
#define CHIP_CSR_REVID_SHIFT        0x00000010u
#define CHIP_CSR_REVID_DEFAULT      0x00000000u
#define CHIP_CSR_REVID_640011       0x00000001u

#define CHIP_CSR_PWRD_MASK          0x0000FC00u
#define CHIP_CSR_PWRD_SHIFT         0x0000000Au
#define CHIP_CSR_PWRD_DEFAULT       0x00000000u
#define CHIP_CSR_PWRD_NONE          0x00000000u

/* In PD1A and PD1B mode, CPU halted (except for the interrupt logic), blocks */
/* the internal clock inputs at the boundary of the CPU, preventing most of   */
/* the CPU’s logic from switching. During PD1, EDMA transactions can proceed  */
/* between peripherals and internal memory                                    */      
#define CHIP_CSR_PWRD_PD1A          0x00000009u /* Wake by an enabled interrup*/
#define CHIP_CSR_PWRD_PD1B          0x00000011u /* Wake by an enabled or
                                                   non-enabled interrupt */                                                                                                  

/* In PD2 mode,Output clock from PLL is halted, stopping the internal clock   */
/* structure from switching and resulting in the entire chip being halted.    */
/* All register and internal RAM contents are preserved. All functional I/O   */
/* freeze in the last state when the PLL clock is turned off                  */                                                  
#define CHIP_CSR_PWRD_PD2           0x0000001Au /* Wake by a device reset */

/* In PD3 mode,Input clock to the PLL stops generating clocks. All register   */
/* and internal RAM contents are preserved. All functional I/O freeze in the  */
/* last state when the PLL clock is turned off. Following reset, the PLL needs*/
/* time to re-lock, just as it does following power-up                        */
#define CHIP_CSR_PWRD_PD3           0x0000001Cu /* Wake by a device reset */

#define CHIP_CSR_SAT_MASK           0x00000200u
#define CHIP_CSR_SAT_SHIFT          0x00000009u
#define CHIP_CSR_SAT_DEFAULT        0x00000000u
#define CHIP_CSR_SAT_0              0x00000000u
#define CHIP_CSR_SAT_1              0x00000001u

#define CHIP_CSR_EN_MASK            0x00000100u
#define CHIP_CSR_EN_SHIFT           0x00000008u
#define CHIP_CSR_EN_DEFAULT         0x00000000u
#define CHIP_CSR_EN_BIG             0x00000000u
#define CHIP_CSR_EN_LITTLE          0x00000001u

#define CHIP_CSR_PCC_MASK           0x000000E0u
#define CHIP_CSR_PCC_SHIFT          0x00000005u
#define CHIP_CSR_PCC_DEFAULT        0x00000000u
#define CHIP_CSR_PCC_MAPPED         0x00000000u
#define CHIP_CSR_PCC_ENABLE         0x00000002u
#define CHIP_CSR_PCC_FREEZE         0x00000003u
#define CHIP_CSR_PCC_BYPASS         0x00000004u

#define CHIP_CSR_DCC_MASK           0x0000001Cu
#define CHIP_CSR_DCC_SHIFT          0x00000002u
#define CHIP_CSR_DCC_DEFAULT        0x00000000u
#define CHIP_CSR_DCC_MAPPED         0x00000000u
#define CHIP_CSR_DCC_ENABLE         0x00000002u
#define CHIP_CSR_DCC_FREEZE         0x00000003u
#define CHIP_CSR_DCC_BYPASS         0x00000004u

#define CHIP_CSR_PGIE_MASK          0x00000002u
#define CHIP_CSR_PGIE_SHIFT         0x00000001u
#define CHIP_CSR_PGIE_DEFAULT       0x00000000u
#define CHIP_CSR_PGIE_0             0x00000000u
#define CHIP_CSR_PGIE_1             0x00000001u

#define CHIP_CSR_GIE_MASK           0x00000001u
#define CHIP_CSR_GIE_SHIFT          0x00000000u
#define CHIP_CSR_GIE_DEFAULT        0x00000000u
#define CHIP_CSR_GIE_0              0x00000000u
#define CHIP_CSR_GIE_1              0x00000001u

/******************************************************************************\
*              IFR  -  interruppt flag register
*
* IF[15:0]   - rw, Each interrupt’s corresponding bit in the IFR is set to 1
*                  when that interrupt occurs; otherwise, the bits have a value
*                  of 0
*       
\******************************************************************************/
extern far cregister volatile Uint32 IFR;

#define CHIP_IFR_DEFAULT            0x00000000u

#define CHIP_IFR_IF_MASK            0x0000FFFFu
#define CHIP_IFR_IF_SHIFT           0x00000000u
#define CHIP_IFR_IF_DEFAULT         0x00000000u

/******************************************************************************\
*              ISR  -  interruppt set register
*
* IS[15:0]    - w, Allow you to set maskable interrupts manually in the IFR. 
*                  Writing a 1 to IS4–IS15 of the ISR causes the corresponding
*                  interrupt flag to be set in the IFR
*       
\******************************************************************************/
extern far cregister volatile unsigned int ISR;

#define CHIP_ISR_DEFAULT            0x00000000u

#define CHIP_ISR_IS_MASK            0x0000FFFFu
#define CHIP_ISR_IS_SHIFT           0x00000000u
#define CHIP_ISR_IS_DEFAULT         0x00000000u

/******************************************************************************\
*              ICR - interruppt clear register
*
* IC[15:0]    - w, Allow you to clear maskable interrupts manually in the IFR. 
*                  Writing a 1 to IC4–IC15 of the ICR causes the corresponding
*                  interrupt flag to be cleared in the IFR
*       
\******************************************************************************/
extern far cregister volatile Uint32 ICR;

#define CHIP_ICR_DEFAULT            0x00000000u

#define CHIP_ICR_IC_MASK            0x0000FFFFu
#define CHIP_ICR_IC_SHIFT           0x00000000u
#define CHIP_ICR_IC_DEFAULT         0x00000000u

/******************************************************************************\
*              IER - interruppt enable register
*
* IE[15:0]  - rw, You can enable and disable individual interrupts by setting
*                 and clearing bits in the IER that correspond to the individual
*                 interrupts. An interrupt can trigger interrupt processing only
*                 if the corresponding bit in the IER is set. 
*                 Bit 0, corresponding to reset, is not writeable and is always
*                 read as 1, so the reset interrupt is always enabled.
*                 Bits IE4–IE15 can be written as 1 or 0, enabling or disabling
*                 the associated interrupt, respectively.
*
\******************************************************************************/
extern far cregister volatile Uint32 IER;

#define CHIP_IER_DEFAULT            0x00000001u
  
#define CHIP_IER_IE_MASK            0x0000FFFFu
#define CHIP_IER_IE_SHIFT           0x00000000u
#define CHIP_IER_IE_DEFAULT         0x00000000u

/******************************************************************************\
*              ISTP - interrupt service table pointer register
*
* ISTB[31:10]     - rw, Identifies the base portion of the address of the IST
* HPEINT[9:5]     - r,  highest priority enabled interrupt 
*
\******************************************************************************/
extern far cregister volatile Uint32 ISTP;

#define CHIP_ISTP_DEFAULT           0x00000000u
    
#define CHIP_ISTP_ISTB_MASK         0xFFFFFC00u
#define CHIP_ISTP_ISTB_SHIFT        0x0000000Au
#define CHIP_ISTP_ISTB_DEFAULT      0x00000000u

#define CHIP_ISTP_HPEINT_MASK       0x000003E0u
#define CHIP_ISTP_HPEINT_SHIFT      0x00000005u
#define CHIP_ISTP_HPEINT_DEFAULT    0x00000000u

/******************************************************************************\
*              IRP - maskable interrupt return pointer
*
* IRP[31:0] - rw
*
\******************************************************************************/
extern far cregister volatile Uint32 IRP;

#define CHIP_IRP_DEFAULT            0x00000000u

#define CHIP_IRP_IRP_MASK           0xFFFFFFFFu
#define CHIP_IRP_IRP_SHIFT          0x00000000u
#define CHIP_IRP_IRP_DEFAULT        0x00000000u

/******************************************************************************\
*               NRP - non-maskable interrupt return pointer
*
* NRP[31:0] - rw
*

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲资源在线观看| 日韩高清在线一区| 欧美一区二区三区影视| 国产精品一区二区x88av| 图片区小说区国产精品视频| 国产精品无圣光一区二区| 日韩欧美aaaaaa| 欧美日韩国产成人在线免费| 波多野结衣的一区二区三区| 麻豆国产精品777777在线| 亚洲男人的天堂av| 国产欧美精品在线观看| 日韩女优视频免费观看| 欧美写真视频网站| av一二三不卡影片| 国产一区二三区好的| 婷婷一区二区三区| 亚洲资源中文字幕| 中文字幕亚洲一区二区av在线| 久久综合色8888| 日韩一卡二卡三卡四卡| 欧美高清一级片在线观看| 欧美专区日韩专区| 国产精品一区二区在线看| 亚洲九九爱视频| 91精品国产综合久久久久| 国产电影精品久久禁18| 亚洲综合在线视频| 久久久国产综合精品女国产盗摄| 在线国产电影不卡| 国产一区二区导航在线播放| 亚洲女人****多毛耸耸8| 欧美成人一区二区三区| 99久久777色| 久久av中文字幕片| 亚洲欧美激情插| 国产亚洲精品免费| 欧美日本不卡视频| 99国产精品一区| 精品一区二区三区久久久| 一区二区欧美国产| 国产视频一区在线播放| 欧美人伦禁忌dvd放荡欲情| 国产成人精品免费网站| 蜜桃视频一区二区| 一区二区三区在线观看国产| 久久久高清一区二区三区| 3d动漫精品啪啪| 91蜜桃在线观看| 国产精选一区二区三区| 日韩成人午夜电影| 一区二区三区四区精品在线视频| 久久精品亚洲麻豆av一区二区| 欧美日韩国产小视频在线观看| 成人午夜激情影院| 国产二区国产一区在线观看| 免费成人在线网站| 午夜影院在线观看欧美| 亚洲精品免费一二三区| 国产色爱av资源综合区| 欧美成人a视频| 日韩欧美精品三级| 欧美电影一区二区三区| 欧美吞精做爰啪啪高潮| 91视频免费播放| 99在线精品观看| 成人av免费网站| a级精品国产片在线观看| 国产成人免费视频网站 | 欧美精品高清视频| 在线观看免费亚洲| 91精品办公室少妇高潮对白| 91免费视频观看| 91免费国产在线| 色天天综合久久久久综合片| 在线观看三级视频欧美| 欧美中文字幕一区二区三区| 在线观看日韩毛片| 精品婷婷伊人一区三区三| 欧美日韩在线不卡| 3atv一区二区三区| 91精品免费观看| 日韩欧美黄色影院| 精品国产乱码久久久久久老虎 | 狠狠色丁香久久婷婷综合丁香| 日本在线不卡视频| 久久不见久久见免费视频1| 国内久久精品视频| 成人午夜私人影院| 色94色欧美sute亚洲线路二 | 成人国产精品免费观看视频| 不卡一区二区中文字幕| 91小视频免费看| 欧美日韩中文字幕一区二区| 91麻豆精品国产| 精品国产第一区二区三区观看体验| 久久综合色一综合色88| 中文字幕一区二区三区不卡 | 日韩免费电影网站| 久久久久久久性| 自拍偷在线精品自拍偷无码专区| 亚洲精选一二三| 日本免费在线视频不卡一不卡二 | 三级影片在线观看欧美日韩一区二区| 午夜电影网一区| 国产一区视频在线看| 99re亚洲国产精品| 777a∨成人精品桃花网| 久久这里只有精品视频网| 国产精品久久久久久久浪潮网站| 一区二区三区在线视频免费 | 欧美乱妇23p| 久久久99精品久久| 亚洲精品视频一区| 美女被吸乳得到大胸91| 99re热这里只有精品免费视频| 制服丝袜国产精品| 中文字幕不卡在线播放| 视频精品一区二区| 国产91丝袜在线播放九色| 欧美在线观看视频一区二区| 欧美精品一区二区三| 亚洲男人的天堂在线观看| 精品无人码麻豆乱码1区2区 | 成人精品视频一区二区三区尤物| 欧美系列日韩一区| 国产精品欧美一区喷水| 奇米888四色在线精品| 91论坛在线播放| 久久久久久97三级| 婷婷国产v国产偷v亚洲高清| 波多野结衣亚洲| 2014亚洲片线观看视频免费| 亚洲国产sm捆绑调教视频 | 91久久人澡人人添人人爽欧美| 日韩亚洲电影在线| 一区二区视频免费在线观看| 国产在线精品一区二区夜色| 在线成人午夜影院| 一区二区三区精品视频在线| 国产91色综合久久免费分享| 欧美一区二区精品| 亚洲综合一区二区| 99综合影院在线| 国产亚洲欧洲997久久综合| 美女久久久精品| 欧美人动与zoxxxx乱| 一二三区精品视频| 91亚洲精品乱码久久久久久蜜桃| 亚洲精品一区二区三区影院| 午夜精品123| 欧美日本在线播放| 亚洲综合一区二区三区| 91在线观看下载| 国产精品久久久久毛片软件| 国产成人午夜99999| 精品国产在天天线2019| 美女一区二区三区在线观看| 6080亚洲精品一区二区| 图片区小说区区亚洲影院| 欧美日本免费一区二区三区| 亚洲一区二区三区四区在线免费观看| 成人国产一区二区三区精品| 国产精品亲子伦对白| 成人黄色软件下载| 国产精品第四页| 91丨九色丨尤物| 一区二区在线观看不卡| 91国偷自产一区二区三区成为亚洲经典| 国产精品乱码妇女bbbb| 成人午夜在线视频| 亚洲天堂av老司机| 91极品视觉盛宴| 亚洲bt欧美bt精品| 在线电影国产精品| 久久99在线观看| 26uuu精品一区二区三区四区在线 26uuu精品一区二区在线观看 | 欧美日韩一区二区三区免费看| 夜夜夜精品看看| 欧美一区二区性放荡片| 欧美aaaaaa午夜精品| 久久麻豆一区二区| 大桥未久av一区二区三区中文| 中文字幕一区二区在线播放| 91视频观看免费| 亚洲va韩国va欧美va精品 | 成人午夜电影久久影院| 中文字幕在线观看不卡视频| 欧美亚洲综合在线| 日本aⅴ亚洲精品中文乱码| 久久久久久夜精品精品免费| 成人一级片在线观看| 亚洲精品精品亚洲| 制服丝袜av成人在线看| 国精产品一区一区三区mba桃花| 欧美国产1区2区| 欧美在线三级电影| 韩国成人精品a∨在线观看| 中文字幕一区三区| 91精品国产综合久久久久久久久久|