亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp281x_sci.h

?? DSP串口啟動程序介紹
?? H
字號:
//###########################################################################
//
// FILE:	DSP281x_Sci.h
//
// TITLE:	DSP281x Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  1.00| 11 Sep 2003 | L.H. | Changes since previous version (v.58 Alpha)
//      |             |      | Added SCIRST bit field to SCIFFTX register
//      |             |      | Renamed RXERR to RXERROR to match documentation
//      |             |      | Renamed RXOVF_CLR to RXFFOVRCLR to match user documentation
//###########################################################################

#ifndef DSP281x_SCI_H
#define DSP281x_SCI_H


#ifdef __cplusplus
extern "C" {
#endif

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//

struct  SCICCR_BITS {        // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 


union SCICCR_REG {
   Uint16              all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {       // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16               all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {       // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16               all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {       // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERROR:1;         // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16               all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {      // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {        // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16              all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {       // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 SCIRST:1;          // 15     SCI reset rx/tx channels 

}; 

union SCIFFTX_REG {
   Uint16               all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {       // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXFFOVRCLR:1;      // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16               all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16               all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16               rsvd1;      // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16               rsvd2;      // reserved
   Uint16               rsvd3;      // reserved
   union SCIPRI_REG     SCIPRI;     // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#ifdef __cplusplus
}
#endif /* extern "C" */

#endif  // end of DSP281x_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
911精品国产一区二区在线| 亚洲色图欧洲色图| 欧美综合一区二区| 色综合天天综合| 97超碰欧美中文字幕| 丁香婷婷综合激情五月色| 国产精华液一区二区三区| 成人永久免费视频| 久久久久久久久久久99999| 日韩精品影音先锋| 欧美电视剧免费全集观看| 日韩欧美在线不卡| 欧美精品一区二区不卡 | 日韩免费一区二区| 欧美一级淫片007| 欧美大白屁股肥臀xxxxxx| 欧美一区二区三区色| 日韩精品一区二区三区视频播放 | 91精品国产一区二区| 欧美一区三区二区| 亚洲女同一区二区| 亚洲视频在线一区观看| 亚洲国产欧美日韩另类综合| 亚洲无线码一区二区三区| 青青草精品视频| 成人h动漫精品一区二区| 色久综合一二码| 欧美一区二区三区在线视频| 2023国产精品视频| 亚洲美女电影在线| 久久成人18免费观看| 成人黄色777网| 欧美剧情片在线观看| 久久久一区二区三区捆绑**| 亚洲少妇中出一区| 美女视频黄久久| 91伊人久久大香线蕉| 777奇米四色成人影色区| 久久精品一级爱片| 亚洲国产精品久久艾草纯爱 | 国产精品一线二线三线精华| 一本大道久久a久久精品综合| 5月丁香婷婷综合| 中文字幕人成不卡一区| 美腿丝袜一区二区三区| 99国产精品久久久久| 日韩欧美国产综合在线一区二区三区| 久久五月婷婷丁香社区| 亚洲成人自拍网| 99久久er热在这里只有精品66| 欧美一区二区日韩一区二区| 亚洲日本韩国一区| 国产精品一品二品| 日韩精品在线看片z| 亚洲国产aⅴ成人精品无吗| 国产剧情av麻豆香蕉精品| 欧美伦理视频网站| 一区二区三区**美女毛片| 国产乱人伦精品一区二区在线观看| 欧美性色aⅴ视频一区日韩精品| 欧美极品xxx| 国产精品2024| 欧美成人精品高清在线播放 | 久久影院视频免费| 日本成人中文字幕在线视频| 在线欧美小视频| 亚洲人成7777| youjizz久久| 中文字幕欧美国产| 国产美女久久久久| 精品国产区一区| 精品亚洲国内自在自线福利| 日韩欧美美女一区二区三区| 男女男精品视频网| 欧美一区二区视频在线观看| 日韩经典中文字幕一区| 欧美日韩精品电影| 五月天国产精品| 91精品国产综合久久久蜜臀粉嫩| 亚洲国产日韩精品| 7777精品伊人久久久大香线蕉超级流畅| 亚洲男人的天堂av| 欧美午夜寂寞影院| 视频一区视频二区中文字幕| 欧美美女网站色| 美国一区二区三区在线播放| 日韩欧美成人午夜| 日本韩国一区二区三区视频| 亚洲你懂的在线视频| 欧洲一区在线电影| 天天色天天爱天天射综合| 91精品国产欧美日韩| 老司机一区二区| 中文字幕欧美国产| 在线视频综合导航| 蜜臀av亚洲一区中文字幕| 久久久精品综合| 91社区在线播放| 日韩福利视频导航| 国产乱码一区二区三区| 久久久综合网站| 99免费精品视频| 午夜精品久久一牛影视| 精品久久久久久久久久久久包黑料 | 欧美电影免费观看高清完整版在| 奇米亚洲午夜久久精品| 久久精品欧美日韩精品| av在线综合网| 天天操天天综合网| 久久老女人爱爱| 欧美系列一区二区| 韩国av一区二区三区在线观看| 久久精品视频一区二区三区| 欧美精品v国产精品v日韩精品 | 成人久久视频在线观看| 一区二区视频在线看| 91精品国产综合久久精品图片| 国产一区视频网站| 亚洲激情六月丁香| 久久九九国产精品| 欧美日韩国产影片| 丁香婷婷综合色啪| 强制捆绑调教一区二区| 1024成人网色www| 精品国产青草久久久久福利| 一本久道中文字幕精品亚洲嫩| 奇米影视在线99精品| 亚洲免费观看高清在线观看| 欧美成人午夜电影| 欧美视频自拍偷拍| 99久久精品国产一区二区三区 | 亚洲欧洲av在线| 91久久一区二区| 国产成人午夜99999| 香港成人在线视频| 亚洲欧美区自拍先锋| 久久精品一区二区三区四区| 欧美日韩亚洲综合一区| 91麻豆精东视频| 丁香天五香天堂综合| 韩国av一区二区三区四区| 日韩av二区在线播放| 亚洲视频在线一区| 国产精品理论在线观看| 久久久欧美精品sm网站| 日韩欧美国产小视频| 欧美精品丝袜中出| 在线成人午夜影院| 欧美三级日韩在线| 欧美色网站导航| 欧美亚洲一区三区| 欧美亚洲另类激情小说| 色狠狠综合天天综合综合| 91在线视频在线| 91麻豆精品视频| 欧美一区二区三区精品| 欧美午夜不卡视频| 欧美日韩美少妇| 欧美日韩国产一级| 91精品国产福利在线观看| 欧美精品少妇一区二区三区| 欧美日韩另类国产亚洲欧美一级| 欧美自拍丝袜亚洲| 欧美裸体一区二区三区| 91精品婷婷国产综合久久性色| 欧美一区二区视频网站| 日韩精品一区二区三区视频在线观看 | 亚洲精品一区二区三区在线观看| 精品久久久久久综合日本欧美| 欧美va日韩va| 久久九九久久九九| 中文幕一区二区三区久久蜜桃| 国产欧美va欧美不卡在线| 国产精品美日韩| 一卡二卡三卡日韩欧美| 日韩福利视频导航| 国产一区二区不卡在线| 北岛玲一区二区三区四区| 色婷婷精品大视频在线蜜桃视频| 一本大道久久a久久精品综合| 欧美三电影在线| 欧美精品一区二区三区在线播放| 国产日韩欧美麻豆| 尤物av一区二区| 激情五月婷婷综合网| av午夜一区麻豆| 91麻豆精品国产自产在线观看一区 | 精品三级在线观看| 国产精品萝li| 日产国产欧美视频一区精品| 黄色日韩三级电影| 在线这里只有精品| 精品福利一区二区三区免费视频| 国产精品久久午夜| 蜜臀久久久99精品久久久久久| 国产不卡在线视频| 6080yy午夜一二三区久久| 最新成人av在线| 久久激情五月激情| 91欧美一区二区|