亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? i2s_codec.vhd

?? I2S verilog HDL code including test environment
?? VHD
?? 第 1 頁 / 共 2 頁
字號:
----------------------------------------------------------------------
----                                                              ----
---- WISHBONE I2S Interface IP Core                               ----
----                                                              ----
---- This file is part of the I2S Interface project               ----
---- http://www.opencores.org/cores/i2s_interface/                ----
----                                                              ----
---- Description                                                  ----
---- I2S encoder/decoder.                                         ----
----                                                              ----
----                                                              ----
---- To Do:                                                       ----
---- -                                                            ----
----                                                              ----
---- Author(s):                                                   ----
---- - Geir Drange, gedra@opencores.org                           ----
----                                                              ----
----------------------------------------------------------------------
----                                                              ----
---- Copyright (C) 2004 Authors and OPENCORES.ORG                 ----
----                                                              ----
---- This source file may be used and distributed without         ----
---- restriction provided that this copyright statement is not    ----
---- removed from the file and that any derivative work contains  ----
---- the original copyright notice and the associated disclaimer. ----
----                                                              ----
---- This source file is free software; you can redistribute it   ----
---- and/or modify it under the terms of the GNU General          ----
---- Public License as published by the Free Software Foundation; ----
---- either version 2.0 of the License, or (at your option) any   ----
---- later version.                                               ----
----                                                              ----
---- This source is distributed in the hope that it will be       ----
---- useful, but WITHOUT ANY WARRANTY; without even the implied   ----
---- warranty of MERCHANTABILITY or FITNESS FOR A PARTICULAR      ----
---- PURPOSE. See the GNU General Public License for more details.----
----                                                              ----
---- You should have received a copy of the GNU General           ----
---- Public License along with this source; if not, download it   ----
---- from http://www.gnu.org/licenses/gpl.txt                     ----
----                                                              ----
----------------------------------------------------------------------
--
-- CVS Revision History
--
-- $Log: i2s_codec.vhd,v $
-- Revision 1.3  2005/06/03 17:18:08  gedra
-- BugFix: LSB of transmitted word would be set to zero in slave master mode. (Credit: Julien Dumont)
--
-- Revision 1.2  2004/08/06 18:55:05  gedra
-- Removed conf_inten, and fixed bug in transmitter master mode.
--
-- Revision 1.1  2004/08/03 18:49:43  gedra
-- I2S encoder/decoder.
--
--
--

library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;

entity i2s_codec is	 
  generic (DATA_WIDTH: integer;
           ADDR_WIDTH: integer;
           IS_MASTER: integer range 0 to 1;
           IS_RECEIVER: integer range 0 to 1);
  port (
    wb_clk_i: in std_logic;             -- wishbone clock
    conf_res: in std_logic_vector(5 downto 0);  -- sample resolution
    conf_ratio: in std_logic_vector(7 downto 0); -- clock divider ratio
    conf_swap: in std_logic;            -- left/right sample order
    conf_en: in std_logic;              -- transmitter/recevier enable
    i2s_sd_i: in std_logic;             -- I2S serial data input
    i2s_sck_i: in std_logic;            -- I2S clock input
    i2s_ws_i: in std_logic;             -- I2S word select input
    sample_dat_i: in std_logic_vector(DATA_WIDTH - 1 downto 0);  -- audio data
    sample_dat_o: out std_logic_vector(DATA_WIDTH - 1 downto 0);  -- audio data
    mem_rdwr: out std_logic;            -- sample buffer read/write
    sample_addr: out std_logic_vector(ADDR_WIDTH - 2 downto 0);  -- address
    evt_hsbf: out std_logic;            -- higher sample buf empty event
    evt_lsbf: out std_logic;            -- lower sample buf empty event
    i2s_sd_o: out std_logic;            -- I2S serial data output
    i2s_sck_o: out std_logic;           -- I2S clock output
    i2s_ws_o: out std_logic);           -- I2S word select output
end i2s_codec;

architecture rtl of i2s_codec is
 
  signal i2s_clk_en, zsck, zzsck, zzzsck, imem_rd : std_logic;
  signal clk_cnt : integer range 0 to 255;
  signal adr_cnt : integer range 0 to 2**(ADDR_WIDTH - 1) - 1;
  type srx_states is (IDLE, WAIT_CLK, TRX_DATA, RX_WRITE, SYNC);
  signal sd_ctrl : srx_states;
  signal bit_cnt, bits_to_trx : integer range 0 to 63;
  signal toggle, master, neg_edge, ws_pos_edge, ws_neg_edge : std_logic;
  signal data_in : std_logic_vector(DATA_WIDTH - 1 downto 0);
  signal zws, zzws, zzzws, i2s_ws, new_word, last_bit: std_logic;
  signal imem_rdwr, receiver : std_logic;
  signal ws_cnt : integer range 0 to 31;
  
begin 

-- Create signals that reflect generics
  SGM: if IS_MASTER = 1 generate
    master <= '1';
  end generate SGM;
  SGS: if IS_MASTER = 0 generate
    master <= '0';
  end generate SGS;
  SGRX: if IS_RECEIVER = 1 generate
    receiver <= '1';
  end generate SGRX;
  SGTX: if IS_RECEIVER = 0 generate
    receiver <= '0';
  end generate SGTX;
  
-- I2S clock enable generation, master mode. The clock is a fraction of the
-- Wishbone bus clock, determined by the conf_ratio value.
  CGM: if IS_MASTER = 1 generate
    CGEN: process (wb_clk_i)
    begin 
      if rising_edge(wb_clk_i) then  
        if conf_en = '0' then           -- disabled
          i2s_clk_en <= '0';
          clk_cnt <= 0;
          neg_edge <= '0';
          toggle <= '0';
        else                              -- enabled
          if clk_cnt < to_integer(unsigned(conf_ratio)) + 1 then  
            clk_cnt <= (clk_cnt + 1) mod 256;
            i2s_clk_en <= '0';
          else
            clk_cnt <= 0;
            i2s_clk_en <= '1';
            neg_edge <= not neg_edge;
          end if;
          toggle <= neg_edge;
        end if;
      end if;
    end process CGEN;
  end generate CGM;

-- I2S clock enable generation, slave mode. The input clock signal is sampeled
-- and the negative edge is located.
  CGS: if IS_MASTER = 0 generate
    CGEN: process (wb_clk_i)
    begin 
      if rising_edge(wb_clk_i) then  
        if conf_en = '0' then           -- disabled
          i2s_clk_en <= '0';
          zsck <= '0';
          zzsck <= '0';
          zzzsck <= '0';
          toggle <= '0';
          neg_edge <= '0';
        else                            -- enabled
          -- synchronize input clock to Wishbone clock domaine
          zsck <= i2s_sck_i;
          zzsck <= zsck;
          zzzsck <= zzsck;
          -- look for edges
          if zzzsck = '1' and zzsck = '0' then
            i2s_clk_en <= '1';
            neg_edge <= '1';
          elsif zzzsck = '0' and zzsck = '1' then
            i2s_clk_en <= '1';
            neg_edge <= '0';
          else
            i2s_clk_en <= '0';
          end if;
          toggle <= neg_edge;
        end if;
      end if;
    end process CGEN;
  end generate CGS;

-- Process to generate word select signal, master mode
  WSM: if IS_MASTER = 1 generate
    i2s_ws_o <= i2s_ws;
    WSG: process (wb_clk_i)
    begin 
      if rising_edge(wb_clk_i) then
        if conf_en = '0' then
          i2s_ws <= '0';
          ws_cnt <= 0;
          ws_pos_edge <= '0';
          ws_neg_edge <= '0';
        else
          if i2s_clk_en = '1' and toggle = '1' then
            if ws_cnt < bits_to_trx then
              ws_cnt <= ws_cnt + 1;
            else
              i2s_ws <= not i2s_ws;
              ws_cnt <= 0;
              if i2s_ws = '1' then
                ws_neg_edge <= '1';
              else
                ws_pos_edge <= '1';
              end if;
            end if;
          else
            ws_pos_edge <= '0';
            ws_neg_edge <= '0';
          end if;
        end if;
      end if;
    end process WSG;
  end generate WSM;

-- Process to detect word select edges, slave mode
  WSD: if IS_MASTER = 0 generate
    i2s_ws <= i2s_ws_i;
    WSDET: process (wb_clk_i)
    begin 
      if rising_edge(wb_clk_i) then
        if conf_en = '0' then
          ws_pos_edge <= '0';
          ws_neg_edge <= '0';
          zws <= i2s_ws;
          zzws <= i2s_ws;
          zzzws <= i2s_ws;
        else
          -- sync i2s_ws_io to our clock domaine
          zws <= i2s_ws;
          zzws <= zws;
          zzzws <= zzws;
          -- detect negative edge
          if zzzws = '1' and zzws = '0' then
            ws_neg_edge <= '1';

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人小视频免费观看| 91福利国产精品| av在线不卡观看免费观看| 欧美性猛片xxxx免费看久爱 | 日本aⅴ亚洲精品中文乱码| 韩国女主播成人在线观看| av电影在线观看不卡| 欧美一区午夜精品| 最新热久久免费视频| 久久精品国产99国产| 色综合天天视频在线观看| 精品国产伦一区二区三区观看体验 | 亚洲欧美一区二区三区国产精品| 男男gaygay亚洲| 一本色道亚洲精品aⅴ| 久久久国产一区二区三区四区小说| 亚洲一区中文日韩| 成人av电影在线播放| 精品国产免费久久| 日韩国产在线观看一区| 在线视频欧美精品| 成人免费小视频| 国产成人在线观看| 精品国产一区二区亚洲人成毛片| 亚洲成人高清在线| 91久久久免费一区二区| 国产精品电影一区二区| 国产电影精品久久禁18| 日韩视频免费观看高清完整版 | 国产精品久久久久久久久动漫| 蜜臀av性久久久久av蜜臀妖精 | 国产清纯在线一区二区www| 免费人成精品欧美精品 | 精品国产免费久久| 蜜桃av噜噜一区| 欧美大胆人体bbbb| 麻豆91精品91久久久的内涵| 日韩欧美成人午夜| 久久精品国产999大香线蕉| 日韩三级视频中文字幕| 免费欧美在线视频| 欧美电视剧免费全集观看| 免费看黄色91| 精品久久久久久久久久久久久久久久久| 午夜激情一区二区三区| 欧美精品日韩综合在线| 麻豆精品国产91久久久久久| 亚洲三级在线免费观看| 欧美亚洲综合久久| 午夜精品视频一区| 欧美日韩国产高清一区二区| 美腿丝袜亚洲一区| 欧美精品一区二区高清在线观看 | 欧美国产禁国产网站cc| 成人少妇影院yyyy| 亚洲日本成人在线观看| 欧美影院午夜播放| 日韩国产欧美在线观看| 欧美成人一区二区三区片免费| 国模一区二区三区白浆| 日韩一区二区三区四区| 欧美日韩在线不卡| 成人av免费在线| 亚洲一区二区三区四区五区中文| 欧美视频第二页| 精品写真视频在线观看| 欧美—级在线免费片| 色综合久久中文字幕| 亚洲一区二区三区影院| 在线成人小视频| 国产一区二区三区久久久| 中文字幕不卡在线播放| 日本乱人伦一区| 久久精品国产亚洲aⅴ| 欧美国产日韩精品免费观看| 欧美性猛交xxxxxx富婆| 韩国理伦片一区二区三区在线播放| 亚洲四区在线观看| 欧美肥大bbwbbw高潮| aaa亚洲精品一二三区| 日本成人在线不卡视频| 国产精品成人免费精品自在线观看| 欧美三级日韩三级| 成人在线视频一区| 麻豆91免费看| 午夜电影网亚洲视频| 国产精品乱人伦| 欧美精品一区二区三| 欧美日韩一区二区三区视频| 不卡av电影在线播放| 久热成人在线视频| 午夜在线电影亚洲一区| 国产精品国产三级国产| 欧美精品一区二区三区在线播放 | 午夜精品久久久| 中文字幕不卡在线播放| 日韩欧美在线一区二区三区| 色八戒一区二区三区| 国产成人免费在线观看| 五月天激情小说综合| 国产精品国产三级国产aⅴ无密码 国产精品国产三级国产aⅴ原创 | 国产日产欧美精品一区二区三区| 欧美日韩国产一级二级| 99精品国产热久久91蜜凸| 精品一区二区影视| 肉色丝袜一区二区| 亚洲一级在线观看| 亚洲免费三区一区二区| ...中文天堂在线一区| 中文文精品字幕一区二区| 精品99一区二区三区| 欧美精品乱码久久久久久按摩 | 亚洲不卡在线观看| 亚洲天堂网中文字| 久久精品视频免费观看| 久久久天堂av| 久久精品亚洲精品国产欧美kt∨ | 在线免费观看视频一区| 99riav久久精品riav| 成人高清免费观看| 成人午夜在线免费| 国产欧美日韩在线看| 欧美精品一区男女天堂| 久久久一区二区| 中文字幕va一区二区三区| 欧美激情资源网| 国产精品欧美久久久久一区二区 | 国产高清成人在线| 国产一区二区三区观看| 国产一区二区免费在线| 国产风韵犹存在线视精品| 成人激情午夜影院| 成人黄色国产精品网站大全在线免费观看| 成人av网站在线| 在线一区二区三区做爰视频网站| 欧美日韩精品欧美日韩精品一 | 亚洲综合激情另类小说区| 亚洲图片欧美色图| 五月婷婷综合激情| 麻豆91精品视频| 成人免费视频免费观看| 成人激情av网| 欧美日韩日日摸| 日韩一级欧美一级| 久久久久99精品一区| 国产精品你懂的在线| 亚洲九九爱视频| 美日韩黄色大片| 成人一区二区在线观看| 日本黄色一区二区| 欧美一区二区视频在线观看 | 制服丝袜亚洲网站| 久久久久久久综合色一本| 日本一二三不卡| 亚洲一区二区三区四区在线| 毛片不卡一区二区| 99re成人精品视频| 69av一区二区三区| 国产欧美一区二区精品性| 亚洲精品国产一区二区三区四区在线| 欧美a一区二区| 成人免费av在线| 欧美一级二级三级乱码| 成人欧美一区二区三区白人| 日本不卡123| 91美女在线观看| 精品日韩成人av| 亚洲午夜在线电影| 国产精品 欧美精品| 91九色最新地址| 欧美精品一区二区三区视频| 亚洲一区精品在线| 韩国午夜理伦三级不卡影院| 精品视频在线看| 亚洲欧洲成人自拍| 九九热在线视频观看这里只有精品| 色欧美片视频在线观看在线视频| 久久婷婷成人综合色| 丝袜美腿成人在线| 91蜜桃婷婷狠狠久久综合9色| 国产日产欧美一区| 国产中文字幕一区| 日韩限制级电影在线观看| 高清beeg欧美| 麻豆成人av在线| 一区二区三区在线视频免费| 日韩欧美亚洲国产另类| 成人黄色小视频在线观看| 亚洲欧美影音先锋| 欧美人妇做爰xxxⅹ性高电影| 欧美aa在线视频| 国产色婷婷亚洲99精品小说| 波波电影院一区二区三区| |精品福利一区二区三区| 日韩视频免费观看高清在线视频| av网站一区二区三区| 狠狠狠色丁香婷婷综合激情| 亚洲一区二三区| 亚洲欧美综合色| 欧美日韩国产综合一区二区三区|