亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? pciiomaplib.h

?? ARM板驅動程序源代碼
?? H
字號:
/* pciIomapLib.h - PCI bus constants header file *//* Copyright 1984-1997 Wind River Systems, Inc. *//*modification history--------------------01a,13jan00,pr  Adapted from cma220.*/#ifndef __INCpciIomapLibh#define __INCpciIomapLibh#ifdef __cplusplusextern "C" {#endif/* PCI Configuration mechanisms */#define	PCI_MECHANISM_1		1	/* current PC-AT hardware mechanism */#define	PCI_MECHANISM_2		2	/* deprecated */#define	PCI_MECHANISM_3		3	/* Config access through adddress *//* Configuration I/O addresses for mechanism 1 */#define	PCI_CONFIG_ADDR		0x0cf8	/* write 32 bits to set address */#define	PCI_CONFIG_DATA		0x0cfc	/* 8, 16, or 32 bit accesses *//* Configuration I/O addresses for mechanism 2 */#define	PCI_CONFIG_CSE		0x0cf8	/* CSE register */#define	PCI_CONFIG_FORWARD	0x0cfa	/* forward register */#define	PCI_CONFIG_BASE		0xc000	/* base register *//* number of IRQs mapped on PCI interrupt */#define PCI_IRQ_LINES		32/* PCI command bits */#define PCI_CMD_IO_ENABLE	0x0001	/* IO access enable */#define PCI_CMD_MEM_ENABLE	0x0002	/* memory access enable */#define PCI_CMD_MASTER_ENABLE	0x0004	/* bus master enable */#define PCI_CMD_MON_ENABLE	0x0008	/* monitor special cycles enable */#define PCI_CMD_WI_ENABLE	0x0010	/* write and invalidate enable */#define PCI_CMD_SNOOP_ENABLE	0x0020	/* palette snoop enable */#define PCI_CMD_PERR_ENABLE	0x0040	/* parity error enable */#define PCI_CMD_WC_ENABLE	0x0080	/* wait cycle enable */#define PCI_CMD_SERR_ENABLE	0x0100	/* system error enable */#define PCI_CMD_FBTB_ENABLE	0x0200	/* fast back to back enable *//* PCI base address mask bits */#define PCI_MEMBASE_MASK	~0xf	/* mask for memory base address */#define PCI_IOBASE_MASK		~0x3	/* mask for IO base address */#define PCI_BASE_IO		0x1	/* IO space indicator */#define PCI_BASE_BELOW_1M	0x2	/* memory locate below 1MB */#define PCI_BASE_IN_64BITS	0x4	/* memory locate anywhere in 64 bits */#define PCI_BASE_PREFETCH	0x8	/* memory prefetchable *//* PCI header type bits */#define PCI_HEADER_TYPE_MASK	0x7f	/* mask for header type */#define PCI_HEADER_PCI_PCI	0x01	/* PCI to PCI bridge */#define PCI_HEADER_MULTI_FUNC	0x80	/* multi function device */#define PCI_MEM_BAR             0x10#define PCI_ROM_BAR             0x30#define PCI_MAX_BAR    		6#define PCI_INVALID             0xFFFFFFFF/* PCI configuration device and driver */ #define SNOOZE_MODE             0x40    /* snooze mode */#define SLEEP_MODE_DIS          0x00    /* sleep mode disable *//* Standard device configuration register offsets *//* Note that only modulo-4 addresses are written to the address register */#define	PCI_CFG_VENDOR_ID	0x00#define	PCI_CFG_DEVICE_ID	0x02#define	PCI_CFG_COMMAND		0x04#define	PCI_CFG_STATUS		0x06#define	PCI_CFG_REVISION	0x08#define	PCI_CFG_PROGRAMMING_IF	0x09#define	PCI_CFG_SUBCLASS	0x0a#define	PCI_CFG_CLASS		0x0b#define	PCI_CFG_CACHE_LINE_SIZE	0x0c#define	PCI_CFG_LATENCY_TIMER	0x0d#define	PCI_CFG_HEADER_TYPE	0x0e#define	PCI_CFG_BIST		0x0f#define	PCI_CFG_BASE_ADDRESS_0	0x10#define	PCI_CFG_BASE_ADDRESS_1	0x14#define	PCI_CFG_BASE_ADDRESS_2	0x18#define	PCI_CFG_BASE_ADDRESS_3	0x1c#define	PCI_CFG_BASE_ADDRESS_4	0x20#define	PCI_CFG_BASE_ADDRESS_5	0x24#define	PCI_CFG_CIS		0x28#define	PCI_CFG_SUB_VENDER_ID	0x2c#define	PCI_CFG_SUB_SYSTEM_ID	0x2e#define	PCI_CFG_EXPANSION_ROM	0x30#define	PCI_CFG_RESERVED_0	0x34#define	PCI_CFG_RESERVED_1	0x38#define	PCI_CFG_DEV_INT_LINE	0x3c#define	PCI_CFG_DEV_INT_PIN	0x3d#define	PCI_CFG_MIN_GRANT	0x3e#define	PCI_CFG_MAX_LATENCY	0x3f#define PCI_CFG_SPECIAL_USE     0x41#define PCI_CFG_MODE            0x43/* PCI-to-PCI bridge configuration register offsets *//* Note that only modulo-4 addresses are written to the address register */#define	PCI_CFG_PRIMARY_BUS	0x18#define	PCI_CFG_SECONDARY_BUS	0x19#define	PCI_CFG_SUBORDINATE_BUS	0x1a#define	PCI_CFG_SEC_LATENCY	0x1b#define	PCI_CFG_IO_BASE		0x1c#define	PCI_CFG_IO_LIMIT	0x1d#define	PCI_CFG_SEC_STATUS	0x1e#define	PCI_CFG_MEM_BASE	0x20#define	PCI_CFG_MEM_LIMIT	0x22#define	PCI_CFG_PRE_MEM_BASE	0x24#define	PCI_CFG_PRE_MEM_LIMIT	0x26#define	PCI_CFG_PRE_MEM_BASE_U	0x28#define	PCI_CFG_PRE_MEM_LIMIT_U	0x2c#define	PCI_CFG_IO_BASE_U	0x30#define	PCI_CFG_IO_LIMIT_U	0x32#define	PCI_CFG_ROM_BASE	0x38#define	PCI_CFG_BRG_INT_LINE	0x3c#define	PCI_CFG_BRG_INT_PIN	0x3d#define	PCI_CFG_BRIDGE_CONTROL	0x3e#ifndef _ASMLANGUAGE/* structure for the device & bridge header */typedef struct pciHeaderDevice    {    short	vendorId;	/* vendor ID */    short	deviceId;	/* device ID */    short	command;	/* command register */    short	status;		/* status register */    char	revisionId;	/* revision ID */    char	classCode;	/* class code */    char	subClass;	/* sub class code */    char	progIf;		/* programming interface */    char	cacheLine;	/* cache line */    char	latency;	/* latency time */    char	headerType;	/* header type */    char	bist;		/* BIST */    int		base0;		/* base address 0 */    int		base1;		/* base address 1 */    int		base2;		/* base address 2 */    int		base3;		/* base address 3 */    int		base4;		/* base address 4 */    int		base5;		/* base address 5 */    int		cis;		/* cardBus CIS pointer */    short	subVendorId;	/* sub system vendor ID */    short	subSystemId;	/* sub system ID */    int		romBase;	/* expansion ROM base address */    int		reserved0;	/* reserved */    int		reserved1;	/* reserved */    char	intLine;	/* interrupt line */    char	intPin;		/* interrupt pin */    char	minGrant;	/* min Grant */    char	maxLatency;	/* max Latency */    } PCI_HEADER_DEVICE;typedef struct pciHeaderBridge    {    short	vendorId;	/* vendor ID */    short	deviceId;	/* device ID */    short	command;	/* command register */    short	status;		/* status register */    char	revisionId;	/* revision ID */    char	classCode;	/* class code */    char	subClass;	/* sub class code */    char	progIf;		/* programming interface */    char	cacheLine;	/* cache line */    char	latency;	/* latency time */    char	headerType;	/* header type */    char	bist;		/* BIST */    int		base0;		/* base address 0 */    int		base1;		/* base address 1 */    char	priBus;		/* primary bus number */    char	secBus;		/* secondary bus number */    char	subBus;		/* subordinate bus number */    char	secLatency;	/* secondary latency timer */    char	ioBase;		/* IO base */    char	ioLimit;	/* IO limit */    short	secStatus;	/* secondary status */    short	memBase;	/* memory base */    short	memLimit;	/* memory limit */    short	preBase;	/* prefetchable memory base */    short	preLimit;	/* prefetchable memory limit */    int		preBaseUpper;	/* prefetchable memory base upper 32 bits */    int		preLimitUpper;	/* prefetchable memory base upper 32 bits */    short	ioBaseUpper;	/* IO base upper 16 bits */    short	ioLimitUpper;	/* IO limit upper 16 bits */    int		reserved;	/* reserved */    int		romBase;	/* expansion ROM base address */    char	intLine;	/* interrupt line */    char	intPin;		/* interrupt pin */    short	control;	/* bridge control */    } PCI_HEADER_BRIDGE;typedef struct pciIntRtn    {    DL_NODE	node;		/* double link list */    VOIDFUNCPTR	routine;	/* interrupt handler */    int		parameter;	/* parameter of the handler */    } PCI_INT_RTN;#if defined(__STDC__) || defined(__cplusplus)STATUS pciIomapLibInit	(int mechanism, int addr0, int addr1, int addr2);STATUS pciFindDevice	(int vendorId, int deviceId, int index,				 int * pBusNo, int * pDeviceNo, int * pFuncNo);STATUS pciFindClass	(int classCode, int index,				 int * pBusNo, int * pDeviceNo, int * pFuncNo);void   pciAssignResources(int bus, int slot, int func);UINT32 pciMakeConfigAddress(int bus, int slot, int function, int offset);STATUS pciConfigInByte	(int bus, int slot, int func, int offset,			 char * data);STATUS pciConfigInWord	(int bus, int slot, int func, int offset,			 short * data);STATUS pciConfigInLong	(int bus, int slot, int func, int offset,			 int * data);STATUS pciConfigOutByte	(int bus, int slot, int func, int offset,			 char data);STATUS pciConfigOutWord	(int bus, int slot, int func, int offset,			 short data);STATUS pciConfigOutLong	(int bus, int slot, int func, int offset,			 int data);STATUS pciSpecialCycle	(int busNo, int message);STATUS pciDeviceShow	(int busNo);STATUS pciHeaderShow	(int busNo, int	deviceNo, int funcNo);STATUS pciFindDeviceShow(int vendorId, int deviceId, int index);STATUS pciFindClassShow	(int classCode, int index);STATUS pciIntConnect	(VOIDFUNCPTR *vector, VOIDFUNCPTR routine,			 int parameter);STATUS pciIntDisconnect	(VOIDFUNCPTR *vector, VOIDFUNCPTR routine);#else	/* __STDC__ */STATUS pciIomapLibInit	();STATUS pciFindDevice	();STATUS pciFindClass	();STATUS pciConfigInByte	();STATUS pciConfigInWord	();STATUS pciConfigInLong	();STATUS pciConfigOutByte	();STATUS pciConfigOutWord	();STATUS pciConfigOutLong	();STATUS pciSpecialCycle	();STATUS pciDeviceShow	();STATUS pciHeaderShow	();STATUS pciFindDeviceShow();STATUS pciFindClassShow	();STATUS pciIntConnect	();STATUS pciIntDisconnect	();#endif	/* __STDC__ */#endif	/* _ASMLANGUAGE */#ifdef __cplusplus}#endif#endif /* __INCpciIomapLibh */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
老司机午夜精品| 精品一区二区三区在线视频| 久久亚洲精华国产精华液| 欧美一区二区不卡视频| 欧美日韩黄色影视| 欧美精品成人一区二区三区四区| 91成人免费电影| 欧美在线免费观看视频| 欧美另类z0zxhd电影| 欧美日韩国产综合视频在线观看| 欧美日韩在线电影| 在线不卡a资源高清| 日韩视频一区在线观看| 久久久久88色偷偷免费| 综合在线观看色| 亚洲国产精品久久久久婷婷884| 亚洲电影一级黄| 蜜桃视频第一区免费观看| 国内国产精品久久| 99国产精品久久久| 欧美喷潮久久久xxxxx| 日韩精品一区二区三区视频播放 | 91视频观看免费| 99国产精品国产精品久久| 六月丁香婷婷久久| 国产很黄免费观看久久| 成人午夜电影网站| 欧美日韩精品二区第二页| 欧美一区二区精品在线| 国产精品成人免费精品自在线观看| 自拍偷自拍亚洲精品播放| 天天色天天操综合| www.亚洲免费av| 欧美一级一区二区| 成人免费在线播放视频| 日本美女视频一区二区| 成人动漫一区二区| 日韩精品一区二区三区视频在线观看 | 香蕉影视欧美成人| 国产成人精品亚洲777人妖| 91高清在线观看| 久久久.com| 美女免费视频一区二区| 日本精品一区二区三区高清| 日韩视频一区二区三区在线播放 | 成人一区二区三区在线观看| 欧美性大战久久久久久久| 精品国产91久久久久久久妲己| 亚洲欧美激情插| 国产乱妇无码大片在线观看| 6080yy午夜一二三区久久| 中文字幕一区二区视频| 国产伦精品一区二区三区免费迷 | 久久久久久毛片| 日本特黄久久久高潮| 日本精品视频一区二区| 国产精品视频第一区| 国产精品影视天天线| 日韩欧美高清dvd碟片| 午夜免费欧美电影| 91电影在线观看| 成人免费小视频| 成人性生交大片免费看视频在线| 精品少妇一区二区三区视频免付费| 亚洲mv大片欧洲mv大片精品| 日本精品免费观看高清观看| 亚洲日本在线看| 99国产麻豆精品| 亚洲私人黄色宅男| 99久久久免费精品国产一区二区 | 欧美日韩成人高清| 午夜精品久久久久久久久久久| 在线精品视频一区二区三四| 一区二区三区四区亚洲| 欧美中文字幕一区| 婷婷综合五月天| 欧美一级片在线| 久久精品国产第一区二区三区| 日韩女优av电影| 国产一区在线不卡| 国产精品伦理在线| 一本大道久久a久久综合| 亚洲一区免费视频| 欧美日本一区二区| 久久99国产精品久久99| 久久精品一区八戒影视| www.亚洲色图| 日韩国产一二三区| 欧美日韩一二三区| 首页国产丝袜综合| 精品少妇一区二区三区| 国产电影精品久久禁18| 亚洲人精品午夜| 欧美军同video69gay| 国产中文字幕精品| 亚洲老司机在线| 制服丝袜激情欧洲亚洲| 国内外成人在线视频| 综合av第一页| 日韩欧美国产午夜精品| 国产福利精品一区二区| 伊人一区二区三区| 欧美v国产在线一区二区三区| 成人短视频下载| 青娱乐精品视频| 中文字幕精品在线不卡| 欧美日韩黄色一区二区| 国产传媒日韩欧美成人| 性感美女久久精品| 国产欧美精品区一区二区三区| 91黄视频在线观看| 国产精品一区免费视频| 亚洲妇女屁股眼交7| 中文字幕第一页久久| 91精品国产全国免费观看| 成人福利视频在线| 欧美aaaaaa午夜精品| 亚洲欧洲一区二区在线播放| 日韩网站在线看片你懂的| 色综合久久综合| 国产91精品露脸国语对白| 天堂蜜桃一区二区三区 | 欧美调教femdomvk| 成人黄色电影在线| 精品一区二区三区影院在线午夜| 一区二区三区中文在线观看| 亚洲精品一区二区三区99| 欧美日韩国产成人在线91| 一本大道综合伊人精品热热| 懂色av一区二区在线播放| 免费观看30秒视频久久| 亚洲成人精品一区| 有码一区二区三区| 成人欧美一区二区三区| 国产日韩精品一区二区浪潮av| 日韩欧美美女一区二区三区| 欧美日本在线观看| 欧美日韩一区二区三区在线| 日本精品免费观看高清观看| 97精品国产露脸对白| 成人午夜在线免费| 国产成人综合亚洲网站| 韩国女主播成人在线观看| 美女久久久精品| 另类小说一区二区三区| 日韩av二区在线播放| 日本欧美一区二区在线观看| 五月激情丁香一区二区三区| 午夜一区二区三区在线观看| 婷婷开心激情综合| 免费成人你懂的| 麻豆免费看一区二区三区| 久久国产剧场电影| 国产乱妇无码大片在线观看| 国产成人精品aa毛片| 成人一区二区视频| 91麻豆自制传媒国产之光| 色呦呦日韩精品| 欧美蜜桃一区二区三区| 4438x成人网最大色成网站| 在线电影国产精品| 日韩免费视频一区| 国产日韩欧美综合在线| 国产精品麻豆久久久| 亚洲精品国产无天堂网2021| 亚洲综合在线视频| 人妖欧美一区二区| 国产呦精品一区二区三区网站| 国产成人亚洲综合a∨婷婷 | 6080日韩午夜伦伦午夜伦| 欧美一二三四在线| 国产日产精品一区| 亚洲五月六月丁香激情| 日本中文字幕不卡| 成人免费视频网站在线观看| 91看片淫黄大片一级在线观看| 欧美日韩电影一区| 国产网站一区二区| 一个色在线综合| 国产一区二区免费视频| 在线精品视频免费观看| 日韩欧美成人激情| 自拍偷在线精品自拍偷无码专区 | 成人激情免费电影网址| 在线观看亚洲一区| 精品国产一二三| 亚洲黄色录像片| 国产精品18久久久久久vr| 欧美怡红院视频| 国产欧美一区二区三区在线看蜜臀| 亚洲主播在线观看| 国产成人精品aa毛片| 欧美一区二区三区在线看 | 欧美日韩精品一区二区| 欧美国产亚洲另类动漫| 老司机精品视频在线| 一本一道久久a久久精品综合蜜臀| 精品国产一区二区亚洲人成毛片| 亚洲日本在线a| 国产成人免费网站|