亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? imx-regs.h

?? u-boot 源代碼
?? H
?? 第 1 頁 / 共 2 頁
字號(hào):
#ifndef _IMX_REGS_H#define _IMX_REGS_H/* ------------------------------------------------------------------------ *  Motorola IMX system registers * ------------------------------------------------------------------------ * */# ifndef __ASSEMBLY__#  define __REG(x)	(*((volatile u32 *)(x)))# define __REG2(x,y)	\	( __builtin_constant_p(y) ? (__REG((x) + (y))) \			  : (*(volatile u32 *)((u32)&__REG(x) + (y))) )# else#  define __REG(x) (x)#  define __REG2(x,y) ((x)+(y))#endif#define IMX_IO_BASE		0x00200000/* *  Register BASEs, based on OFFSETs * */#define IMX_AIPI1_BASE             (0x00000 + IMX_IO_BASE)#define IMX_WDT_BASE               (0x01000 + IMX_IO_BASE)#define IMX_TIM1_BASE              (0x02000 + IMX_IO_BASE)#define IMX_TIM2_BASE              (0x03000 + IMX_IO_BASE)#define IMX_RTC_BASE               (0x04000 + IMX_IO_BASE)#define IMX_LCDC_BASE              (0x05000 + IMX_IO_BASE)#define IMX_UART1_BASE             (0x06000 + IMX_IO_BASE)#define IMX_UART2_BASE             (0x07000 + IMX_IO_BASE)#define IMX_PWM_BASE               (0x08000 + IMX_IO_BASE)#define IMX_DMAC_BASE              (0x09000 + IMX_IO_BASE)#define IMX_AIPI2_BASE             (0x10000 + IMX_IO_BASE)#define IMX_SIM_BASE               (0x11000 + IMX_IO_BASE)#define IMX_USBD_BASE              (0x12000 + IMX_IO_BASE)#define IMX_SPI1_BASE              (0x13000 + IMX_IO_BASE)#define IMX_MMC_BASE               (0x14000 + IMX_IO_BASE)#define IMX_ASP_BASE               (0x15000 + IMX_IO_BASE)#define IMX_BTA_BASE               (0x16000 + IMX_IO_BASE)#define IMX_I2C_BASE               (0x17000 + IMX_IO_BASE)#define IMX_SSI_BASE               (0x18000 + IMX_IO_BASE)#define IMX_SPI2_BASE              (0x19000 + IMX_IO_BASE)#define IMX_MSHC_BASE              (0x1A000 + IMX_IO_BASE)#define IMX_PLL_BASE               (0x1B000 + IMX_IO_BASE)#define IMX_SYSCTRL_BASE           (0x1B800 + IMX_IO_BASE)#define IMX_GPIO_BASE              (0x1C000 + IMX_IO_BASE)#define IMX_EIM_BASE               (0x20000 + IMX_IO_BASE)#define IMX_SDRAMC_BASE            (0x21000 + IMX_IO_BASE)#define IMX_MMA_BASE               (0x22000 + IMX_IO_BASE)#define IMX_AITC_BASE              (0x23000 + IMX_IO_BASE)#define IMX_CSI_BASE               (0x24000 + IMX_IO_BASE)/* Watchdog Registers*/#define WCR  __REG(IMX_WDT_BASE + 0x00) /* Watchdog Control Register */#define WSR  __REG(IMX_WDT_BASE + 0x04) /* Watchdog Service Register */#define WSTR __REG(IMX_WDT_BASE + 0x08) /* Watchdog Status Register  *//* SYSCTRL Registers */#define SIDR   __REG(IMX_SYSCTRL_BASE + 0x4) /* Silicon ID Register		    */#define FMCR   __REG(IMX_SYSCTRL_BASE + 0x8) /* Function Multiplex Control Register */#define GPCR   __REG(IMX_SYSCTRL_BASE + 0xC) /* Function Multiplex Control Register *//* Chip Select Registers */#define CS0U __REG(IMX_EIM_BASE)        /* Chip Select 0 Upper Register */#define CS0L __REG(IMX_EIM_BASE + 0x4)  /* Chip Select 0 Lower Register */#define CS1U __REG(IMX_EIM_BASE + 0x8)  /* Chip Select 1 Upper Register */#define CS1L __REG(IMX_EIM_BASE + 0xc)  /* Chip Select 1 Lower Register */#define CS2U __REG(IMX_EIM_BASE + 0x10) /* Chip Select 2 Upper Register */#define CS2L __REG(IMX_EIM_BASE + 0x14) /* Chip Select 2 Lower Register */#define CS3U __REG(IMX_EIM_BASE + 0x18) /* Chip Select 3 Upper Register */#define CS3L __REG(IMX_EIM_BASE + 0x1c) /* Chip Select 3 Lower Register */#define CS4U __REG(IMX_EIM_BASE + 0x20) /* Chip Select 4 Upper Register */#define CS4L __REG(IMX_EIM_BASE + 0x24) /* Chip Select 4 Lower Register */#define CS5U __REG(IMX_EIM_BASE + 0x28) /* Chip Select 5 Upper Register */#define CS5L __REG(IMX_EIM_BASE + 0x2c) /* Chip Select 5 Lower Register */#define EIM  __REG(IMX_EIM_BASE + 0x30) /* EIM Configuration Register *//* SDRAM controller registers */#define SDCTL0 __REG(IMX_SDRAMC_BASE)        /* SDRAM 0 Control Register */#define SDCTL1 __REG(IMX_SDRAMC_BASE + 0x4)  /* SDRAM 1 Control Register */#define SDMISC __REG(IMX_SDRAMC_BASE + 0x14) /* Miscellaneous Register */#define SDRST  __REG(IMX_SDRAMC_BASE + 0x18) /* SDRAM Reset Register *//* PLL registers */#define CSCR   __REG(IMX_PLL_BASE)        /* Clock Source Control Register */#define MPCTL0 __REG(IMX_PLL_BASE + 0x4)  /* MCU PLL Control Register 0 */#define MPCTL1 __REG(IMX_PLL_BASE + 0x8)  /* MCU PLL and System Clock Register 1 */#define SPCTL0 __REG(IMX_PLL_BASE + 0xc)  /* System PLL Control Register 0 */#define SPCTL1 __REG(IMX_PLL_BASE + 0x10) /* System PLL Control Register 1 */#define PCDR   __REG(IMX_PLL_BASE + 0x20) /* Peripheral Clock Divider Register */#define CSCR_MPLL_RESTART (1<<21)/* *  GPIO Module and I/O Multiplexer *  x = 0..3 for reg_A, reg_B, reg_C, reg_D */#define DDIR(x)    __REG2(IMX_GPIO_BASE + 0x00, ((x) & 3) << 8)#define OCR1(x)    __REG2(IMX_GPIO_BASE + 0x04, ((x) & 3) << 8)#define OCR2(x)    __REG2(IMX_GPIO_BASE + 0x08, ((x) & 3) << 8)#define ICONFA1(x) __REG2(IMX_GPIO_BASE + 0x0c, ((x) & 3) << 8)#define ICONFA2(x) __REG2(IMX_GPIO_BASE + 0x10, ((x) & 3) << 8)#define ICONFB1(x) __REG2(IMX_GPIO_BASE + 0x14, ((x) & 3) << 8)#define ICONFB2(x) __REG2(IMX_GPIO_BASE + 0x18, ((x) & 3) << 8)#define DR(x)      __REG2(IMX_GPIO_BASE + 0x1c, ((x) & 3) << 8)#define GIUS(x)    __REG2(IMX_GPIO_BASE + 0x20, ((x) & 3) << 8)#define SSR(x)     __REG2(IMX_GPIO_BASE + 0x24, ((x) & 3) << 8)#define ICR1(x)    __REG2(IMX_GPIO_BASE + 0x28, ((x) & 3) << 8)#define ICR2(x)    __REG2(IMX_GPIO_BASE + 0x2c, ((x) & 3) << 8)#define IMR(x)     __REG2(IMX_GPIO_BASE + 0x30, ((x) & 3) << 8)#define ISR(x)     __REG2(IMX_GPIO_BASE + 0x34, ((x) & 3) << 8)#define GPR(x)     __REG2(IMX_GPIO_BASE + 0x38, ((x) & 3) << 8)#define SWR(x)     __REG2(IMX_GPIO_BASE + 0x3c, ((x) & 3) << 8)#define PUEN(x)    __REG2(IMX_GPIO_BASE + 0x40, ((x) & 3) << 8)#define GPIO_PIN_MASK 0x1f#define GPIO_PORT_MASK (0x3 << 5)#define GPIO_PORTA (0<<5)#define GPIO_PORTB (1<<5)#define GPIO_PORTC (2<<5)#define GPIO_PORTD (3<<5)#define GPIO_OUT   (1<<7)#define GPIO_IN    (0<<7)#define GPIO_PUEN  (1<<8)#define GPIO_PF    (0<<9)#define GPIO_AF    (1<<9)#define GPIO_OCR_MASK (3<<10)#define GPIO_AIN   (0<<10)#define GPIO_BIN   (1<<10)#define GPIO_CIN   (2<<10)#define GPIO_GPIO  (3<<10)#define GPIO_AOUT  (1<<12)#define GPIO_BOUT  (1<<13)/* assignements for GPIO alternate/primary functions *//* FIXME: This list is not completed. The correct directions are * missing on some (many) pins */#define PA0_PF_A24           ( GPIO_PORTA | GPIO_PF | 0 )#define PA0_AIN_SPI2_CLK     ( GPIO_PORTA | GPIO_OUT | GPIO_AIN | 0 )#define PA0_AF_ETMTRACESYNC  ( GPIO_PORTA | GPIO_AF | 0 )#define PA1_AOUT_SPI2_RXD    ( GPIO_PORTA | GPIO_IN | GPIO_AOUT | 1 )#define PA1_PF_TIN           ( GPIO_PORTA | GPIO_PF | 1 )#define PA2_PF_PWM0          ( GPIO_PORTA | GPIO_OUT | GPIO_PF | 2 )#define PA3_PF_CSI_MCLK      ( GPIO_PORTA | GPIO_PF | 3 )#define PA4_PF_CSI_D0        ( GPIO_PORTA | GPIO_PF | 4 )#define PA5_PF_CSI_D1        ( GPIO_PORTA | GPIO_PF | 5 )#define PA6_PF_CSI_D2        ( GPIO_PORTA | GPIO_PF | 6 )#define PA7_PF_CSI_D3        ( GPIO_PORTA | GPIO_PF | 7 )#define PA8_PF_CSI_D4        ( GPIO_PORTA | GPIO_PF | 8 )#define PA9_PF_CSI_D5        ( GPIO_PORTA | GPIO_PF | 9 )#define PA10_PF_CSI_D6       ( GPIO_PORTA | GPIO_PF | 10 )#define PA11_PF_CSI_D7       ( GPIO_PORTA | GPIO_PF | 11 )#define PA12_PF_CSI_VSYNC    ( GPIO_PORTA | GPIO_PF | 12 )#define PA13_PF_CSI_HSYNC    ( GPIO_PORTA | GPIO_PF | 13 )#define PA14_PF_CSI_PIXCLK   ( GPIO_PORTA | GPIO_PF | 14 )#define PA15_PF_I2C_SDA      ( GPIO_PORTA | GPIO_OUT | GPIO_PF | 15 )#define PA16_PF_I2C_SCL      ( GPIO_PORTA | GPIO_OUT | GPIO_PF | 16 )#define PA17_AF_ETMTRACEPKT4 ( GPIO_PORTA | GPIO_AF | 17 )#define PA17_AIN_SPI2_SS     ( GPIO_PORTA | GPIO_AIN | 17 )#define PA18_AF_ETMTRACEPKT5 ( GPIO_PORTA | GPIO_AF | 18 )#define PA19_AF_ETMTRACEPKT6 ( GPIO_PORTA | GPIO_AF | 19 )#define PA20_AF_ETMTRACEPKT7 ( GPIO_PORTA | GPIO_AF | 20 )#define PA21_PF_A0           ( GPIO_PORTA | GPIO_PF | 21 )#define PA22_PF_CS4          ( GPIO_PORTA | GPIO_PF | 22 )#define PA23_PF_CS5          ( GPIO_PORTA | GPIO_PF | 23 )#define PA24_PF_A16          ( GPIO_PORTA | GPIO_PF | 24 )#define PA24_AF_ETMTRACEPKT0 ( GPIO_PORTA | GPIO_AF | 24 )#define PA25_PF_A17          ( GPIO_PORTA | GPIO_PF | 25 )#define PA25_AF_ETMTRACEPKT1 ( GPIO_PORTA | GPIO_AF | 25 )#define PA26_PF_A18          ( GPIO_PORTA | GPIO_PF | 26 )#define PA26_AF_ETMTRACEPKT2 ( GPIO_PORTA | GPIO_AF | 26 )#define PA27_PF_A19          ( GPIO_PORTA | GPIO_PF | 27 )#define PA27_AF_ETMTRACEPKT3 ( GPIO_PORTA | GPIO_AF | 27 )#define PA28_PF_A20          ( GPIO_PORTA | GPIO_PF | 28 )#define PA28_AF_ETMPIPESTAT0 ( GPIO_PORTA | GPIO_AF | 28 )#define PA29_PF_A21          ( GPIO_PORTA | GPIO_PF | 29 )#define PA29_AF_ETMPIPESTAT1 ( GPIO_PORTA | GPIO_AF | 29 )#define PA30_PF_A22          ( GPIO_PORTA | GPIO_PF | 30 )#define PA30_AF_ETMPIPESTAT2 ( GPIO_PORTA | GPIO_AF | 30 )#define PA31_PF_A23          ( GPIO_PORTA | GPIO_PF | 31 )#define PA31_AF_ETMTRACECLK  ( GPIO_PORTA | GPIO_AF | 31 )#define PB8_PF_SD_DAT0       ( GPIO_PORTB | GPIO_PF | GPIO_PUEN | 8 )#define PB8_AF_MS_PIO        ( GPIO_PORTB | GPIO_AF | 8 )#define PB9_PF_SD_DAT1       ( GPIO_PORTB | GPIO_PF | GPIO_PUEN  | 9 )#define PB9_AF_MS_PI1        ( GPIO_PORTB | GPIO_AF | 9 )#define PB10_PF_SD_DAT2      ( GPIO_PORTB | GPIO_PF | GPIO_PUEN  | 10 )#define PB10_AF_MS_SCLKI     ( GPIO_PORTB | GPIO_AF | 10 )#define PB11_PF_SD_DAT3      ( GPIO_PORTB | GPIO_PF | GPIO_PUEN  | 11 )#define PB11_AF_MS_SDIO      ( GPIO_PORTB | GPIO_AF | 11 )#define PB12_PF_SD_CLK       ( GPIO_PORTB | GPIO_PF | GPIO_OUT | 12 )#define PB12_AF_MS_SCLK0     ( GPIO_PORTB | GPIO_AF | 12 )#define PB13_PF_SD_CMD       ( GPIO_PORTB | GPIO_PF | GPIO_OUT | GPIO_PUEN | 13 )#define PB13_AF_MS_BS        ( GPIO_PORTB | GPIO_AF | 13 )#define PB14_AF_SSI_RXFS     ( GPIO_PORTB | GPIO_AF | 14 )#define PB15_AF_SSI_RXCLK    ( GPIO_PORTB | GPIO_AF | 15 )#define PB16_AF_SSI_RXDAT    ( GPIO_PORTB | GPIO_IN | GPIO_AF | 16 )#define PB17_AF_SSI_TXDAT    ( GPIO_PORTB | GPIO_OUT | GPIO_AF | 17 )#define PB18_AF_SSI_TXFS     ( GPIO_PORTB | GPIO_AF | 18 )#define PB19_AF_SSI_TXCLK    ( GPIO_PORTB | GPIO_AF | 19 )#define PB20_PF_USBD_AFE     ( GPIO_PORTB | GPIO_PF | 20 )#define PB21_PF_USBD_OE      ( GPIO_PORTB | GPIO_PF | 21 )#define PB22_PFUSBD_RCV      ( GPIO_PORTB | GPIO_PF | 22 )#define PB23_PF_USBD_SUSPND  ( GPIO_PORTB | GPIO_PF | 23 )#define PB24_PF_USBD_VP      ( GPIO_PORTB | GPIO_PF | 24 )#define PB25_PF_USBD_VM      ( GPIO_PORTB | GPIO_PF | 25 )#define PB26_PF_USBD_VPO     ( GPIO_PORTB | GPIO_PF | 26 )#define PB27_PF_USBD_VMO     ( GPIO_PORTB | GPIO_PF | 27 )#define PB28_PF_UART2_CTS    ( GPIO_PORTB | GPIO_OUT | GPIO_PF | 28 )#define PB29_PF_UART2_RTS    ( GPIO_PORTB | GPIO_IN | GPIO_PF | 29 )#define PB30_PF_UART2_TXD    ( GPIO_PORTB | GPIO_OUT | GPIO_PF | 30 )#define PB31_PF_UART2_RXD    ( GPIO_PORTB | GPIO_IN | GPIO_PF | 31 )#define PC3_PF_SSI_RXFS      ( GPIO_PORTC | GPIO_PF | 3 )#define PC4_PF_SSI_RXCLK     ( GPIO_PORTC | GPIO_PF | 4 )#define PC5_PF_SSI_RXDAT     ( GPIO_PORTC | GPIO_IN | GPIO_PF | 5 )#define PC6_PF_SSI_TXDAT     ( GPIO_PORTC | GPIO_OUT | GPIO_PF | 6 )#define PC7_PF_SSI_TXFS      ( GPIO_PORTC | GPIO_PF | 7 )#define PC8_PF_SSI_TXCLK     ( GPIO_PORTC | GPIO_PF | 8 )#define PC9_PF_UART1_CTS     ( GPIO_PORTC | GPIO_OUT | GPIO_PF | 9 )#define PC10_PF_UART1_RTS    ( GPIO_PORTC | GPIO_IN | GPIO_PF | 10 )#define PC11_PF_UART1_TXD    ( GPIO_PORTC | GPIO_OUT | GPIO_PF | 11 )#define PC12_PF_UART1_RXD    ( GPIO_PORTC | GPIO_IN | GPIO_PF | 12 )#define PC13_PF_SPI1_SPI_RDY ( GPIO_PORTC | GPIO_PF | 13 )#define PC14_PF_SPI1_SCLK    ( GPIO_PORTC | GPIO_PF | 14 )#define PC15_PF_SPI1_SS      ( GPIO_PORTC | GPIO_PF | 15 )#define PC16_PF_SPI1_MISO    ( GPIO_PORTC | GPIO_PF | 16 )#define PC17_PF_SPI1_MOSI    ( GPIO_PORTC | GPIO_PF | 17 )#define PD6_PF_LSCLK         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 6 )#define PD7_PF_REV           ( GPIO_PORTD | GPIO_PF | 7 )#define PD7_AF_UART2_DTR     ( GPIO_PORTD | GPIO_IN | GPIO_AF | 7 )#define PD7_AIN_SPI2_SCLK    ( GPIO_PORTD | GPIO_AIN | 7 )#define PD8_PF_CLS           ( GPIO_PORTD | GPIO_PF | 8 )#define PD8_AF_UART2_DCD     ( GPIO_PORTD | GPIO_OUT | GPIO_AF | 8 )#define PD8_AIN_SPI2_SS      ( GPIO_PORTD | GPIO_AIN | 8 )#define PD9_PF_PS            ( GPIO_PORTD | GPIO_PF | 9 )#define PD9_AF_UART2_RI      ( GPIO_PORTD | GPIO_OUT | GPIO_AF | 9 )#define PD9_AOUT_SPI2_RXD    ( GPIO_PORTD | GPIO_IN | GPIO_AOUT | 9 )#define PD10_PF_SPL_SPR      ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 10 )#define PD10_AF_UART2_DSR    ( GPIO_PORTD | GPIO_OUT | GPIO_AF | 10 )#define PD10_AIN_SPI2_TXD    ( GPIO_PORTD | GPIO_OUT | GPIO_AIN | 10 )#define PD11_PF_CONTRAST     ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 11 )#define PD12_PF_ACD_OE       ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 12 )#define PD13_PF_LP_HSYNC     ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 13 )#define PD14_PF_FLM_VSYNC    ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 14 )#define PD15_PF_LD0          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 15 )#define PD16_PF_LD1          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 16 )#define PD17_PF_LD2          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 17 )#define PD18_PF_LD3          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 18 )#define PD19_PF_LD4          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 19 )#define PD20_PF_LD5          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 20 )#define PD21_PF_LD6          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 21 )#define PD22_PF_LD7          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 22 )#define PD23_PF_LD8          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 23 )#define PD24_PF_LD9          ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 24 )#define PD25_PF_LD10         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 25 )#define PD26_PF_LD11         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 26 )#define PD27_PF_LD12         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 27 )#define PD28_PF_LD13         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 28 )#define PD29_PF_LD14         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 29 )#define PD30_PF_LD15         ( GPIO_PORTD | GPIO_OUT | GPIO_PF | 30 )#define PD31_PF_TMR2OUT      ( GPIO_PORTD | GPIO_PF | 31 )#define PD31_BIN_SPI2_TXD    ( GPIO_PORTD | GPIO_BIN | 31 )/* *  DMA Controller */#define DCR     __REG(IMX_DMAC_BASE +0x00)	/* DMA Control Register */#define DISR    __REG(IMX_DMAC_BASE +0x04)	/* DMA Interrupt status Register */#define DIMR    __REG(IMX_DMAC_BASE +0x08)	/* DMA Interrupt mask Register */#define DBTOSR  __REG(IMX_DMAC_BASE +0x0c)	/* DMA Burst timeout status Register */#define DRTOSR  __REG(IMX_DMAC_BASE +0x10)	/* DMA Request timeout Register */#define DSESR   __REG(IMX_DMAC_BASE +0x14)	/* DMA Transfer Error Status Register */#define DBOSR   __REG(IMX_DMAC_BASE +0x18)	/* DMA Buffer overflow status Register */#define DBTOCR  __REG(IMX_DMAC_BASE +0x1c)	/* DMA Burst timeout control Register */#define WSRA    __REG(IMX_DMAC_BASE +0x40)	/* W-Size Register A */#define XSRA    __REG(IMX_DMAC_BASE +0x44)	/* X-Size Register A */#define YSRA    __REG(IMX_DMAC_BASE +0x48)	/* Y-Size Register A */#define WSRB    __REG(IMX_DMAC_BASE +0x4c)	/* W-Size Register B */#define XSRB    __REG(IMX_DMAC_BASE +0x50)	/* X-Size Register B */

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久综合五月天婷婷伊人| 91丨porny丨国产入口| 欧美日本视频在线| 日韩在线a电影| 欧美一级日韩不卡播放免费| 水蜜桃久久夜色精品一区的特点 | 国产欧美日韩三级| 丁香天五香天堂综合| 国产精品麻豆久久久| av在线播放成人| 亚洲综合久久av| 7777精品伊人久久久大香线蕉完整版| 日本视频中文字幕一区二区三区| 日韩女同互慰一区二区| 国产精品亚洲第一区在线暖暖韩国 | 久久精品视频网| av一区二区三区| 亚洲成人av一区二区| 欧美一区二区在线看| 国产成人亚洲综合a∨婷婷| 椎名由奈av一区二区三区| 欧美午夜理伦三级在线观看| 日本 国产 欧美色综合| 国产日韩欧美a| 在线亚洲高清视频| 玖玖九九国产精品| 中文字幕日韩欧美一区二区三区| 欧美日韩一区二区三区四区五区 | 精品一区二区三区视频在线观看| 国产婷婷色一区二区三区在线| 91丨九色丨尤物| 美腿丝袜亚洲综合| 亚洲三级电影网站| 日韩欧美中文一区| 99国产精品久| 极品尤物av久久免费看| 日韩毛片精品高清免费| 欧美电视剧免费观看| 色综合天天综合网天天狠天天 | 中文字幕亚洲一区二区va在线| 欧美日韩国产色站一区二区三区| 国产精品自拍毛片| 亚洲777理论| 综合精品久久久| 2023国产精品视频| 欧美精品亚洲一区二区在线播放| 成人午夜电影小说| 久久机这里只有精品| 亚洲自拍另类综合| 国产精品免费久久久久| 欧美成人一区二区三区片免费| 91国产成人在线| 成人手机电影网| 精品一区二区三区欧美| 亚洲成a人片在线观看中文| 国产精品免费人成网站| 久久一区二区三区四区| 欧美一级黄色录像| 欧美日韩国产一二三| 99精品国产热久久91蜜凸| 国产一区二区免费视频| 奇米777欧美一区二区| 亚洲另类春色国产| 中文字幕色av一区二区三区| 久久综合色之久久综合| 日韩一区二区三区观看| 欧美一区二区网站| 欧美日韩高清一区二区三区| 色婷婷综合久久久久中文一区二区 | 国精产品一区一区三区mba桃花| 偷窥少妇高潮呻吟av久久免费| 亚洲人被黑人高潮完整版| 国产精品不卡在线观看| 中文字幕精品—区二区四季| 久久蜜桃av一区精品变态类天堂| 日韩午夜激情视频| 欧美日韩高清在线| 欧美日韩国产精选| 欧美日韩国产片| 777色狠狠一区二区三区| 欧美视频精品在线| 欧美日韩一区二区在线观看视频 | 在线日韩国产精品| 在线观看欧美日本| 色综合久久久久综合体| 99视频有精品| 色婷婷av一区二区三区gif| 91蜜桃传媒精品久久久一区二区| www.视频一区| 一本一道综合狠狠老| 在线亚洲+欧美+日本专区| 欧美午夜电影网| 欧美日韩国产在线观看| 欧美精品久久久久久久多人混战| 91精品国产综合久久香蕉的特点 | 亚洲免费av高清| 一区二区三区国产精品| 亚洲第一精品在线| 美女在线视频一区| 国产一区欧美一区| 成人妖精视频yjsp地址| 91在线porny国产在线看| 91福利精品视频| 日韩一区二区麻豆国产| 国产视频不卡一区| 一区二区三区在线视频免费 | 国产揄拍国内精品对白| 高清免费成人av| 一本大道久久a久久精二百| 欧美特级限制片免费在线观看| 日韩一区二区电影| 欧美激情综合网| 一区二区三区四区不卡在线| 免费不卡在线观看| 处破女av一区二区| 欧美日韩在线精品一区二区三区激情 | 无吗不卡中文字幕| 国内外精品视频| 一本一本久久a久久精品综合麻豆 一本一道波多野结衣一区二区 | 色哟哟一区二区三区| 91精品免费观看| 中文字幕av不卡| 天堂一区二区在线免费观看| 精东粉嫩av免费一区二区三区 | 色婷婷精品大视频在线蜜桃视频| 欧美精品vⅰdeose4hd| 日本一区二区三区四区| 亚洲国产综合91精品麻豆| 激情综合色播激情啊| 在线观看日韩电影| 国产丝袜美腿一区二区三区| 亚洲成av人片| caoporn国产一区二区| 日韩写真欧美这视频| 亚洲色图丝袜美腿| 国产乱一区二区| 在线综合视频播放| 亚洲欧美综合色| 国产精品自在在线| 欧美精品在线一区二区| 亚洲日本va在线观看| 激情综合色播激情啊| 欧美日韩不卡一区| 亚洲三级免费电影| 成人精品视频网站| 欧美成人精精品一区二区频| 亚洲另类中文字| av亚洲精华国产精华精华| 欧美sm美女调教| 亚洲成人激情av| 91视频www| 中文字幕成人在线观看| 狠狠网亚洲精品| 欧美一区二区三区视频免费播放| 一区二区三区高清| 97精品超碰一区二区三区| 久久久美女毛片| 精品伊人久久久久7777人| 欧美精品日韩一本| 亚洲国产成人高清精品| 91丨porny丨蝌蚪视频| 国产精品视频一区二区三区不卡| 久久国产视频网| 日韩一区二区三区精品视频| 亚洲成人资源网| 欧美亚洲动漫另类| 亚洲一区二区在线免费看| 99re在线视频这里只有精品| 国产精品色婷婷久久58| 粉嫩欧美一区二区三区高清影视 | 欧美日韩国产小视频在线观看| 亚洲欧美视频在线观看| 91丨porny丨首页| 专区另类欧美日韩| 91视频在线看| 亚洲在线观看免费| 在线视频你懂得一区二区三区| 亚洲美女淫视频| 欧美亚洲国产bt| 视频在线观看国产精品| 91精选在线观看| 麻豆视频一区二区| 日韩欧美亚洲一区二区| 韩国女主播成人在线| 久久精品一区四区| 成人高清免费观看| 亚洲精品日产精品乱码不卡| 欧美日韩中字一区| 免费成人av在线播放| 国产亚洲成年网址在线观看| 国产成人精品免费一区二区| 中文字幕一区免费在线观看| 色呦呦国产精品| 日韩av电影免费观看高清完整版| 日韩一级在线观看| 国产麻豆成人传媒免费观看| 国产精品久久久久久福利一牛影视| 99国产精品国产精品毛片| 亚洲v中文字幕| 久久久噜噜噜久噜久久综合|