亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp281x_sci.h

?? ICETEK-F2812-A評估板所附帶的源程序.rar
?? H
字號:
//###########################################################################
//
// FILE:	DSP281x_Sci.h
//
// TITLE:	DSP281x Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  1.00| 11 Sep 2003 | L.H. | Changes since previous version (v.58 Alpha)
//      |             |      | Added SCIRST bit field to SCIFFTX register
//      |             |      | Renamed RXERR to RXERROR to match documentation
//      |             |      | Renamed RXOVF_CLR to RXFFOVRCLR to match user documentation
//###########################################################################

#ifndef DSP281x_SCI_H
#define DSP281x_SCI_H


#ifdef __cplusplus
extern "C" {
#endif

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//

struct  SCICCR_BITS {        // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 


union SCICCR_REG {
   Uint16              all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {       // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16               all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {       // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16               all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {       // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERROR:1;         // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16               all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {      // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {        // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16              all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {       // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 SCIRST:1;          // 15     SCI reset rx/tx channels 

}; 

union SCIFFTX_REG {
   Uint16               all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {       // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXFFOVRCLR:1;      // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16               all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16               all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16               rsvd1;      // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16               rsvd2;      // reserved
   Uint16               rsvd3;      // reserved
   union SCIPRI_REG     SCIPRI;     // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#ifdef __cplusplus
}
#endif /* extern "C" */

#endif  // end of DSP281x_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩电影在线观看一区| 日本伊人精品一区二区三区观看方式| 久久99精品久久久久久动态图 | 国产一区视频在线看| 欧美三区在线视频| 午夜不卡av在线| 亚洲主播在线观看| 亚洲一区在线观看视频| 国产精品久久久久一区| 亚洲图片你懂的| 国产精品视频一区二区三区不卡| 久久―日本道色综合久久| 欧美大片顶级少妇| 精品成人私密视频| 亚洲精品在线网站| 久久人人超碰精品| 2欧美一区二区三区在线观看视频| 久久影视一区二区| 国产婷婷色一区二区三区四区 | 香蕉久久一区二区不卡无毒影院| 一二三四社区欧美黄| 蜜桃av噜噜一区二区三区小说| 成人app网站| 欧美一级xxx| 一区二区三区影院| 国产在线视频精品一区| 欧美天堂一区二区三区| 欧美国产欧美综合| 奇米综合一区二区三区精品视频| 91麻豆自制传媒国产之光| 欧美r级在线观看| 亚洲国产一区视频| 成人av网址在线观看| 日韩精品一区二区三区三区免费| 亚洲一区二区三区四区不卡| 成人爽a毛片一区二区免费| 日韩一区二区免费电影| 亚洲精品日韩一| 国产91精品欧美| 精品成人一区二区三区四区| 日韩—二三区免费观看av| 91麻豆自制传媒国产之光| 色噜噜久久综合| 国产精品嫩草影院av蜜臀| 久久精品国产亚洲一区二区三区| 欧美体内she精视频| 亚洲日本va在线观看| 成人av一区二区三区| 国产亚洲精品bt天堂精选| 久久精品国产一区二区三区免费看 | 色狠狠色噜噜噜综合网| 国产日产欧美一区| 蜜桃视频一区二区三区在线观看| 精品视频在线视频| 亚洲视频电影在线| 成人中文字幕电影| 久久久精品综合| 久久av中文字幕片| 欧美大尺度电影在线| 日韩激情一区二区| 欧美日韩精品一区视频| 亚洲综合一区在线| 色综合久久中文综合久久牛| 国产精品久久久久四虎| 成人h精品动漫一区二区三区| 久久精品一区二区三区不卡牛牛| 国内欧美视频一区二区| 欧美大黄免费观看| 国产一区二区三区日韩| 精品国产百合女同互慰| 狠狠色狠狠色综合日日91app| 精品国产自在久精品国产| 激情久久五月天| 久久亚洲综合色一区二区三区| 国内精品伊人久久久久av一坑| 日韩精品一区二区三区swag| 精品在线一区二区| 久久久久久久一区| 国产成人精品三级麻豆| 国产精品国产三级国产普通话99| 99免费精品视频| 亚洲靠逼com| 欧美日韩亚州综合| 青草国产精品久久久久久| 精品日韩99亚洲| 国产不卡免费视频| 欧美人xxxx| 性欧美疯狂xxxxbbbb| 欧美一区二视频| 国内精品国产成人国产三级粉色| 久久久久久久久一| 成人毛片在线观看| 一区二区三区欧美日韩| 欧美日韩高清一区| 乱中年女人伦av一区二区| 26uuu另类欧美| av在线播放一区二区三区| 一区二区三区产品免费精品久久75| 欧美日韩国产精品成人| 久久不见久久见免费视频7| 国产欧美一区二区三区鸳鸯浴| eeuss影院一区二区三区| 亚洲一卡二卡三卡四卡五卡| 日韩一区二区三区四区| 成人一级片在线观看| 亚洲欧美色图小说| 欧美日韩精品综合在线| 国产综合色产在线精品| 中文字幕欧美一| 欧美日韩激情一区二区| 韩国在线一区二区| 综合欧美一区二区三区| 欧美二区在线观看| 国产又黄又大久久| 尤物视频一区二区| 8x福利精品第一导航| 国产精品一区二区久久不卡| 亚洲视频一区二区在线| 在线成人av网站| 国产suv精品一区二区6| 亚洲成人动漫一区| 久久久久久免费| 欧美主播一区二区三区美女| 黄网站免费久久| 亚洲激情综合网| 久久日一线二线三线suv| 色噜噜久久综合| 国产毛片精品一区| 亚洲成人高清在线| 中文字幕av一区 二区| 欧美福利一区二区| 成人免费视频视频| 蜜桃传媒麻豆第一区在线观看| 亚洲欧洲另类国产综合| 欧美xxxx老人做受| 欧美网站一区二区| 成人污污视频在线观看| 免费看欧美女人艹b| 亚洲欧美日韩在线播放| 久久综合久久综合九色| 欧美婷婷六月丁香综合色| 国产不卡视频在线播放| 日本不卡一区二区三区| 最新成人av在线| 久久综合狠狠综合| 欧美日韩三级视频| 91女厕偷拍女厕偷拍高清| 国产福利一区在线| 视频在线观看一区| 亚洲日本欧美天堂| 国产欧美日韩在线看| 欧美大度的电影原声| 欧美老肥妇做.爰bbww视频| 91麻豆精品一区二区三区| 国产乱国产乱300精品| 青娱乐精品视频在线| 亚洲一区二区三区免费视频| 日韩一区中文字幕| 久久久久久久久久电影| 日韩亚洲欧美综合| 欧美人牲a欧美精品| 欧美在线观看视频一区二区三区| 91在线一区二区三区| 一本大道av一区二区在线播放| 中文字幕在线不卡国产视频| 久久亚洲综合av| 欧美va亚洲va在线观看蝴蝶网| 欧美日韩中文精品| 91久久精品国产91性色tv| 成人一区在线观看| 国产成人在线网站| 国产一区二区免费视频| 国产在线观看一区二区| 精品中文字幕一区二区| 日本女人一区二区三区| 亚洲精品久久久久久国产精华液| 亚洲欧美一区二区在线观看| 国产精品久久久久久久第一福利 | 五月天亚洲精品| 亚洲成在人线在线播放| 亚洲第一福利一区| 亚洲精品一卡二卡| 综合精品久久久| 中文字幕在线不卡一区| 日韩码欧中文字| 成人欧美一区二区三区小说| 综合久久久久久久| 亚洲视频网在线直播| 日本一区二区高清| 久久美女艺术照精彩视频福利播放| 日韩精品一区在线观看| 2欧美一区二区三区在线观看视频| 精品国产乱码久久| 久久久99久久| 国产精品伦一区| 亚洲综合色区另类av| 亚洲午夜激情网页| 亚洲成a人片在线不卡一二三区| 日韩电影在线免费看| 精品一区二区在线视频|