亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? stm32f10x_dma.c

?? STM32不完全手冊 例程源碼 29個
?? C
?? 第 1 頁 / 共 3 頁
字號:
/******************** (C) COPYRIGHT 2008 STMicroelectronics ********************
* File Name          : stm32f10x_dma.c
* Author             : MCD Application Team
* Version            : V2.0.1
* Date               : 06/13/2008
* Description        : This file provides all the DMA firmware functions.
********************************************************************************
* THE PRESENT FIRMWARE WHICH IS FOR GUIDANCE ONLY AIMS AT PROVIDING CUSTOMERS
* WITH CODING INFORMATION REGARDING THEIR PRODUCTS IN ORDER FOR THEM TO SAVE TIME.
* AS A RESULT, STMICROELECTRONICS SHALL NOT BE HELD LIABLE FOR ANY DIRECT,
* INDIRECT OR CONSEQUENTIAL DAMAGES WITH RESPECT TO ANY CLAIMS ARISING FROM THE
* CONTENT OF SUCH FIRMWARE AND/OR THE USE MADE BY CUSTOMERS OF THE CODING
* INFORMATION CONTAINED HEREIN IN CONNECTION WITH THEIR PRODUCTS.
*******************************************************************************/

/* Includes ------------------------------------------------------------------*/
#include "stm32f10x_dma.h"
#include "stm32f10x_rcc.h"

/* Private typedef -----------------------------------------------------------*/
/* Private define ------------------------------------------------------------*/
/* DMA ENABLE mask */
#define CCR_ENABLE_Set          ((u32)0x00000001)
#define CCR_ENABLE_Reset        ((u32)0xFFFFFFFE)

/* DMA1 Channelx interrupt pending bit masks */
#define DMA1_Channel1_IT_Mask    ((u32)0x0000000F)
#define DMA1_Channel2_IT_Mask    ((u32)0x000000F0)
#define DMA1_Channel3_IT_Mask    ((u32)0x00000F00)
#define DMA1_Channel4_IT_Mask    ((u32)0x0000F000)
#define DMA1_Channel5_IT_Mask    ((u32)0x000F0000)
#define DMA1_Channel6_IT_Mask    ((u32)0x00F00000)
#define DMA1_Channel7_IT_Mask    ((u32)0x0F000000)

/* DMA2 Channelx interrupt pending bit masks */
#define DMA2_Channel1_IT_Mask    ((u32)0x0000000F)
#define DMA2_Channel2_IT_Mask    ((u32)0x000000F0)
#define DMA2_Channel3_IT_Mask    ((u32)0x00000F00)
#define DMA2_Channel4_IT_Mask    ((u32)0x0000F000)
#define DMA2_Channel5_IT_Mask    ((u32)0x000F0000)

/* DMA2 FLAG mask */
#define FLAG_Mask                ((u32)0x10000000)

/* DMA registers Masks */
#define CCR_CLEAR_Mask           ((u32)0xFFFF800F)

/* Private macro -------------------------------------------------------------*/
/* Private variables ---------------------------------------------------------*/
/* Private function prototypes -----------------------------------------------*/
/* Private functions ---------------------------------------------------------*/

/*******************************************************************************
* Function Name  : DMA_DeInit
* Description    : Deinitializes the DMAy Channelx registers to their default reset
*                  values.
* Input          : - DMAy_Channelx: where y can be 1 or 2 to select the DMA and
*                    x can be 1 to 7 for DMA1 and 1 to 5 for DMA2 to select the 
*                    DMA Channel.
* Output         : None
* Return         : None
*******************************************************************************/
void DMA_DeInit(DMA_Channel_TypeDef* DMAy_Channelx)
{
  /* Check the parameters */
  assert_param(IS_DMA_ALL_PERIPH(DMAy_Channelx));

  /* Disable the selected DMAy Channelx */
  DMAy_Channelx->CCR &= CCR_ENABLE_Reset;

  /* Reset DMAy Channelx control register */
  DMAy_Channelx->CCR  = 0;
  
  /* Reset DMAy Channelx remaining bytes register */
  DMAy_Channelx->CNDTR = 0;
  
  /* Reset DMAy Channelx peripheral address register */
  DMAy_Channelx->CPAR  = 0;
  
  /* Reset DMAy Channelx memory address register */
  DMAy_Channelx->CMAR = 0;

  switch (*(u32*)&DMAy_Channelx)
  {
    case DMA1_Channel1_BASE:
      /* Reset interrupt pending bits for DMA1 Channel1 */
      DMA1->IFCR |= DMA1_Channel1_IT_Mask;
      break;

    case DMA1_Channel2_BASE:
      /* Reset interrupt pending bits for DMA1 Channel2 */
      DMA1->IFCR |= DMA1_Channel2_IT_Mask;
      break;

    case DMA1_Channel3_BASE:
      /* Reset interrupt pending bits for DMA1 Channel3 */
      DMA1->IFCR |= DMA1_Channel3_IT_Mask;
      break;

    case DMA1_Channel4_BASE:
      /* Reset interrupt pending bits for DMA1 Channel4 */
      DMA1->IFCR |= DMA1_Channel4_IT_Mask;
      break;

    case DMA1_Channel5_BASE:
      /* Reset interrupt pending bits for DMA1 Channel5 */
      DMA1->IFCR |= DMA1_Channel5_IT_Mask;
      break;

    case DMA1_Channel6_BASE:
      /* Reset interrupt pending bits for DMA1 Channel6 */
      DMA1->IFCR |= DMA1_Channel6_IT_Mask;
      break;

    case DMA1_Channel7_BASE:
      /* Reset interrupt pending bits for DMA1 Channel7 */
      DMA1->IFCR |= DMA1_Channel7_IT_Mask;
      break;

    case DMA2_Channel1_BASE:
      /* Reset interrupt pending bits for DMA2 Channel1 */
      DMA2->IFCR |= DMA2_Channel1_IT_Mask;
      break;

    case DMA2_Channel2_BASE:
      /* Reset interrupt pending bits for DMA2 Channel2 */
      DMA2->IFCR |= DMA2_Channel2_IT_Mask;
      break;

    case DMA2_Channel3_BASE:
      /* Reset interrupt pending bits for DMA2 Channel3 */
      DMA2->IFCR |= DMA2_Channel3_IT_Mask;
      break;

    case DMA2_Channel4_BASE:
      /* Reset interrupt pending bits for DMA2 Channel4 */
      DMA2->IFCR |= DMA2_Channel4_IT_Mask;
      break;

    case DMA2_Channel5_BASE:
      /* Reset interrupt pending bits for DMA2 Channel5 */
      DMA2->IFCR |= DMA2_Channel5_IT_Mask;
      break;
      
    default:
      break;
  }
}

/*******************************************************************************
* Function Name  : DMA_Init
* Description    : Initializes the DMAy Channelx according to the specified
*                  parameters in the DMA_InitStruct.
* Input          : - DMAy_Channelx: where y can be 1 or 2 to select the DMA and 
*                    x can be 1 to 7 for DMA1 and 1 to 5 for DMA2 to select the 
*                    DMA Channel.
*                  - DMA_InitStruct: pointer to a DMA_InitTypeDef structure that
*                    contains the configuration information for the specified
*                    DMA Channel.
* Output         : None
* Return         : None
******************************************************************************/
void DMA_Init(DMA_Channel_TypeDef* DMAy_Channelx, DMA_InitTypeDef* DMA_InitStruct)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert_param(IS_DMA_ALL_PERIPH(DMAy_Channelx));
  assert_param(IS_DMA_DIR(DMA_InitStruct->DMA_DIR));
  assert_param(IS_DMA_BUFFER_SIZE(DMA_InitStruct->DMA_BufferSize));
  assert_param(IS_DMA_PERIPHERAL_INC_STATE(DMA_InitStruct->DMA_PeripheralInc));
  assert_param(IS_DMA_MEMORY_INC_STATE(DMA_InitStruct->DMA_MemoryInc));   
  assert_param(IS_DMA_PERIPHERAL_DATA_SIZE(DMA_InitStruct->DMA_PeripheralDataSize));
  assert_param(IS_DMA_MEMORY_DATA_SIZE(DMA_InitStruct->DMA_MemoryDataSize));
  assert_param(IS_DMA_MODE(DMA_InitStruct->DMA_Mode));
  assert_param(IS_DMA_PRIORITY(DMA_InitStruct->DMA_Priority));
  assert_param(IS_DMA_M2M_STATE(DMA_InitStruct->DMA_M2M));

/*--------------------------- DMAy Channelx CCR Configuration -----------------*/
  /* Get the DMAy_Channelx CCR value */
  tmpreg = DMAy_Channelx->CCR;
  /* Clear MEM2MEM, PL, MSIZE, PSIZE, MINC, PINC, CIRC and DIR bits */
  tmpreg &= CCR_CLEAR_Mask;
  /* Configure DMAy Channelx: data transfer, data size, priority level and mode */
  /* Set DIR bit according to DMA_DIR value */
  /* Set CIRC bit according to DMA_Mode value */
  /* Set PINC bit according to DMA_PeripheralInc value */
  /* Set MINC bit according to DMA_MemoryInc value */
  /* Set PSIZE bits according to DMA_PeripheralDataSize value */
  /* Set MSIZE bits according to DMA_MemoryDataSize value */
  /* Set PL bits according to DMA_Priority value */
  /* Set the MEM2MEM bit according to DMA_M2M value */
  tmpreg |= DMA_InitStruct->DMA_DIR | DMA_InitStruct->DMA_Mode |
            DMA_InitStruct->DMA_PeripheralInc | DMA_InitStruct->DMA_MemoryInc |
            DMA_InitStruct->DMA_PeripheralDataSize | DMA_InitStruct->DMA_MemoryDataSize |
            DMA_InitStruct->DMA_Priority | DMA_InitStruct->DMA_M2M;
  /* Write to DMAy Channelx CCR */
  DMAy_Channelx->CCR = tmpreg;

/*--------------------------- DMAy Channelx CNDTR Configuration ---------------*/
  /* Write to DMAy Channelx CNDTR */
  DMAy_Channelx->CNDTR = DMA_InitStruct->DMA_BufferSize;

/*--------------------------- DMAy Channelx CPAR Configuration ----------------*/
  /* Write to DMAy Channelx CPAR */
  DMAy_Channelx->CPAR = DMA_InitStruct->DMA_PeripheralBaseAddr;

/*--------------------------- DMAy Channelx CMAR Configuration ----------------*/
  /* Write to DMAy Channelx CMAR */
  DMAy_Channelx->CMAR = DMA_InitStruct->DMA_MemoryBaseAddr;
}

/*******************************************************************************
* Function Name  : DMA_StructInit
* Description    : Fills each DMA_InitStruct member with its default value.
* Input          : - DMA_InitStruct : pointer to a DMA_InitTypeDef structure
*                    which will be initialized.
* Output         : None
* Return         : None
*******************************************************************************/
void DMA_StructInit(DMA_InitTypeDef* DMA_InitStruct)
{
/*-------------- Reset DMA init structure parameters values ------------------*/
  /* Initialize the DMA_PeripheralBaseAddr member */
  DMA_InitStruct->DMA_PeripheralBaseAddr = 0;

  /* Initialize the DMA_MemoryBaseAddr member */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美国产精品一区二区三区| 欧美精品乱码久久久久久按摩| 男女男精品视频| 日韩vs国产vs欧美| 蜜臀91精品一区二区三区| 国产剧情av麻豆香蕉精品| 久久99日本精品| 懂色av中文字幕一区二区三区| 国产一区二区三区蝌蚪| 国产精品99久久久久久宅男| 不卡一区二区三区四区| 99精品久久免费看蜜臀剧情介绍| 色狠狠色噜噜噜综合网| 欧美一区二区三区爱爱| 久久久亚洲精华液精华液精华液| 亚洲国产经典视频| 亚洲一区二区三区视频在线播放 | 亚洲精品老司机| 偷窥少妇高潮呻吟av久久免费| 日本麻豆一区二区三区视频| 国产一区二区久久| 91丨porny丨首页| 欧美精品在线观看播放| 久久久精品综合| 樱桃视频在线观看一区| 免费观看30秒视频久久| 99久久夜色精品国产网站| 欧美区一区二区三区| 久久夜色精品国产噜噜av | 强制捆绑调教一区二区| 国产精品伊人色| 在线免费一区三区| 精品国产一区二区三区忘忧草 | 91精品国产91久久久久久最新毛片| 日韩精品在线网站| 亚洲激情网站免费观看| 激情综合色播五月| 欧美中文字幕一区| 中文字幕+乱码+中文字幕一区| 偷拍自拍另类欧美| 91影视在线播放| 久久九九久精品国产免费直播| 一区二区三区**美女毛片| 国产一区二区毛片| 欧美一区二区三区喷汁尤物| 亚洲欧洲精品天堂一级 | 中文字幕一区av| 精品写真视频在线观看| 欧美日韩成人一区| 一区二区三区日韩在线观看| 成人激情开心网| 2020国产精品| 美女脱光内衣内裤视频久久网站| 色婷婷久久久久swag精品| 久久免费视频一区| 美国十次了思思久久精品导航| 欧美色图12p| 洋洋成人永久网站入口| 91丝袜高跟美女视频| 中文字幕在线播放不卡一区| 国产激情一区二区三区| 久久久久久久久久久久久久久99| 日韩黄色在线观看| 欧美日本精品一区二区三区| 成人免费小视频| www.久久久久久久久| 日本一区二区久久| 福利电影一区二区三区| 国产日韩亚洲欧美综合| 国产成人久久精品77777最新版本 国产成人鲁色资源国产91色综 | 精品国内二区三区| 毛片av中文字幕一区二区| 欧美一区二区三区成人| 日韩1区2区3区| 精品精品国产高清a毛片牛牛| 六月丁香综合在线视频| 日韩欧美国产一区二区在线播放 | 欧美日免费三级在线| 一区二区不卡在线视频 午夜欧美不卡在 | 欧美v日韩v国产v| 精品一区二区三区免费毛片爱| 日韩欧美国产三级| 国产原创一区二区| 国产精品免费视频一区| 色婷婷综合久久久久中文一区二区| 亚洲视频小说图片| 欧美高清视频一二三区 | 欧洲色大大久久| 日本伊人午夜精品| 久久日韩精品一区二区五区| 国产激情一区二区三区| 樱花草国产18久久久久| 欧美一三区三区四区免费在线看| 精品一区二区av| 亚洲人成网站在线| 日韩欧美一级片| 成人app下载| 日韩av一二三| 国产精品色哟哟| 91精品国产色综合久久不卡电影| 激情久久久久久久久久久久久久久久| 国产日韩三级在线| 欧美性做爰猛烈叫床潮| 国产麻豆精品在线观看| 一区二区三区资源| 久久久精品免费网站| 色偷偷88欧美精品久久久| 捆绑调教一区二区三区| 中文字幕欧美国产| 制服丝袜亚洲网站| kk眼镜猥琐国模调教系列一区二区| 亚洲国产毛片aaaaa无费看 | 国产揄拍国内精品对白| 亚洲精品伦理在线| 久久久久久久综合日本| 欧美日韩一区三区四区| 成人精品免费看| 蜜桃久久av一区| 亚洲免费大片在线观看| 欧美精品一区视频| 欧美美女网站色| 91日韩精品一区| 成人午夜精品一区二区三区| 日韩精品电影一区亚洲| 亚洲免费观看高清| 日本一区二区三区在线观看| 日韩欧美不卡在线观看视频| 在线观看日韩一区| 99re热这里只有精品视频| 国产精一区二区三区| 老鸭窝一区二区久久精品| 亚洲成人7777| 亚洲国产日产av| 亚洲欧美日韩国产综合在线| 国产精品人妖ts系列视频| 日韩视频在线一区二区| 欧美肥妇毛茸茸| 欧美三级午夜理伦三级中视频| 色综合久久中文综合久久97| 成人av在线电影| 懂色av一区二区三区免费看| 狠狠v欧美v日韩v亚洲ⅴ| 蜜臀av一级做a爰片久久| 日本视频一区二区| 美女看a上一区| 美女视频黄a大片欧美| 免播放器亚洲一区| 美女网站色91| 精品在线免费视频| 国产精品99久久久久久似苏梦涵 | 欧美精品日韩综合在线| 色播五月激情综合网| 91亚洲国产成人精品一区二区三 | 一区二区三区四区视频精品免费 | 欧美国产亚洲另类动漫| 国产视频一区二区三区在线观看| 精品盗摄一区二区三区| 久久久蜜桃精品| 国产欧美精品一区二区色综合 | 国产亚洲污的网站| 中文字幕欧美激情一区| 最近日韩中文字幕| 一区二区三区四区在线| 亚洲国产另类精品专区| 日韩精品欧美精品| 国产一区二区三区香蕉| 成人av网站在线| 欧美系列亚洲系列| 91精品久久久久久久91蜜桃| 欧美tickling挠脚心丨vk| 欧美激情一区二区三区四区| 综合分类小说区另类春色亚洲小说欧美 | 国产欧美精品一区二区色综合朱莉 | 亚洲欧美日韩久久| 天堂资源在线中文精品| 久久99国产精品免费| www.在线欧美| 在线成人小视频| 国产欧美精品在线观看| 亚洲一区二区高清| 国产又粗又猛又爽又黄91精品| 99久久婷婷国产精品综合| 91精品国产综合久久久久久久| 久久久久久麻豆| 亚洲成人福利片| 国产a视频精品免费观看| 欧美三区在线视频| 中文字幕不卡在线| 日本不卡的三区四区五区| 不卡一区在线观看| 日韩欧美一区二区视频| 亚洲乱码日产精品bd| 国内久久婷婷综合| 欧美乱妇23p| √…a在线天堂一区| 看电影不卡的网站| 欧美午夜精品理论片a级按摩| 久久免费电影网| 麻豆国产精品一区二区三区 | 成人免费视频一区|