亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

串并轉(zhuǎn)換

  • LDPC碼編碼器FPGA實現(xiàn)研究

    LDPC(低密度奇偶校驗碼)編碼是提高通信質(zhì)量和數(shù)據(jù)傳輸速率的關鍵技術。LDPC碼應用于實際通信系統(tǒng)是本課題的研究重點。實際通信要求在LDPC碼長盡量短、碼率盡量高及硬件可實現(xiàn)的前提下,結(jié)合連續(xù)相位MSK調(diào)制,滿足歸一化信噪比SNR=2dB時,系統(tǒng)誤碼率低于10-4。根據(jù)課題背景,本文主要研究基于FPGA的LDPC編碼器設計與實現(xiàn)。 LDPC碼的編碼復雜度往往與其幀長的平方成正比,編碼復雜度大,成為編碼硬件實現(xiàn)的一個障礙;論文針對實際系統(tǒng)的預期指標,通過對多種矩陣構(gòu)造算法的預選方案及影響LDPC碼性能參數(shù)仿真分析,基于1/2碼率,1024和2048兩種幀長,設計了三種編碼器的備選方案,分別為直接下三角編碼器,串行準循環(huán)編碼器和二階準循環(huán)編碼器。 對于每種編碼器,分別設計了其整體結(jié)構(gòu),并對每種編碼器的功能模塊進行深入研究,設計完成后利用第3方軟件MODELSIM對編碼器進行了時序仿真;根據(jù)時序仿真結(jié)果和綜合報告對三種編碼方案進行比較,最終選擇串行準循環(huán)編碼器作為硬件實現(xiàn)的編碼方案。 最后,在FPGA中硬件實現(xiàn)了串行準循環(huán)編碼器并對其進行測試,利用MATLAB仿真程序和串口通信工具最終驗證了這種編碼器的正確性和硬件可實現(xiàn)性。

    標簽: LDPC FPGA 編碼器 實現(xiàn)研究

    上傳時間: 2013-08-02

    上傳用戶:林魚2016

  • LPC總線接口UART控制器FPGA實現(xiàn)

    隨著微電子技術的快速發(fā)展,電子設備逐漸向著小型化、集成化方向發(fā)展;人們在要求設備性能不斷提升的同時,還要求設備功耗低、體積小、重量輕、可靠性高。同樣在我軍武器裝備的研制過程中,也對各武器裝備都提出了新的要求,特別是針對單兵配備的便攜設備,對體積、功耗、擴展性的要求更是嚴格。 在某手持式設備的開發(fā)項目中,需要設計一塊接口板,要求實現(xiàn)高達8個串行口擴展以及能源管理和數(shù)字輸入輸出接口等功能,該接口板與處理器模塊的連接總線采用LPC總線,整個手持設備除了對功能有基本的要求以外,對體積及功耗都提出了極高的要求。針對項目的具體設計要求,經(jīng)過與傳統(tǒng)設計方法的比較,決定采用FPGA來實現(xiàn)LPC接口及UART控制器功能。 論文的主要目標是完成LPC接口的UART控制在FPGA中的實現(xiàn)。對于各模塊中的關鍵的功能部分,文中對其實現(xiàn)都進行了詳細的說明。整個設計全部采用硬件描述語言(HDL)實現(xiàn),并且采用了分模塊的設計風格,具有很好的重用性。 為了在硬件平臺上驗證設計,還實做了FPGA驗證平臺,并用C語言編寫了測試程序。經(jīng)過驗證,該方案完全實現(xiàn)了接口板的功能要求,并且滿足體積和功耗上的要求,取得了良好的效果。 論文通過采用FPGA作為電路設計的核心,以一種新的數(shù)字電路設計方法實現(xiàn)電路功能;旨在通過這種方式,不斷提高設備的性能并拓展設計者思想。

    標簽: FPGA UART LPC 總線接口

    上傳時間: 2013-05-21

    上傳用戶:poyao

  • 基于FPGA的多路碼分復用通信系統(tǒng)實現(xiàn)

    第三代移動通信系統(tǒng)及技術是目前通信領域的研究熱點。本系統(tǒng)采用了第三代移動通信系統(tǒng)的部分關鍵技術,采用直接序列擴頻方式實現(xiàn)多路寬帶信號的碼分復用傳輸。在系統(tǒng)設計中,我們綜合考慮了系統(tǒng)性能要求,功能實現(xiàn)復雜度與系統(tǒng)資源利用率,選擇了并行導頻體制、串行滑動相關捕獲方式、延遲鎖相環(huán)跟蹤機制、導頻信道估計方案和相干解擴方式,并在Quartus軟件平臺上采用VHDL語言,在FPGA芯片CycloneEP1C12Q240C8上完成了系統(tǒng)設計。通過對硬件測試板的測試表明文中介紹的方案和設計方法是可行和有效的。并在測試的基礎上對系統(tǒng)提出了改進意見。

    標簽: FPGA 多路 通信系統(tǒng)

    上傳時間: 2013-06-27

    上傳用戶:fzy309228829

  • 基于DSPFPGA的圖像處理電路板硬件設計

    波前處理機是自適應光學系統(tǒng)中實時信號處理和運算的核心,隨著自適應光學系統(tǒng)得發(fā)展,波前傳感器的采樣頻率越來越高,這就要求波前處理機必須有更強的數(shù)據(jù)處理能力以保證系統(tǒng)的實時性。在整個波前處理機的工作流程中,對CCD傳來的實時圖像數(shù)據(jù)進行實時處理是第一步,也是十分重要的一步。如果不能保證圖像處理的實時性,那么后續(xù)的處理過程都無從談起。因此,研制高性能的圖像處理平臺,對波前處理機性能的提高具有十分重要的意義。 論文介紹了本研究課題的背景以及國內(nèi)外圖像處理技術的應用和發(fā)展狀況,接著介紹了傳統(tǒng)的專用和通用圖像處理系統(tǒng)的結(jié)構(gòu)、特點和模型,并通過分析DSP芯片以及DSP系統(tǒng)的特點,提出了基于DSP和FPGA芯片的實時圖像處理系統(tǒng)。該系統(tǒng)不同于傳統(tǒng)基于PC機模式的圖像處理系統(tǒng),發(fā)揮了DSP和FPGA兩者的優(yōu)勢,能更好地提高圖像處理系統(tǒng)實時性能,同時也最大可能地降低成本。 論文根據(jù)圖像處理系統(tǒng)的設計目的、應用需求確定了器件的選型。介紹了主要的器件,接著從系統(tǒng)架構(gòu)、邏輯結(jié)構(gòu)、硬件各功能模塊組成等方面詳細介紹了DSP+FPGA圖像處理系統(tǒng)硬件設計,并分析了包括各種參數(shù)指標選擇、連接方式在內(nèi)的具體設計方法以及應該注意的問題。 論文在闡述傳輸線理論的基礎上,在制作PCB電路板的過程中,針對高速電路設計中易出現(xiàn)的問題,詳細分析了高速PCB設計中的信號完整性問題,包括反射、串擾等,說明了高速PCB的信號完整性、電源完整性和電磁兼容性問題及其解決方法,進行了一定的理論和技術探討和研究。 論文還介紹了基于FPGA的邏輯設計,包括了圖像采集模塊的工作原理、設計方案和SDRAM控制器的設計,介紹了SDRAM的基本操作和工作時序,重點闡述系統(tǒng)中可編程器件內(nèi)部模塊化SDRAM控制器的設計及仿真結(jié)果。 論文最后描述了硬件系統(tǒng)的測試及調(diào)試流程,并給出了部分的調(diào)試結(jié)果。 該系統(tǒng)主要優(yōu)點有:實時性、高速性。硬件設計的執(zhí)行速度,在高速DSP和FPGA中實現(xiàn)信號處理算法程序,保證了系統(tǒng)實時性的實現(xiàn);性價比高。自行研究設計的電路及硬件系統(tǒng)比較好的解決了高速實時圖像處理的需求。

    標簽: DSPFPGA 圖像處理 電路板 硬件設計

    上傳時間: 2013-04-24

    上傳用戶:firstbyte

  • 基于FPGA的64位CPU驗證平臺的建立

    現(xiàn)代IC設計中,隨著設計規(guī)模的擴大和復雜度的增長,驗證成為最嚴峻的挑戰(zhàn)之一。在現(xiàn)代ASIC設計中,很難用單一的驗證方法來對復雜芯片進行有效的驗證,為了將設計錯誤減少到可接受的最小量,需要將一系列的驗證方法和工具結(jié)合起來。 在64位全定制嵌入式CPU設計過程中,使用了多種驗證技術和方法,并將FPGA驗證作為ASIC驗證的重要補充,加強了設計正確的可靠性。 論文首先介紹了64位CPU的結(jié)構(gòu),結(jié)合選用的Xilinx的Virtex

    標簽: FPGA CPU

    上傳時間: 2013-04-24

    上傳用戶:003030

  • 圖像壓縮和AES加密算法的實現(xiàn)

    本文對基于FPGA的CCSDS圖像壓縮和AES加密算法的實現(xiàn)進行了研究。主要完成的工作有: (1)深入研究CCSDS圖像壓縮算法,并根據(jù)其編碼方案,設計并實現(xiàn)了相應的編解碼器。從算法性能和硬件實現(xiàn)復雜度兩個方面,將該算法與具有類似算法結(jié)構(gòu)的JPEG2000和SPIHT圖像壓縮算法作比較分析; (2)利用硬件描述語言VerilogHDL實現(xiàn)CCSDS圖像壓縮算法和AES加密算法; (3)優(yōu)化算法復雜度較大的功能模塊,如小波變換模塊等。使用雙端口內(nèi)存模塊增加數(shù)據(jù)讀寫速度,利用DSP塊處理核心運算單元,從而很大程度上提高了模塊的運行速度,并降低了芯片的使用面積; (4)設計并實現(xiàn)系統(tǒng)的模塊級流水線,在幾乎不增加占用芯片面積的情況下,提高了系統(tǒng)的數(shù)據(jù)吞吐量; (5)在QuartusⅡ和ModelSim仿真環(huán)境下對該系統(tǒng)進行模塊級和系統(tǒng)級的功能仿真、時序仿真和驗證。在硬件系統(tǒng)測試階段,設計并實現(xiàn)FPGA與PC機的串口通信模塊,提高了系統(tǒng)驗證的工作效率。

    標簽: AES 圖像壓縮 加密算法

    上傳時間: 2013-05-19

    上傳用戶:1757122702

  • 基于FPGA的HDMI顯示系統(tǒng)的設計與實現(xiàn)

    伴隨著多媒體顯示和傳輸技術的發(fā)展,人們獲得了越來越高的視聽享受。從傳統(tǒng)的模擬電視,到標清、高清、全高清。與顯示技術發(fā)展結(jié)伴而行的是顯示接口技術的發(fā)展,從模擬的AV端子,S-Video和VGA接口,到數(shù)字顯示的DVI接口,技術上經(jīng)歷了一個從模擬到數(shù)字,從并行到串行,從低速到高速的發(fā)展過程。 HDMI是最新的高清晰度多媒體接口,它的規(guī)范由Silicon Image等七家公司提出,具有帶寬大,尺寸小,傳輸距離長和支持正版保護等功能,符合當今技術的發(fā)展潮流,一經(jīng)推出,就獲得了巨大的成功。成為平板顯示器、高清電視等設備的標準接口之一,并獲得了越來越廣泛的應用。 從上世紀80年代XILINX發(fā)明第一款FPGA芯片以來,FPGA就以其體系結(jié)構(gòu)和邏輯單元靈活,運算速度快,編程方便等優(yōu)點廣泛應用與IC設計、系統(tǒng)控制、視頻處理、通信系統(tǒng)、航空航天等諸多方面。 本文利用ALTERA的一款高端FPGA芯片EP2S180F1508C3為核心,配合Silicon Image的專用HDMI接收芯片搭建了一個HDMI的接收顯示平臺。針對HDMI帶寬寬,數(shù)據(jù)量大的特點,使用了新型的DDR2 SDRAM作為視頻信號的輸入和輸出緩沖。在硬件板級設計上,針對HDMI和DDR2的相關高速電路,采用了一系列的高速電路設計方法,有效的避免了信號的反射,串擾等不良現(xiàn)象。同時在對HDMI規(guī)范和DDR2 SDRAM時序規(guī)范的深入研究的基礎上,在ALTERA的開發(fā)平臺QUARTUSII上編寫了系統(tǒng)的頂層模塊和相關各功能子模塊,并仿真通過。 論文的主要工作和創(chuàng)新點表現(xiàn)在以下幾個方面: 1、論文研究了最新的HDMI接口規(guī)范和新型存儲器件DDR2的時序規(guī)范。 2、論文搭建的整個系統(tǒng)相當龐大,涉及到相關的規(guī)范、多種芯片的資料、各種工具軟件的使用、原理圖的繪制和PCB板的布局布線,直至后期的編程仿真,花費了作者大量的時間和精力。 3、論文首次使用FPGA來處理HDMI信號且直接驅(qū)動顯示器件,區(qū)別于-般的ASIC方案。 4、論文對高速電路特別是的DDR2布局布線,采用了一系列的專門措施,具有一定的借鑒價值。

    標簽: FPGA HDMI 顯示系統(tǒng)

    上傳時間: 2013-06-22

    上傳用戶:784533221

  • 利用VC++6.0實現(xiàn)上位機與PLC的串行通信

    介紹了西門子S7–200 系列 PLC 的自由口通信模式及在Windows 環(huán)境下應用VC++6.0 實現(xiàn)PC 機與PLC串行通信的編程方法,開發(fā)了玻璃器皿沖壓機上位機監(jiān)控系統(tǒng)。實際運行證明,該監(jiān)控系

    標簽: 6.0 PLC VC 上位機

    上傳時間: 2013-06-28

    上傳用戶:branblackson

  • 基于FPGA的PWM整流控制器研究

    隨著電力電子變流技術的不斷發(fā)展,各種先進的控制技術層出不窮。控制器也從過去的模擬電路時代逐漸進入到全數(shù)字控制時代。但是MCU/DSP等通用控制器本身串行程序流工作模式的限制,在實現(xiàn)復雜算法時往往難以滿足系統(tǒng)要求的快速性與實時性的要求,F(xiàn)PGA的出現(xiàn)為解決這個問題提供了一個新的方向。 本文首先對三相PWM整流器系統(tǒng)進行了研究。在查閱大量國內(nèi)外文獻資料的基礎上,對整流器及其控制器的國內(nèi)外發(fā)展現(xiàn)狀及研究趨勢做了詳細的研究,并對課題研究的意義有了更深入的認識。接下來對三相電壓型整流器的拓撲結(jié)構(gòu)、數(shù)學模型、整流器的控制技術進行了分析。文中所采用的滯環(huán)電流控制算法具有結(jié)構(gòu)簡單,電流響應速度快,不依賴系統(tǒng)參數(shù),系統(tǒng)魯棒性好的特點。運用matlab仿真軟件,對該控制方法進行了仿真。然后對FPGA的發(fā)展歷程、應用、分類、開發(fā)工具、語言等內(nèi)容進行了介紹。最后對滯環(huán)控制算法進行了模塊劃分,將其劃分為PI算法模塊,限幅與指令電流生成模塊,滯環(huán)比較模塊,PWM脈沖生成及死區(qū)保護模塊,AD控制及數(shù)據(jù)儲存模塊,并在Quartus II軟件環(huán)境下,使用VHDL語言通過編程實現(xiàn)模塊化設計。實踐證明,采用FPGA來實現(xiàn)PWM整流器控制算法是可行的。

    標簽: FPGA PWM 整流 控制器

    上傳時間: 2013-04-24

    上傳用戶:Ruzzcoy

  • 在VB下PC機與MCS.doc

    簡介 探討了在PC機中用Visual Basic下的Microsoft Comm control控件與使用C51編程的MCS\ 51單片機之間的串行通信的方法,以及在VB中怎樣處理二進制碼,并給出了演示程序和通信協(xié)議。

    標簽: MCS PC機

    上傳時間: 2013-04-24

    上傳用戶:18752787361

主站蜘蛛池模板: 开江县| 连平县| 东源县| 徐水县| 烟台市| 海安县| 永平县| 恩平市| 昌平区| 定结县| 镇宁| 体育| 伊宁县| 南丹县| 东丰县| 九龙城区| 澎湖县| 吉木乃县| 来宾市| 新竹市| 寿阳县| 响水县| 辛集市| 贵溪市| 麻栗坡县| 晋州市| 靖远县| 简阳市| 车险| 甘南县| 邢台县| 怀来县| 澜沧| 新田县| 嘉善县| 平陆县| 昌图县| 新平| 香港 | 海阳市| 全州县|