亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

串聯(lián)穩(wěn)壓

  • FPGA控制串行AD(AD0804)

    FPGA控制串行AD(AD0804),狀態機實現,可以根據該程序實現數字電壓計,數字溫度計的設計

    標簽: FPGA 0804 AD 控制

    上傳時間: 2013-08-24

    上傳用戶:jiiszha

  • 利用ARM的GPIO和SPI總線進行FPGA的被動串行配置

    利用ARM的GPIO和SPI總線進行FPGA的被動串行配置,加載速度可以達到200KBytes/Sec.

    標簽: GPIO FPGA ARM SPI

    上傳時間: 2013-08-28

    上傳用戶:Maple

  • 使8051能訪問整個128KB的RAM空間和128KB的FlashRom空間,在CPLD內建兩個寄存器\r\n

    8051工作于11.0592MHZ,RAM擴展為128KB的628128,FlashRom擴展為128KB的AT29C010A\r\n 128KB的RAM分成4個區(Bank) 地址分配為0x0000-0x7FFF\r\n 128KB的FlashRom分成8個區(Bank) 地址分配為0x8000-0xBFFF\r\n 為了使8051能訪問整個128KB的RAM空間和128KB的FlashRom空間,在CPLD內建兩個寄存器\r\n RamBankReg和FlashRomBankReg用于存放高位地址

    標簽: 128 FlashRom 8051 KB

    上傳時間: 2013-08-30

    上傳用戶:cainaifa

  • USB、串口、并口是PC機和外設進行通訊的常用接口

    USB、串口、并口是PC機和外設進行通訊的常用接口,但對于數據量大的圖像來說,若利用串行RS-232協議進行數據采集,速度不能達到圖像數據采集所需的要求;而用USB進行數據采集,雖能滿足所需速度,但要求外設必須支持USB協議,而USB協議與常用工程軟件的接口還不普及,給使用帶來困難。有些用戶為了利用標準并行口(SPP)進行數據采集,但SPP協議的150kb/s傳輸率對于圖像數據采集,同樣顯得太低。因此,為了采集數據量大的圖像數據,本文采用了具有較高傳輸速率的增強型并行口協議(EPP)和FPGA,實現對OV

    標簽: USB PC機 串口 并口

    上傳時間: 2013-08-31

    上傳用戶:wsf950131

  • 自己現在用的CPLD下載線原理圖用74HC244芯片\r\n

    自己現在用的CPLD下載線,用74HC244芯片\r\n要注意設置下載模式

    標簽: CPLD 244 74 HC

    上傳時間: 2013-08-31

    上傳用戶:dancnc

  • 制作CPLD電路實驗板的方法及步驟

    本文詳細介紹了制作電路板的方法及步驟.\r\n實驗板的功能\r\n這個實驗板可以做如下實驗:\r\n1.可以進行運算器(加、減、乘和除法)、比較器、譯碼器、編碼器、選擇器、分配器和一般組合電路的實驗\r\n2.可以進行觸發器、寄存器、計數器和一般時序電路的實驗\r\n3.可以進行頻率計電路、時鐘電路、計時電路、交通燈等復雜數字系統的實驗\r\n4.加擴展板可以進行A/D、D/A、串行E2ROM和8031單片機等方面的實驗\r\n

    標簽: CPLD 電路 實驗板

    上傳時間: 2013-09-01

    上傳用戶:吾學吾舞

  • 一個基于FPGA的串口程序

    一個基于FPGA的串口程序,已經經過驗證,對用FPGA做串口的朋友提供參考和借鑒!

    標簽: FPGA 串口程序

    上傳時間: 2013-09-02

    上傳用戶:a82531317

  • DDS-FPGA串口通訊接口程序

    串口通訊接口程序,有對話的控件。數據接收和發送

    標簽: DDS-FPGA 串口通訊 接口程序

    上傳時間: 2013-09-04

    上傳用戶:kiklkook

  • 用VHDL語言在CPLD上實現串行通信

    用VHDL語言在CPLD上實現串行通信

    標簽: VHDL CPLD 語言 串行通信

    上傳時間: 2013-09-06

    上傳用戶:q3290766

  • FPGA和PC機之間串行通信對輸出正弦波頻率的控制

    1、 利用FLEX10的片內RAM資源,根據DDS原理,設計產生正弦信號的各功能模塊和頂層原理圖; 2、 利用實驗板上的TLC7259轉換器,將1中得到的正弦信號,通過D/A轉換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時鐘頻率為16KHz時,輸出正弦波分辨率達到1Hz; 在輸入時鐘頻率為4MHz時,輸出正弦波分辨率達到256Hz; 4、 通過RS232C通信,實現FPGA和PC機之間串行通信,從而實現用PC機改變頻率控制字,實現對輸出正弦波頻率的控制。

    標簽: FPGA PC機 串行通信 輸出

    上傳時間: 2013-09-06

    上傳用戶:zhuimenghuadie

主站蜘蛛池模板: 肇庆市| 清涧县| 神农架林区| 交城县| 九江市| 寻甸| 思茅市| 临泽县| 安溪县| 大港区| 子洲县| 修武县| 夹江县| 五大连池市| 封开县| 北碚区| 博白县| 盐亭县| 襄城县| 林甸县| 紫云| 格尔木市| 巴青县| 肃南| 贞丰县| 文登市| 新民市| 海晏县| 高青县| 龙川县| 吴忠市| 日照市| 阜新市| 新郑市| 彭阳县| 康保县| 依安县| 沙坪坝区| 仙居县| 永和县| 太原市|