亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

二維線

  • 基于最小二乘法的永磁同步電機(jī)在線參數(shù)辨識的仿真研究.pdf

    較高性能的永磁同步電機(jī)矢量控制系統(tǒng)需要實(shí)時(shí)更新電機(jī)參數(shù),文章中采用一種在線辨識永磁同步電機(jī)參數(shù)的方法。這種基于最小二乘法參數(shù)辨識方法是在轉(zhuǎn)子同步旋轉(zhuǎn)坐標(biāo)系下進(jìn)行的,通過MATLAB/SIMULINK對基于最小二乘法的永磁同步電機(jī)參數(shù)辨識進(jìn)行了仿真,仿真結(jié)果表明這種電機(jī)參數(shù)辨識方法能夠?qū)崟r(shí)、準(zhǔn)確地更新電機(jī)控制參數(shù)。 關(guān)鍵詞:永磁同步電機(jī);參數(shù)辨識;最小二乘法

    標(biāo)簽: 最小二乘法 參數(shù)辨識 仿真研究

    上傳時(shí)間: 2013-06-06

    上傳用戶:685

  • 基于FPGA的機(jī)載二次雷達(dá)硬件系統(tǒng)

    二次雷達(dá)(Secondary Surveillance Radar)是民航空中管制(Air Traffic Control)和軍事敵我識別(Identification Friend or Foe)系統(tǒng)中的關(guān)鍵部分,由于這兩個(gè)應(yīng)用領(lǐng)域都要求很高的可靠性和穩(wěn)定性,因此,二次雷達(dá)一直是國內(nèi)外雷達(dá)信號處理領(lǐng)域的研究熱點(diǎn).傳統(tǒng)的機(jī)載二次雷達(dá)應(yīng)答器普遍采用中小規(guī)模集成電路和分立元件設(shè)計(jì),其穩(wěn)定性和可靠性差,實(shí)時(shí)處理能力也很有限,無法完成高密度、大容量的應(yīng)答.針對這些缺陷,本論文提出一種全新的應(yīng)答數(shù)字信號處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件體系結(jié)構(gòu)的特點(diǎn)是可靠性高,集成度高,通用性強(qiáng),適于模塊化設(shè)計(jì),處理速度快,能實(shí)時(shí)處理多個(gè)應(yīng)答信號,以及進(jìn)行置信度分析和生成報(bào)表.此項(xiàng)目中,本文作者主要負(fù)責(zé)FPGA部分硬件設(shè)計(jì).FPGA主要完成雙通道數(shù)據(jù)采集、產(chǎn)生視頻信號和旁瓣抑制信號、計(jì)算當(dāng)前飛機(jī)相對本地接收天線的方位和距離、與DSP實(shí)時(shí)交換數(shù)據(jù)、上傳報(bào)表等功能.論文詳細(xì)分析了接收機(jī)信號處理算法在FPGA中的硬件實(shí)現(xiàn)方案,在提高系統(tǒng)可靠性、堅(jiān)固性以及FPGA資源的合理利用方面做了深入的探討.同時(shí)給出不同層次關(guān)鍵模塊的HDL實(shí)現(xiàn)及其時(shí)序仿真結(jié)果.

    標(biāo)簽: FPGA 機(jī)載 二次雷達(dá) 硬件系統(tǒng)

    上傳時(shí)間: 2013-04-24

    上傳用戶:西伯利亞狼

  • 基于FPGA和DSP技術(shù)的二次雷達(dá)應(yīng)答處理器

    該論文介紹二次雷達(dá)的基本概念、發(fā)展歷史、工作流程和運(yùn)作機(jī)理以及單脈沖二次雷達(dá)的系統(tǒng)原理,并且對傳統(tǒng)的單脈沖二次雷達(dá)應(yīng)答信號處理器的硬件結(jié)構(gòu)進(jìn)行改進(jìn),提出一種全新的應(yīng)答處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件結(jié)構(gòu)的特點(diǎn)是結(jié)構(gòu)靈活,有較強(qiáng)的通用性.該論文圍繞FPGA+DSP這種數(shù)字信號處理的硬件結(jié)構(gòu),闡述了它在單脈沖二次雷達(dá)應(yīng)答數(shù)字信號處理器中的應(yīng)用,使用VHDL語言設(shè)計(jì)FPGA程序,并且給出主要模塊的仿真結(jié)果.FPGA主要完成距離計(jì)數(shù)、方位計(jì)數(shù)、脈沖分解、產(chǎn)生應(yīng)答數(shù)據(jù)送給DSP、與PC104交換報(bào)表等功能.長時(shí)間的成功試驗(yàn)表明,基于FPGA和DSP技術(shù)的二次雷達(dá)應(yīng)答信號處理器在3毫秒內(nèi)可以同時(shí)處理四個(gè)重疊應(yīng)答,計(jì)算所接收的每一個(gè)脈沖的到達(dá)方向,得到真實(shí)脈沖并且給出脈沖置信度.系統(tǒng)達(dá)到了預(yù)期的目的.該課題的另外一個(gè)重要意義是對傳統(tǒng)的二次監(jiān)視雷達(dá)應(yīng)答信號處理器進(jìn)行了改進(jìn),使單脈沖二次雷達(dá)系統(tǒng)的應(yīng)答處理能力在可靠性、穩(wěn)定性和系統(tǒng)精度三個(gè)方面有質(zhì)的飛躍.

    標(biāo)簽: FPGA DSP 二次雷達(dá) 處理器

    上傳時(shí)間: 2013-04-24

    上傳用戶:gokk

  • 二維離散小波變換的FPGA實(shí)現(xiàn)

    小波變換是一種新興的理論,是數(shù)學(xué)發(fā)展史上的重要成果。它無論對數(shù)學(xué)還是對工程應(yīng)用都產(chǎn)生了深遠(yuǎn)的影響。最新的靜態(tài)圖像壓縮標(biāo)準(zhǔn)JPEG2000就以離散小波變換(DWT)作為核心變換算法。 本文首先較為詳細(xì)地分析了小波變換的理論基礎(chǔ),對多分辨率分析、Mallat算法和提升算法做了介紹。然后分析了JPEG2000所采用的小波濾波器,并引入了一個(gè)新的LS97小波。該小波系數(shù)簡單、易于硬件實(shí)現(xiàn),并且與CDF97小波有很好的兼容性,可作為CDF97小波的替代者。使用Matlab對CDF97小波和LS97小波的兼容性做仿真測試,結(jié)果表明這兩個(gè)小波具有幾乎相同的性能。在確定所用的小波后,本文設(shè)計(jì)了二維離散小波變換的硬件結(jié)構(gòu)。設(shè)計(jì)過程中對標(biāo)準(zhǔn)二維小波變換做了優(yōu)化,即將行變換和列變換的歸一化步驟合并計(jì)算,這樣可以減少兩次乘法操作。另外還使用移位加代替乘法,提取移位加中的公共算子等方式來優(yōu)化設(shè)計(jì)。對于邊界數(shù)據(jù)的處理,本文采用了嵌入式對稱延拓技術(shù),不需要額外的緩存,節(jié)約了硬件資源。為提高硬件利用率,本文將LeGall53小波變換和LS97小波變換統(tǒng)一起來,只要一個(gè)控制信號就可實(shí)現(xiàn)兩者之間的轉(zhuǎn)換。本文所提出的結(jié)構(gòu)采用基于行的變換方式,只需要六行中間數(shù)據(jù)即可完成全部行數(shù)據(jù)的小波變換。采用流水線技術(shù)提高了整個(gè)設(shè)計(jì)的運(yùn)行速度。最后也給出了二維離散小波反變換的實(shí)現(xiàn)結(jié)構(gòu)。 在完成硬件結(jié)構(gòu)設(shè)計(jì)的基礎(chǔ)上,使用Verilog硬件描述語言對整個(gè)設(shè)計(jì)進(jìn)行了完全可綜合的RTL級描述,采用同步設(shè)計(jì),提高了可靠性。在Xilinx公司的FPGA開發(fā)軟件ISE6.3i中對正反小波變換做了仿真和實(shí)現(xiàn),結(jié)果表明,本設(shè)計(jì)能高速高精度地完成正反可逆和不可逆小波變換,可以滿足各種實(shí)時(shí)性要求。

    標(biāo)簽: FPGA 二維 離散小 波變換

    上傳時(shí)間: 2013-07-25

    上傳用戶:sn2080395

  • 《智能系統(tǒng)的研究與發(fā)展 二十六》

    ·《智能系統(tǒng)的研究與發(fā)展 二十六》(Research and Development in Intelligent Systems XXVI)(Max Barmer & Richard Ellis)文字版[PDF]

    標(biāo)簽: nbsp 智能系統(tǒng) 發(fā)展

    上傳時(shí)間: 2013-06-21

    上傳用戶:宋桃子

  • 幾篇關(guān)于FFT的論文(二)

    ·幾篇關(guān)于FFT的論文(二)

    標(biāo)簽: FFT 論文

    上傳時(shí)間: 2013-07-05

    上傳用戶:chfanjiang

  • 二通道航模遙控發(fā)射接收電路

    一個(gè)實(shí)用的二通道航模遙控發(fā)射接收電路的制作資料。

    標(biāo)簽: 二通 航模 接收電路 遙控發(fā)射

    上傳時(shí)間: 2013-04-24

    上傳用戶:qq21508895

  • altera 颶風(fēng)二代開發(fā)板的原理圖

    altera 颶風(fēng)二代開發(fā)板的原理圖,pdf格式\r\n

    標(biāo)簽: altera 開發(fā)板 原理圖

    上傳時(shí)間: 2013-08-15

    上傳用戶:qimingxing130

  • 基于CPLD的二進(jìn)制碼轉(zhuǎn)換為二十進(jìn)制(BCD)碼的電路

    基于CPLD的二進(jìn)制碼轉(zhuǎn)換為二十進(jìn)制(BCD)碼的電路[1].pdf

    標(biāo)簽: CPLD BCD 二進(jìn)制碼 轉(zhuǎn)換

    上傳時(shí)間: 2013-09-03

    上傳用戶:rtsm07

  • skill語言在Cadence平臺二次開發(fā)中大量使用

    skill語言在Cadence平臺二次開發(fā)中大量使用,在IC設(shè)計(jì)中也有應(yīng)用。\r\n本文關(guān)鍵詞:SKILL Cadence SKILL開發(fā)程序源碼大集合,共有84個(gè)功能實(shí)現(xiàn)

    標(biāo)簽: Cadence skill 語言 二次開發(fā)

    上傳時(shí)間: 2013-09-09

    上傳用戶:qingzhuhu

主站蜘蛛池模板: 桐庐县| 新民市| 旌德县| 富顺县| 遵义县| 界首市| 鄂尔多斯市| 苗栗市| 济源市| 临安市| 报价| 临夏县| 邵武市| 盐边县| 沿河| 山东省| 平昌县| 边坝县| 阳新县| 耒阳市| 镇远县| 阳曲县| 扶沟县| 南投县| 德兴市| 浏阳市| 交城县| 名山县| 德令哈市| 门源| 城步| 汽车| 东乌| 永平县| 元朗区| 肥乡县| 明溪县| 崇阳县| 兴国县| 遂昌县| 大埔县|