亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

以太網接入

  • 以verilog HDL 語言編寫的一首歌曲

    以verilog HDL 語言編寫的一首歌曲,可供初學者借鑒

    標簽: verilog HDL 語言 編寫

    上傳時間: 2013-09-05

    上傳用戶:wyiman

  • 本教程定位于FPGA/CPLD的快速入門。以ALTERA公司的芯片和相應的開發軟件為目標載體進行闡述

    本教程定位于FPGA/CPLD的快速入門。以ALTERA公司的芯片和相應的開發軟件為目標載體進行闡述,本教程闡述了ALTERA主要系列芯片PLD芯片的結構和特點以及相應的開發軟件MAX和Plusa和Quartus的使用

    標簽: ALTERA FPGA CPLD 教程

    上傳時間: 2013-09-05

    上傳用戶:llwap

  • 此手冊讓讀者以最快速度掌握protel工具

    此手冊讓讀者以最快速度掌握protel工具幫你解決后顧之憂

    標簽: protel 速度

    上傳時間: 2013-09-10

    上傳用戶:zw380105939

  • 以圖片的形式簡單

    以圖片的形式簡單,明了的講解了Proteus中的如何取消TEXT字樣。一看就明白。

    標簽:

    上傳時間: 2013-09-27

    上傳用戶:tiantwo

  • 自動水滿報警器的設計與實現

      現在生活好了,很多家庭都用上了太陽能熱水器,其應用太陽能,清潔無污染,實用價廉,深受喜歡。但市場上出售的大多太陽能熱水器水滿報警裝置太簡陋,只設了一條回水管,水從回水管流出來很容易被忽視,易造成水的浪費,而現在卻出現了水滿報警裝置采用了水滿自動報警。這種“水滿信號”容易被發現,如文中圖1報警電路所示,它代替回水管的使用,當太陽能水滿時,報警器發出柔和的報警音以提醒水滿,關閉閥門后,報警音自動停止。它克服了傳統回水管易老化,易斷,易堵,易凍,費水和水滿無聲容易遺忘而漫水的缺點等等。因效果好能發聲報警并且在市場上價格也較低,所以自動水滿報警器廣泛應用于太陽能熱水器、水箱及儲水池等。   結合以上所述,太陽能熱水器以節能、無污染等優點,逐漸為企事業單位和家庭廣泛使用,但熱水器水箱水位在使用時不易觀測,有時突然出現中途斷水情況,會給使用者帶來諸多不便。為此我設計了太陽能熱水器水位自動水滿報警器,它能在水箱里儲水不多,或加入冷水過多時,自動發出約30秒鐘的音樂報警,同時配以下燈光指示。

    標簽: 自動 水滿報警器

    上傳時間: 2014-12-23

    上傳用戶:hewenzhi

  • CMOS器件抗靜電措施的研究

    由于CMOS器件靜電損傷90%是延遲失效,對整機應用的可靠性影響太大,因而有必要對CMOS器件進行抗靜電措施。本文描述了CMOS器件受靜電損傷的機理,從而對設計人員提出了幾種在線路設計中如何抗靜電,以保護CMOS器件不受損傷。

    標簽: CMOS 器件 抗靜電

    上傳時間: 2013-11-05

    上傳用戶:yupw24

  • 電流源和電壓源的區別

    電壓源電流源名字上僅差一個字…HE HE.有一些朋友對此不太明白.所以特此說明下…并以軟件仿真…詳細介紹工作原理…以及注意事項….下面就是電壓源和電流的符號…左邊是電流源,右邊是電壓源. 電壓源…電壓源其實就是我們普通經常用的一種電源.比如說電池呀電瓶或自己做的穩壓電路.一般屬于電壓源… 電壓源的特性是: 輸出端,可以開路,但不能短路…總而言之電壓源的輸出電壓是恒定的…比如5V 電壓源輸出的電壓就是5V.隨不同的負載會改變電流…比如在5V 的電壓源上加一個1 歐的負載… 流過的電流就是5/1=5A 電流… 如果接的電阻為2 歐.流過電流就等于5/2=2.5A….這個簡單的計算相信誰都會…電流源電流源和電壓源區別比較大…電流源輸出端不能開路,但可以短路…為什么不能開路呢…HE HE…是因為開路了…電流源輸出的電壓就為無限高了…(實際上電壓也是有一定值的)總而言之電流源的輸出電流是恒定的.不管你負載的大小…就是你短路了.他的電流還是保持不變.改變的是電壓…比如一個1A的恒流源…你接上一個1歐的負載…他輸出的電壓是.1x1=1V 電壓…當你接上一個10 歐電阻的時候…他就是1x10=10V電壓輸出…

    標簽: 電流源 電壓源

    上傳時間: 2013-10-08

    上傳用戶:kaixinxin196

  • PCB設計問題集錦

    PCB設計問題集錦 問:PCB圖中各種字符往往容易疊加在一起,或者相距很近,當板子布得很密時,情況更加嚴重。當我用Verify Design進行檢查時,會產生錯誤,但這種錯誤可以忽略。往往這種錯誤很多,有幾百個,將其他更重要的錯誤淹沒了,如何使Verify Design會略掉這種錯誤,或者在眾多的錯誤中快速找到重要的錯誤。    答:可以在顏色顯示中將文字去掉,不顯示后再檢查;并記錄錯誤數目。但一定要檢查是否真正屬于不需要的文字。 問: What’s mean of below warning:(6230,8330 L1) Latium Rule not checked: COMPONENT U26 component rule.答:這是有關制造方面的一個檢查,您沒有相關設定,所以可以不檢查。 問: 怎樣導出jop文件?答:應該是JOB文件吧?低版本的powerPCB與PADS使用JOB文件。現在只能輸出ASC文件,方法如下STEP:FILE/EXPORT/選擇一個asc名稱/選擇Select ALL/在Format下選擇合適的版本/在Unit下選Current比較好/點擊OK/完成然后在低版本的powerPCB與PADS產品中Import保存的ASC文件,再保存為JOB文件。 問: 怎樣導入reu文件?答:在ECO與Design 工具盒中都可以進行,分別打開ECO與Design 工具盒,點擊右邊第2個圖標就可以。 問: 為什么我在pad stacks中再設一個via:1(如附件)和默認的standardvi(如附件)在布線時V選擇1,怎么布線時按add via不能添加進去這是怎么回事,因為有時要使用兩種不同的過孔。答:PowerPCB中有多個VIA時需要在Design Rule下根據信號分別設置VIA的使用條件,如電源類只能用Standard VIA等等,這樣操作時就比較方便。詳細設置方法在PowerPCB軟件通中有介紹。 問:為什么我把On-line DRC設置為prevent..移動元時就會彈出(圖2),而你們教程中也是這樣設置怎么不會呢?答:首先這不是錯誤,出現的原因是在數據中沒有BOARD OUTLINE.您可以設置一個,但是不使用它作為CAM輸出數據. 問:我用ctrl+c復制線時怎設置原點進行復制,ctrl+v粘帖時總是以最下面一點和最左邊那一點為原點 答: 復制布線時與上面的MOVE MODE設置沒有任何關系,需要在右鍵菜單中選擇,這在PowerPCB軟件通教程中有專門介紹. 問:用(圖4)進行修改線時拉起時怎總是往左邊拉起(圖5),不知有什么辦法可以輕易想拉起左就左,右就右。答: 具體條件不明,請檢查一下您的DESIGN GRID,是否太大了. 問: 好不容易拉起右邊但是用(圖6)修改線怎么改怎么下面都會有一條不能和在一起,而你教程里都會好好的(圖8)答:這可能還是與您的GRID 設置有關,不過沒有問題,您可以將不需要的那段線刪除.最重要的是需要找到布線的感覺,每個軟件都不相同,所以需要多練習。 問: 尊敬的老師:您好!這個圖已經畫好了,但我只對(如圖1)一種的完全間距進行檢查,怎么錯誤就那么多,不知怎么改進。請老師指點。這個圖在附件中請老師幫看一下,如果還有什么問題請指出來,本人在改進。謝!!!!!答:請注意您的DRC SETUP窗口下的設置是錯誤的,現在選中的SAME NET是對相同NET進行檢查,應該選擇NET TO ALL.而不是SAME NET有關各項參數的含義請仔細閱讀第5部教程. 問: U101元件已建好,但元件框的拐角處不知是否正確,請幫忙CHECK 答:元件框等可以通過修改編輯來完成。問: U102和U103元件沒建完全,在自動建元件參數中有幾個不明白:如:SOIC--》silk screen欄下spacing from pin與outdent from first pin對應U102和U103元件應寫什么數值,還有這兩個元件SILK怎么自動設置,以及SILK內有個圓圈怎么才能畫得與該元件參數一致。 答:Spacing from pin指從PIN到SILK的Y方向的距離,outdent from first pin是第一PIN與SILK端點間的距離.請根據元件資料自己計算。

    標簽: PCB 設計問題 集錦

    上傳時間: 2013-10-07

    上傳用戶:comer1123

  • 準確的電源排序可防止系統受損

    諸如電信設備、存儲模塊、光學繫統、網絡設備、服務器和基站等許多復雜繫統都采用了 FPGA 和其他需要多個電壓軌的數字 IC,這些電壓軌必須以一個特定的順序進行啟動和停機操作,否則 IC 就會遭到損壞。

    標簽: 電源排序 防止

    上傳時間: 2014-12-24

    上傳用戶:packlj

  • 功率解耦的單相光伏并網逆變器

    太陽能AC模塊逆變器是近年來發展非常快的技術,本文提出一種新型的基于反激 變換器的逆變器拓撲結構。該電路結構簡單,通過Zeta電路將功率脈動轉換成小容量電容上的 電壓脈動。大大減小了直流輸入側的低頻諧波電流,實現了良好的功率解耦。相比較其他AC模 塊逆變器中使用大電容進行功率解耦的方法, 既節省了成本又減小了體積。文中采用峰值電流控 制方案,使逆變器能夠輸出純正弦的并網電流波形和單位功率因數。最后通過仿真和實驗數據驗 證了所提新型逆變器的有效性和可行性。 關鍵詞 光伏系統 AC模塊 反激變換器 功率解耦 1 引言 隨著全球經濟的快速發展,人類對能源的需求 日益增長,傳統化石能源的大量消耗使全球面臨著 能源危機l1-2]。因此世界各國正在致力于新能源的 開發和使用。太陽能、風能、地熱能和潮汐能等能 源形式都可以為人類所利用,而這其中太陽能以其 資源豐富、分布廣泛、可以再生以及不污染環境等 優點,受到學者們的高度重視。 太陽能光伏發電是一種將太陽光輻射能通過光 伏效應,經太陽能電池直接轉換為電能的新型發電 技術_3 。目前太陽能光伏系統主要分為分散式獨 立發電系統和并網式發電系統l4j。其中后者省略 了直流環節的蓄電池組,對電能的利用更加靈活, 具有很好的發展前景。在光伏并網系統中,逆變器 決定著系統的效率以及輸出電流波形的質量,是整 個光伏發電系統的技術核心,因此研究開發新型高 效逆變器成為越來越多學者關注的焦點。 光伏逆變器的拓撲結構多種多樣,過去主要是 集中式逆變器, 目前應用較多的是串聯式逆變器和 多組串聯式逆變器[5-7 3。AC模塊逆變器是近幾年 來比較熱門的技術l8。 。在這種系統中,每組光電 模塊和一個逆變器集成到一起,形成一個AC模 塊,再將所有AC模塊的輸出并聯到一起接入電 網。這樣就消除了傳統逆變器中,由于逆變器和光 伏模塊不匹配而造成的功率損失。

    標簽: 功率解耦 光伏并網 單相 逆變器

    上傳時間: 2013-11-04

    上傳用戶:liujinzhao

主站蜘蛛池模板: 化德县| 甘南县| 元氏县| 屯留县| 绍兴市| 宣武区| 巴林左旗| 阜康市| 高要市| 汤原县| 五莲县| 礼泉县| 商水县| 玉龙| 共和县| 句容市| 大冶市| 清水河县| 京山县| 泰宁县| 玉树县| 井研县| 龙泉市| 盈江县| 岳阳市| 富顺县| 深州市| 柳州市| 喀喇| 红原县| 中西区| 石棉县| 定南县| 永福县| 霍林郭勒市| 文化| 乌兰浩特市| 莱阳市| 姚安县| 淅川县| 崇义县|