在電力系統容量日益擴大和電網電壓運行等級不斷提高的潮流下,傳統電磁式互感器在運行中暴露出越來越多的弊端,難以滿足電力系統向自動化、標準化和數字化的發展需求,電子式互感器取代傳統電磁式互感器已經成為一種必然的趨勢,并成為人們研究的熱點。本文圍繞電子式電流互感器高壓側數據采集系統進行了研究與設計。 Rogowski線圈是電流傳感元件,本文總紿了Rogowski線圈的基本原理,其中包括線圈的等效電路和相量圖,線圈的電磁參數計算。在理論研究的基礎上,結合實際設計一款高精度PCBRogowski線圈。電容分壓器是電壓傳感元件,文章中介紹了傳感器的原理、傳感器的模型結構,針對其自身結構缺陷和工作環境的電磁干擾,提出具有針對性的電磁兼容設計方法。 積分器的性能一直是影響Rogowski線圈電流傳感器的精度和穩定性的重要因素之一。模擬積分器具有結構簡單、響應速度快、輸入動態范圍大等優點;數字積分器具有性能穩定,精度高等優點。后者的優勢使其成為近年來Rogowski線圈電流互感器實用化研究的一個熱點問題。本文設計了一套數字積分器設計的方法,其中包括了積分算法的選擇,積分輸入采樣率和分辨率的確定,數字積分器的通用結構,積分初值的選擇方法等。 為了保證系統的運行穩定,文章中的系統只采用激光供電模式,降低數據采集系統的功耗就成了系統設計的一個重要環節。文章中介紹了一些實用的低功耗處理方法,分析了激光器的特性,光電池的特性和光電轉換器件的特性,并根據這些器件的特性,改進了數據發送激光器的驅動電路,大幅度降低了系統的功耗,保證了系統在較低供電功率條件下的正常運行。 論文最后對全文工作進行總結,提出進一步需要解決的問題。
上傳時間: 2013-07-10
上傳用戶:zsjzc
LED顯示屏自問世以來經歷了飛速發展,如今已經成為了平板顯示器的一個重要產品。LED顯示屏具有亮度高、功耗小、顏色鮮艷等特點,能完成實時性、多樣性、動態性的信息發布任務,勝任各種戶外公共場合。高效節能和保護環境已成為當今世界發展的重要議題。因此,為LED顯示屏提供高效節能的電源及其驅動技術,就成為了LED大屏幕顯示技術得到推廣普及的關鍵性問題。 本文設計了一種低功耗、小成本的LED顯示屏驅動電源,并在此基礎上研究了LED顯示屏的一種時序掃描算法。采用半橋式開關電源作為LED顯示屏驅動電源的基本拓撲,完成了EMI濾波器、主電路和控制驅動電路的設計工作:利用FPGA和VHDL語言設計了基于PWM技術的閉環反饋控制,實現了恒壓電源的基本要求;并在電源輸出整流側采用同步整流的設計方案,利用低導通阻抗的電力MOSFET,使整流損耗得到了大大降低。研究了LED顯示屏的基本掃描算法,介紹了LED顯示屏的一些基本常識和概念,利用FPGA和VHDL語言設計了一種簡易的LED顯示陣列。仿真和實驗研究表明該電路結構簡單、控制方便,掃描算法簡易可行,滿足了LED顯示屏時序掃描控制的基本要求。
上傳時間: 2013-06-23
上傳用戶:zjf3110
隨著信息技術的飛速發展,數據吞吐量急劇增長,要求有更高的傳輸速度,來滿足大量數據的傳輸,而原有的并行數據傳輸總線結構上存在自身無法克服的缺陷,在高頻環境下容易串擾,而增大誤碼率。SATA串行總線技術應運而生。作為一種新型的總線接口,它提供了高達3.0Gbps的數據傳輸速率,使用8B/10B編碼格式,采用LVDS NRZ串行數據傳輸方式,有良好的抗干擾性能,有更強的達到32位的循環冗余校驗,并且提供了良好的物理接口特性,支持熱拔插,代表著計算機總線接口技術的發展方向。FPGA作為一種低功耗的半導體器件,在高頻工作環境中有優良的性能,將處理器與低功耗FPGA結合起來使用是數據存儲應用的趨勢,這樣能夠使得接口方案更加靈活。而在眾多FPGA器件中,Xilinx公司的Virtex-4平臺內部集成了PowerPC高性能處理器,并且其中提供了Rocket IO MGT這種嵌入式的多速率串行收發器,能夠以6.25-622Mb/s的速度傳送數據,并且支持包括SATA協議在內的多種串行通信協議。 本文從物理層、鏈路層、傳輸層分析了SATA1.0技術的接口協議,在此基礎提出滿足協議需求和適合FPGA設計的設計方案,并給出總體設計框圖,依照FPGA的設計方法,采用Xilinx公司的Virtex-4設計了一個符合SATA1.0接口協議的嵌入式存儲裝置,實現數據的存儲,仿真運行結果正常。
上傳時間: 2013-04-24
上傳用戶:sz_hjbf
高精度慣性加速度計能夠實現實時位移檢測,在當今民用和軍用系統如汽車電子、工業控制、消費電子、衛星火箭和導彈等中間具有廣泛的需求。在高精度慣性加速度計中,特別需要穩定的低噪聲高靈敏度接口電路。事實上,隨著傳感器性能的不斷提高,接口電路將成為限制整個系統的主要因素。 本論文在分析差動電容式傳感器工作原理的基礎上,設計了針對電容式加速度計的全差分開環低噪聲接口電路。前端電路檢測傳感器電容的變化,通過積分放大,產生正比于電容波動的電壓信號。 本論文采用開關電容電路結構,使得對寄生不敏感,信號靈敏度高,容易與傳感器單片集成。為了得到微重力加速度性能,設計電容式位移傳感接口電路時,重點研究了噪聲問題和系統建模問題。仔細分析了開環傳感器中的不同噪聲源,并對其中的一些進行了仿真驗證。建立了接口電路寄生電容和寄生電阻模型。 為了更好的提高分辨率,降低噪聲的影響如放大器失調、1/f噪聲、電荷注入、時鐘饋通和KT/C噪聲,本論文采用了相關雙采樣技術(CDS)。為了限制接口電路噪聲特別是熱噪聲,著重設計考慮了前置低噪聲放大器的設計及優化。由于時鐘一直導通,特別設計了低功耗弛豫振蕩器,振蕩頻率為1.5M。為了減小傳感器充電基準電壓噪聲,采用兩級核心基準結構設計了高精度基準,電源抑制比高達90dB。 TSMC 0.18μm工藝中的3.3V電壓和模型,本論文進行了spectre仿真。 關鍵詞:MEMS;電容式加速度計;接口電路;低噪聲放大器;開環檢測
上傳時間: 2013-05-23
上傳用戶:hphh
現代社會,以計算機技術為核心的信息技術迅速發展,信息容量呈爆炸式的增長,人們獲得的信息的途徑也越來越多,這其中人類獲得的視覺信息很大部分是從各種各樣的電子顯示器件上獲得的,隨著微電子技術和材料工業的進步,圖像顯示技術飛速發展,出現了多種新型顯示器,其中一些在顯示品質上已經接近或者超過了傳統的陰極射線管顯示器(CRT),同時這些顯示器件滿足設備了小型化和低功耗的要求。 經過二十多年的研究、競爭和發展,平板顯示器件尤其是液晶顯示器件(LCD)已經脫穎而出大規模的進入市場,成為新世紀顯示器件的主流。其中TFT-LCD是目前唯一在亮度、對比度、功耗、壽命、體積和重量等綜合性能上全面趕上和超過CRT的平板顯示顯示器件。它的性能優良、大規模生產特性好,自動化程度高,原材料成本低廉,發展空間廣闊,迅速成為新世紀的主流產品,是21世紀全球經濟增長的一個亮點。 本論文在深入理解了LCD顯示機理,尤其是TFT-LCD的顯示驅動原理的基礎上,利用緯視晶公司提供的TFT液晶模塊,以嵌入式目前比較常用的FPGA系列芯片中的EP1C6Q240C6為核心設計制作出了由單片機(MCU)+可編程邏輯器件(FPGA-FieldProgrammableGateArray)+SRAM的液晶顯示控制系統。文章闡述了該控制系統從硬件選型,到系統模塊硬件電路設計以及系統軟件設計的整個過程。該控制系統的功能模塊主要包括:電源模塊、可編程邏輯器件模塊、微處理器模塊、靜態RAM模塊以及觸摸屏控制模塊。其中微控制器模塊采用C語言編程,實現對液晶屏得數據傳以及其它控制功能,可編程邏輯器件(FPGA)模塊采用VHDL語言編程,實現對屏的時序控制,最終實現對液晶屏圖像顯示的控制。最后通過對使用該控制板點亮的液晶屏進行光學測試驗證了這種設計方案的可靠型和穩定性。 本設計具有較大的實用價值,可為以后液晶屏控制系統的研制提供參考。
上傳時間: 2013-07-22
上傳用戶:s藍莓汁
隨著消費類電子產業的蓬勃發展,越來越多的嵌入式電子產品走進了千家萬戶。電腦的形態也不再局限于以前的PC機,各式各樣的嵌入式系統出現在了眾多的行業和應用中,其中ARM和Linux結合的產品在市場上最受青睞。ARM由于其低功耗、高性能、小體積、低成本受到了越來越廣泛的重視,成為眾多公司產品開發的主流硬件。而Linux則因其開放的源代碼,可裁剪的內核,便利的開發環境,各硬件平臺的通用性,逐漸成為嵌入式開發的主流操作系統。本課題的嵌入式MP3設計就是基于ARM和linux平臺的。 @@ 本課題實現了一個完整的嵌入式系統,選用zq2410開發板為目標平臺,linux作為目標操作系統,在這樣的軟硬件環境下研究實現MP3播放器。 @@ 文章首先綜述了嵌入式系統開發方法,介紹了ARM處理器及其特點,Linux操作系統,嵌入式系統的開發模式以及如何搭建交叉開發環境,然后介紹了所選硬件平臺zq2410目標板的各種資源,在系統軟件開發中,介紹Uboot、Linux的裁剪和移植,根文件系統的制作以及核心驅動程序的開發,應用程序開發中,介紹了MP3的原理,移植Madplay MP3播放器,最后成功對Madplay播放器實現了綜合控制。 @@關鍵詞:嵌入式;ARM; Linux;驅動程序;MP3;
上傳時間: 2013-05-26
上傳用戶:lo25643
隨著二十一世紀的到來,人類進入了后PC時代。在這一階段,嵌入式技術得到了飛速發展和廣泛應用。目前,嵌入式技術及其產品已廣泛應用于智能家用電器、智能建筑、儀器儀表、通訊產品、工業控制、掌上型電腦、各種智能IC卡的應用等等。將嵌入式系統應用于多媒體移動終端,充分發揮了嵌入式系統的低功耗、集成度高、可擴充能力強等特點,可以達到集移動、語音、圖像等各種功能于一身的效果。基于以上背景,本文提出了一種基于嵌入式Linux的多媒體播放器設計方案。 本文首先詳細分析了ARM體系結構,研究了嵌入式Linux操作系統在ARM9微處理器的移植技術,包括交叉編譯環境的建立、引導裝載程序應用、移植嵌入式Linux內核及建立根文件系統,并且實現了嵌入式Linux到EP9315開發板的移植。 由于嵌入式系統本身硬件條件的限制,常用在PC機的圖形用戶界面GUI系統不適合在其上運行。為此,本文選擇了Qt/Embedded作為研究對象,在對其體系結構等方面進行研究基礎上,實現了Qt/Embedded到EP9315開發板的移植,完成了嵌入式圖形用戶界面開發,使得系統擁有良好的操作界面。 針對現今MP3文件格式廣泛流行的特點,本文設計了MP3播放器。在深入研究了MP3文件編碼原理的基礎上,詳細論述了播放器的設計過程,沒有使用硬件解碼方案,采用了軟件解碼,降低了系統開發成本:在視頻播放方面,本文實現了Linux系統下的通用媒體播放器——Mplayer到EP9315開發板的移植。通過對音頻數據輸出的研究,解決了Mplayer播放聲音不正常的問題,實現了一個集音樂和視頻播放于一體的嵌入式多媒體播放系統。 最后,總結了論文所做的工作,指出了嵌入式多媒體播放器所需要進一步解決和完善的問題。
上傳時間: 2013-04-24
上傳用戶:梧桐
軟件無線電思想的出現帶來了接收機實現方式的革新。隨著近年來軟件無線電理論和應用趨于成熟與完善,軟件無線電技術已經被越來越廣泛地應用于無線通信系統和電子測量測試儀器中。數字下變頻技術作為軟件無線電的核心技術之一,在頻譜分析儀中也得到了越來越普遍的應用。 本人參與的手持式頻譜分析儀項目采用的是中頻數字化實現方式,可滿足輕巧,可重配置和低功耗的需求。數字化中頻的關鍵部件數字下變頻器DDC采用的是Intersil公司的ISL5216,這個器件和高性能FPGA共同組成手持頻譜儀的數字信號處理前端。這個數字前端就手持頻譜分析儀來說存在一定的局限性,ISL5216的信號處理帶寬單通道為1 MHz,4個通道級聯為3MHz,未能滿足譜儀分析帶寬日益增加的需求;系統集成度不高,ISL5216的功能要是集成到FPGA,可進一步提高系統集成度,降低物料成本和系統功耗。基于以上兩個方面的考慮,現正以手持頻譜分析儀項目為依托,基于Xilinx Spartan3A-DSP系列FPGA實現高速高處理帶寬的DDC。 本論文首先描述了數字下變頻基本理論和結構,對完成各級數字信號處理所涉及的數字正交變換、CORDIC算法、CIC、HB、多相濾波等關鍵算法做了適當介紹;然后介紹了當前主流FPGA的數字信號處理特性和其內部的DSP資源。接著詳細描述了數控振蕩器NCO、復數數字混頻器MIXER、5級CIC濾波器、5級HB濾波器和255階可編程FIR的設計和實現,并對各個模塊的不同實現方式作了對比和仿真測試數據作了分析。最后介紹了所設計DDC在手持頻譜分析儀中的主要應用。
上傳時間: 2013-04-24
上傳用戶:a155166
數字D類音頻放大器,也叫數字脈沖調制放大器,具有效率高,低電壓,低失真的特點,在低成本,高性能的消費類產品特別是便攜式設備中得到越來越廣泛的應用。數字D類放大器包括數字脈沖寬度調制(PWM)和輸出級(含低通濾波器)兩個部分,數字PWM又包括兩個部分,采樣處理和脈沖產生。傳統的采樣處理算法運算復雜,硬件實現成本高,面積大,從而導致功耗也大,不適合當今向低功耗發展的趨勢。 本文在傳統算法的基礎上提出了一種新的算法,該算法不包括乘法或者除法這些計算復雜和非常消耗硬件資源的單元,只含加法和減法運算。在推導出該算法的傅立葉表達式后,在MATLAB的simulink中建立系統模型進行仿真以驗證算法的可行性,在輸入信號頻率為1kHZ,采樣頻率為48kHZ,電源電壓為10V,輸出負載為4Ω的條件下,得到的總諧波失真為0.12%,符合D類放大器的性能要求。本文還在基于Xilinx公司的Spartan-3系列FPGA的基礎上實現了該算法的電路結構,綜合結果表明,實現基于本文算法的數字D類音頻系統所需要的硬件資源大大減少,從而減少了功耗。 關鍵詞:D類放大器;脈沖寬度調制;采樣算法;數字音頻放大器;FPGA
上傳時間: 2013-07-19
上傳用戶:zhuoying119
目前對數字化音頻處理的具體實現主要集中在以DSP或專用ASIC芯片為核心的處理平臺的開發方面,存在著并行處理性能差,系統升級和在線配置不靈活等缺點。另一方面現有解決方案的設計主要集中于處理器芯片,而對于音頻編解碼芯片的關注度較低,而且沒有提出過從芯片層到PCB板層的完整設計思路。本文針對上述問題對數字化音頻處理平臺進行了研究,主要內容包括: 1、提出了基于FPGA的通用音頻處理平臺,該方案有別于現有的基于MCU、DSP和其它專用ASIC芯片的方案,論證了基于FPGA的音頻處理系統的結構及設計工作流程,并對嵌入式音頻處理系統專門進行了研究。 2、提出了從芯片層到PCB板層的完整設計思路,并將設計思路得以實現。完成了FPGA的設計及實現過程,包括:系統整體分析,設計流程分析,配置模塊和數據通信模塊的RTL實現等;解決了FPGA與音頻編解碼芯片TLV320AIC23B之間接口不匹配問題;給出配置和數據通信模塊的功能方框圖;從多個角度完善PCB板設計,給出了各個系統組成部分的詳細設計方案和硬件電路原理圖,并附有PCB圖。 3、建立了實驗和分析環境,完成了各項實驗和分析工作,主要包括:PCB板信號完整性分析和優化,FPGA系統中各個功能模塊的實驗與分析等。實驗和分析結果論證了系統設計的合理性和實用性。 本文的研究與實現工作通過實驗和分析得到了驗證。結果表明,本文提出的由FPGA和音頻編解碼芯片TLV320AIC23B組成的數字化音頻處理系統完全可以實現音頻信號的數字化處理,從而可以將FPGA在數字信號處理領域的優點充分發揮于音頻信號處理領域。
上傳時間: 2013-04-24
上傳用戶:lanwei