現代交流調速系統中,永磁同步電機(PMSM)由于其良好的性能,正得到越來越廣泛地應用。永磁同步電機的控制策略有很多,不同的控制策略各有千秋。有的滿足了高性能要求,但成本卻很高;有的滿足了硬件低成本要求,但軟件算法非常復雜、或者性能不理想,等等。因此,針對實際的應用場合,開發出性能價格比優越的控制器系統是非常有價值的。 本課題就是基于此思想,兼顧硬件成本和軟件可行性,運用低成本策略、較優的軟件算法設計出雙閉環控制器系統,在低成本傳感器條件下實現了永磁同步電機正弦波驅動控制。 本文根據永磁同步電機磁場定向下的空間矢量數學模型,對其控制所需的位置、速度和電流參數展開分析。提出了基于離散位置信號進行位置預估的原理,并分析了復雜工況下位置信號的矯正問題。利用BLDC方式與SVPWM方式的轉換,解決了肩動過程中永磁同步電機脈動和失步問題。分析了基于英飛凌XC164CM單片機系統直流側電阻采樣計算相電流原理。設計了基于英飛凌XC164CM單片機的控制系統,外圍功率驅動電路以及過電流保護等電路。編制了基于離散位置信號的永磁同步電機電壓空間矢量(SVPWM)控制策略的C語言程序,完成了軟件和系統的調試。 最后,進行了一系列的實驗論證,并取得了理想的效果。
上傳時間: 2013-04-24
上傳用戶:gaorxchina
單片機在顯示漢字的時候,需要提供漢字的字模,該軟件可以很方便的提供單片機字模的行列點陣
上傳時間: 2013-04-24
上傳用戶:zm7516678
MEGA16讀AD7705程序...AD7705精度在16位
上傳時間: 2013-04-24
上傳用戶:1406054127
51單片機驅動16×16LED點陣顯示動畫漢字匯編程序
上傳時間: 2013-05-25
上傳用戶:lx9076
Sigma-Delta A/D轉換器利用過采樣,噪聲整形和數字濾波技術,有效衰減了輸出信號帶內的量化噪聲,提高了信噪比。與傳統的Nyquist轉換器相比,它降低了對模擬電路性能指標和元件精度的要求,簡化了模擬電路的設計,降低了生產成本。 本論文在對Sigma-Delta A/D轉換器原理研究的基礎上,基于TSMC0.18um工藝,采用1.8V工作電源,128倍的過采樣率,6.4MHz的采樣頻率,設計了一個主要應用于音頻信號處理的Sigma-Delta A/D轉換器,分辨率達到16位。在調制器的設計中,本文采用了多級噪聲整形MASH(2-1)級聯調制器結構,同時,考慮了各種非理想因素對系統性能的影響,在SDtoolbox工具的幫助下使用Simulink進行調制器系統設計。并使用Cadence Spectre對模塊電路進行設計仿真,包括運放,比較器,帶隙基準電壓源,CMOS開關,非交疊時鐘產生電路等。在數字抽取濾波器的設計中,采用了分級抽取技術,使用MATLAB軟件中的SPTool和FDATool工具對各級抽取濾波器進行優化設計。并在原有的濾波器算法的基礎上,采用了CIC濾波器和半帶濾波器,設計出了運算量和存儲量都相對少的三級抽取濾波器系統,大大降低了功耗和面積。 論文的仿真結果表明,所設計的Sigma-Delta A/D轉換器信噪比達到102.3dB,滿足系統需要的16位精度要求。 關鍵詞:Sigma-Ddta; 信噪比; 多級噪聲整形; 數字抽取濾波器
標簽: SigmaDelta 音頻 模數轉換器
上傳時間: 2013-06-27
上傳用戶:songyuncen
勵磁系統是電力系統控制的重要組成部分,它直接影響著發電機的運行可靠性、經濟性和電力系統運行的穩定性。勵磁系統性能的優化與控制策略的研究,對發電機乃至整個電力系統的安全運行具有決定性的意義。 本文針對300MW同步發電機的技術特點,全面論述了勵磁系統主電路拓撲及輔助電路的工作原理。為提高勵磁系統的控制精度與實時性,本文以16位DSP為控制核心,對勵磁調節單元軟硬件的實現進行研究,以滿足發電機在不同運行工況下對勵磁系統控制性能的要求。 其次,本文在詳細闡述PID+PSS控制和線性最優勵磁控制理論的基礎上,客觀分析了兩種控制方式的優點與不足,綜合二者的優點引出了綜合勵磁控制的研究方法并在微機上成功實現。通過實驗發現,綜合勵磁控制器的性能更優越,其提高了勵磁系統的控制精度,改善了機組運行的穩定性。同時針對單參量PSS存在反調的不足,進行了算法改進,給出了加速功率型PSS的數學推理與軟件實現;根據機組的運行結果可知,該算法的改進不僅解決了傳統PSS的反調問題,而且優化了PSS抑制低頻振蕩的性能。 最后,本文利用發電機park微分方程,推導了發電機起勵與滅磁的數學方程。在Matlab/Simulink仿真環境下,建立了起勵與滅磁的仿真模型。給出了發電機自并起勵、他勵起勵和故障滅磁的仿真結果,并對結果進行客觀地分析,得出了有用的結論。
上傳時間: 2013-04-24
上傳用戶:SimonQQ
本文提出了一種基于USB和FPGA的高性能數據采集模塊USB12016(USB總線,A/D垂直分辨率為12位,存儲容量為16兆)的軟硬件設計與實現方法。該數據采集卡包括模擬輸入、A/D轉換、數據緩存、FPGA控制電路和USB總線接口等,在一張卡上實現了8通道模擬信號調理、采集、處理,并可實現多卡同步觸發采集,具有高精度,低噪聲,低失真和測試信號范圍寬的特點。USB12016配有系統驅動控制程序軟件,在Windows9X/2000版本的操作平臺下運行,控制面板完全是虛擬儀器軟面板,圖形化界面十分友好。USB12016是USB接口技術、FPGA技術和嵌入式技術融為一體的結晶,已成功應用于軍事測控領域。
上傳時間: 2013-06-12
上傳用戶:CETM008
作為電子類專業學生,實驗是提高學生對所學知識的印象以及發現問題和解決問題的能力,增加學生動手能力的必須環節。本設計的目的就是開發一套滿足學生實驗需求的信號源,基于此目的本信號源并不需要突出的性能,但經濟上要求低成本,同時要求操作簡單,能夠輸出多種波形,并且利于學生在此平臺上認識信號源原理,同時方便在此平臺上進行拓展開發。 設計中運用虛擬儀器技術將計算機屏幕作為儀器面板,采用EPP接口,同時在FPGA上開發控制電路,為后續開發留下了空間,同時節省了成本。本設計采用地址線16位,數據線12位的靜態RAM作為信號源的波形存儲器,后端采用兩種濾波類型對需要濾波的信號進行濾波。啟動信號時軟件需要先將波形數據預存在存儲器中便于調用,最后得到的結果基本滿足教學實驗的需求。 本文結構上首先介紹了直接采用DDS芯片制作信號源的利弊,及作者采用這種設計的初衷,然后介紹了信號源的整體結構,總體模塊。以下章節首先介紹FPGA內部設計,包括總體結構和幾大部分模塊,包括:時鐘產生電路,相位累加器,數據輸入控制電路,濾波器控制電路,信號源啟動控制電路。 然后介紹了其他模塊的設計,包括存儲器選擇,幅度控制電路的設計以及濾波器電路的設計,本設計的幅度控制采用兩級DA級聯,以及后端電阻分壓網絡調節的方式進行設計,提高了幅度調節的范圍。對于濾波器的設計,依據不同的信號頻率,分成了4個部分,對于500K以下的信號采用的是二階巴特沃斯有源低通濾波,對于500K以上至5M以下信號采用的五階RC低通濾波器。 在軟件設計部分,分成兩個部分,對于底層驅動程序采用以Labwindows/CVI為平臺進行開發,利用其編譯和執行速度快,并且和LabVIEW能夠很好連接的特性。對于上層控制軟件,采用以LabVIEW為平臺進行開發,充分利用其圖化設計,易于擴展。 論文最后對所做工作進行了總結,提出了進一步改進的方向。
上傳時間: 2013-04-24
上傳用戶:afeiafei309
現代通信朝著全網IP化的進程逐步發展,越來越多的通信需要IP路由查找;同時光纖技術的發展,使得比特速率達到了20Gbps,路由技術成了整個通信系統的瓶頸,迫切需要一種具有高查找性能,低成本的路由算法,能夠適應大規模應用。 本文研究了一種高性能、低成本的路由算法。在四分支并行路由查找算法的基礎上,實現了雙分支并行,每個分支流水查找的16-8-8路由算法。該算法由三級表構成,長度小于16的前綴通過擴展成為長度16的前綴存儲在第一級表中;長度小于24位的前綴通過擴展成為長度24的前綴存儲在前兩級表中;長度大于24的前綴則通過專門的存儲空間進行存儲。將IP路由的二維查找轉化為一維精確查找,每次查找最多訪問存儲器3次,就可以查得下一跳的路由信息。使用Verilog語言實現了本文提出的算法,并對算法進行了功能仿真。為了實現低成本,該算法采用了FPGA和SSRAM的硬件結構實現。 功能仿真表明本文設計的算法查找速度能適應20Gbps的接口轉發速率。
上傳時間: 2013-04-24
上傳用戶:金宜
生成自定義的國標一二級漢字庫0.使用PCTOLCD的各種調整功能調整出您需要的文字樣式,如字體,字樣(下劃,傾斜,加 粗),大小(各種點陣大小的字體,可鎖定點陣本身大小(如16*16),然后在這個固定的點陣大小 內調節文字的大小(例如在16*16的點陣中居中顯示12*12大小的漢字). 1.使用“導入文本”的按鈕 2.點右下角"生成國標漢字庫"按鈕. 3.選擇字庫文件名后單擊確定 4.耐心等待一段時間后既得到生成的漢字庫(時間視具體機器而定).
標簽: 字模軟件
上傳時間: 2013-04-24
上傳用戶:yangmars