亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

升壓充電

  • 自制電瓶充電器(我的實(shí)做經(jīng)驗(yàn))

    接連充壞了兩個(gè)電瓶 所以才參考朋友提供的充電機(jī)復(fù)制出來的 如此就不再充壞電瓶了.

    標(biāo)簽: 電瓶 充電器 經(jīng)驗(yàn)

    上傳時(shí)間: 2013-11-09

    上傳用戶:13162218709

  • PCB阻抗匹配計(jì)算工具(附教程)

    附件是一款PCB阻抗匹配計(jì)算工具,點(diǎn)擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計(jì)算方法,連板的排法和PCB聯(lián)板的設(shè)計(jì)驗(yàn)驗(yàn)。 PCB設(shè)計(jì)的經(jīng)驗(yàn)建議:       1.一般連板長寬比率為1:1~2.5:1,同時(shí)注意For FuJi Machine:a.最大進(jìn)板尺寸為:450*350mm,       2.針對(duì)有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位.     3.連板方向以同一方向?yàn)閮?yōu)先,考量對(duì)稱防呆,特殊情況另作處理.     4.連板掏空長度超過板長度的1/2時(shí),需加補(bǔ)強(qiáng)邊.       5.陰陽板的設(shè)計(jì)需作特殊考量.       6.工藝邊需根據(jù)實(shí)際需要作設(shè)計(jì)調(diào)整,軌道邊一般不少於6mm,實(shí)際中需考量板邊零件的排布,軌道設(shè)備正常卡壓距離為不少於3mm,及符合實(shí)際要求下的連板經(jīng)濟(jì)性.       7.FIDUCIAL MARK或稱光學(xué)定位點(diǎn),一般設(shè)計(jì)在對(duì)角處,為2個(gè)或4個(gè),同時(shí)MARK點(diǎn)面需平整,無氧化,脫落現(xiàn)象;定位孔設(shè)計(jì)在板邊,為對(duì)稱設(shè)計(jì),一般為4個(gè),直徑為3mm,公差為±0.01inch.       8.V-cut深度需根據(jù)連板大小及基板板厚考量,角度建議為不少於45°.       9.連板設(shè)計(jì)的同時(shí),需基於基板的分板方式考量<人工(治具)還是使用分板設(shè)備>.  10.使用針孔(郵票孔)聯(lián)接:需請(qǐng)考慮斷裂后的毛刺,及是否影響COB工序的Bonding機(jī)上的夾具穩(wěn)定工作,還應(yīng)考慮是否有無影響插件過軌道,及是否影響裝配組裝. 

    標(biāo)簽: PCB 阻抗匹配 計(jì)算工具 教程

    上傳時(shí)間: 2014-12-31

    上傳用戶:sunshine1402

  • E6配置及制冷劑充注量對(duì)照表的指引[1]

    j

    標(biāo)簽: 制冷劑 對(duì)照表

    上傳時(shí)間: 2014-12-31

    上傳用戶:趙一霞a

  • 自制電瓶充電器(我的實(shí)做經(jīng)驗(yàn))

    接連充壞了兩個(gè)電瓶 所以才參考朋友提供的充電機(jī)復(fù)制出來的 如此就不再充壞電瓶了.

    標(biāo)簽: 電瓶 充電器 經(jīng)驗(yàn)

    上傳時(shí)間: 2014-01-13

    上傳用戶:qiulin1010

  • PCB阻抗匹配計(jì)算工具(附教程)

    附件是一款PCB阻抗匹配計(jì)算工具,點(diǎn)擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計(jì)算方法,連板的排法和PCB聯(lián)板的設(shè)計(jì)驗(yàn)驗(yàn)。 PCB設(shè)計(jì)的經(jīng)驗(yàn)建議:       1.一般連板長寬比率為1:1~2.5:1,同時(shí)注意For FuJi Machine:a.最大進(jìn)板尺寸為:450*350mm,       2.針對(duì)有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位.     3.連板方向以同一方向?yàn)閮?yōu)先,考量對(duì)稱防呆,特殊情況另作處理.     4.連板掏空長度超過板長度的1/2時(shí),需加補(bǔ)強(qiáng)邊.       5.陰陽板的設(shè)計(jì)需作特殊考量.       6.工藝邊需根據(jù)實(shí)際需要作設(shè)計(jì)調(diào)整,軌道邊一般不少於6mm,實(shí)際中需考量板邊零件的排布,軌道設(shè)備正常卡壓距離為不少於3mm,及符合實(shí)際要求下的連板經(jīng)濟(jì)性.       7.FIDUCIAL MARK或稱光學(xué)定位點(diǎn),一般設(shè)計(jì)在對(duì)角處,為2個(gè)或4個(gè),同時(shí)MARK點(diǎn)面需平整,無氧化,脫落現(xiàn)象;定位孔設(shè)計(jì)在板邊,為對(duì)稱設(shè)計(jì),一般為4個(gè),直徑為3mm,公差為±0.01inch.       8.V-cut深度需根據(jù)連板大小及基板板厚考量,角度建議為不少於45°.       9.連板設(shè)計(jì)的同時(shí),需基於基板的分板方式考量<人工(治具)還是使用分板設(shè)備>.  10.使用針孔(郵票孔)聯(lián)接:需請(qǐng)考慮斷裂后的毛刺,及是否影響COB工序的Bonding機(jī)上的夾具穩(wěn)定工作,還應(yīng)考慮是否有無影響插件過軌道,及是否影響裝配組裝. 

    標(biāo)簽: PCB 阻抗匹配 計(jì)算工具 教程

    上傳時(shí)間: 2013-10-15

    上傳用戶:3294322651

  • E6配置及制冷劑充注量對(duì)照表的指引[1]

    j

    標(biāo)簽: 制冷劑 對(duì)照表

    上傳時(shí)間: 2013-11-24

    上傳用戶:牧羊人8920

  • 電子工程師創(chuàng)新設(shè)計(jì)必備寶典之FPGA開發(fā)全攻略

    2008年,我參加了幾次可編程器件供應(yīng)商舉辦的技術(shù)研討會(huì),讓我留下深刻印象的是參加這些研討會(huì)的工程師人數(shù)之多,簡直可以用爆滿來形容,很多工程師聚精會(huì)神地全天聽講,很少出現(xiàn)吃完午飯就閃人的現(xiàn)象,而且工程師們對(duì)研討會(huì)上展出的基于可編程器件的通信、消費(fèi)電子、醫(yī)療電子、工業(yè)等解決方案也有濃厚的興趣,這和其他器件研討會(huì)形成了鮮明的對(duì)比。 Garnter和iSuppli公布的數(shù)據(jù)顯示:2008年,全球半導(dǎo)體整體銷售出現(xiàn)25年以來首次萎縮現(xiàn)象,但是,可編程器件卻還在保持了增長,預(yù)計(jì)2008年可編程邏輯器件(PLD)市場銷售額增長7.6%,可編程器件的領(lǐng)頭羊美國供應(yīng)商賽靈思公司2008年?duì)I業(yè)收入預(yù)計(jì)升6.5%!在全球經(jīng)濟(jì)危機(jī)的背景下,這是非常驕人的業(yè)績!也足見可編程器件在應(yīng)用領(lǐng)域的熱度沒有受到經(jīng)濟(jì)危機(jī)的影響!這可能也解釋了為什么那么多工程師對(duì)可編程器件感興趣吧。 在與工程師的交流中,我發(fā)現(xiàn),很多工程師非常需要普及以FPGA為代表的可編程器件的應(yīng)用開發(fā)知識(shí),也有很多工程師苦于進(jìn)階無門,缺乏專業(yè)、權(quán)威性的指導(dǎo),在Google上搜索后,我發(fā)現(xiàn)很少有幫助工程師設(shè)計(jì)的FPGA電子書,即使有也只是介紹一些概念性的基礎(chǔ)知識(shí),缺乏實(shí)用性和系統(tǒng)性,于是,我萌生了出版一本指導(dǎo)工程師FPGA應(yīng)用開發(fā)電子書的想法,而且這個(gè)電子書要突出實(shí)用性,讓大家都可以免費(fèi)下載,并提供許多技巧和資源信息,很高興美國賽靈思公司對(duì)這個(gè)想法給予了大力支持,賽靈思公司亞太區(qū)市場經(jīng)理張俊偉小姐和高級(jí)產(chǎn)品經(jīng)理梁曉明先生對(duì)電子書提出了寶貴的意見,并提供了大量FPGA設(shè)計(jì)資源,也介紹了一些FPGA設(shè)計(jì)高手參與了電子書的編撰,很短的時(shí)間內(nèi),一個(gè)電子書項(xiàng)目團(tuán)隊(duì)組建起來,北京郵電大學(xué)的研究生田耘先生和賽靈思公司上海辦事處的蘇同麒先生等人都參與了電子書的編寫,他們是有豐富設(shè)計(jì)經(jīng)驗(yàn)的高手,在大家的共同努力下,這本凝結(jié)著智慧的FPGA電子書終于和大家見面了!我希望這本電子書可以成為對(duì)FPGA有興趣或正在使用FPGA進(jìn)行開發(fā)的工程師的手頭設(shè)計(jì)寶典之一,也希望這個(gè)電子書可以對(duì)工程師們學(xué)習(xí)FPGA開發(fā)和進(jìn)階有實(shí)用的幫助!如果可能,未來我們還將出版后續(xù)版本!

    標(biāo)簽: FPGA 電子工程師 創(chuàng)新設(shè)計(jì) 寶典

    上傳時(shí)間: 2013-11-10

    上傳用戶:wab1981

  • PLC在海上鉆井平臺(tái)應(yīng)急發(fā)電機(jī)組中的應(yīng)用

    可編程控制器在工業(yè)自動(dòng)化控制上得到越來越廣泛的應(yīng)用。鉆井平臺(tái)上時(shí)應(yīng)急發(fā)電機(jī)的自啟動(dòng)控制要求很高,PLC正好可以滿足要求,當(dāng)正常供電出現(xiàn)故障時(shí),應(yīng)急機(jī)組能在45秒內(nèi)啟動(dòng),自動(dòng)升速、自動(dòng)合閘,向應(yīng)急負(fù)載供電,進(jìn)免事故的發(fā)生。根據(jù)設(shè)計(jì)要求和輸入輸出的分配,系統(tǒng)選用小型的5200可編程序控制器加上外圍執(zhí)行繼電器構(gòu)成,其最大特點(diǎn)是可以根據(jù)實(shí)際需要隨時(shí)修改程序,提高系統(tǒng)適用性。〔關(guān) 鍵 詞 」PLC;應(yīng)急發(fā)電機(jī);應(yīng)急電網(wǎng);自啟動(dòng);梯形圖;PLC編程

    標(biāo)簽: PLC 發(fā)電機(jī)組 中的應(yīng)用

    上傳時(shí)間: 2013-11-03

    上傳用戶:磊子226

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測試點(diǎn)供工廠ICT 測試治具使用ICT 測試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測試用之TEST PAD(測試點(diǎn)),其原則如下:1. 一般測試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測試點(diǎn)最小可至30mil.測試點(diǎn)與元件PAD 的距離最小為40mil。2. 測試點(diǎn)與測試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測試點(diǎn)必須均勻分佈於PCB 上,避免測試時(shí)造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-11-17

    上傳用戶:cjf0304

  • IC封裝製程簡介(IC封裝制程簡介)

    半導(dǎo)體的產(chǎn)品很多,應(yīng)用的場合非常廣泛,圖一是常見的幾種半導(dǎo)體元件外型。半導(dǎo)體元件一般是以接腳形式或外型來劃分類別,圖一中不同類別的英文縮寫名稱原文為   PDID:Plastic Dual Inline Package SOP:Small Outline Package SOJ:Small Outline J-Lead Package PLCC:Plastic Leaded Chip Carrier QFP:Quad Flat Package PGA:Pin Grid Array BGA:Ball Grid Array         雖然半導(dǎo)體元件的外型種類很多,在電路板上常用的組裝方式有二種,一種是插入電路板的銲孔或腳座,如PDIP、PGA,另一種是貼附在電路板表面的銲墊上,如SOP、SOJ、PLCC、QFP、BGA。    從半導(dǎo)體元件的外觀,只看到從包覆的膠體或陶瓷中伸出的接腳,而半導(dǎo)體元件真正的的核心,是包覆在膠體或陶瓷內(nèi)一片非常小的晶片,透過伸出的接腳與外部做資訊傳輸。圖二是一片EPROM元件,從上方的玻璃窗可看到內(nèi)部的晶片,圖三是以顯微鏡將內(nèi)部的晶片放大,可以看到晶片以多條銲線連接四周的接腳,這些接腳向外延伸並穿出膠體,成為晶片與外界通訊的道路。請(qǐng)注意圖三中有一條銲線從中斷裂,那是使用不當(dāng)引發(fā)過電流而燒毀,致使晶片失去功能,這也是一般晶片遭到損毀而失效的原因之一。   圖四是常見的LED,也就是發(fā)光二極體,其內(nèi)部也是一顆晶片,圖五是以顯微鏡正視LED的頂端,可從透明的膠體中隱約的看到一片方型的晶片及一條金色的銲線,若以LED二支接腳的極性來做分別,晶片是貼附在負(fù)極的腳上,經(jīng)由銲線連接正極的腳。當(dāng)LED通過正向電流時(shí),晶片會(huì)發(fā)光而使LED發(fā)亮,如圖六所示。     半導(dǎo)體元件的製作分成兩段的製造程序,前一段是先製造元件的核心─晶片,稱為晶圓製造;後一段是將晶中片加以封裝成最後產(chǎn)品,稱為IC封裝製程,又可細(xì)分成晶圓切割、黏晶、銲線、封膠、印字、剪切成型等加工步驟,在本章節(jié)中將簡介這兩段的製造程序。

    標(biāo)簽: 封裝 IC封裝 制程

    上傳時(shí)間: 2013-11-04

    上傳用戶:372825274

主站蜘蛛池模板: 五常市| 普定县| 壤塘县| 河北区| 临高县| 永昌县| 白河县| 金门县| 汾阳市| 赞皇县| 莒南县| 广德县| 察雅县| 新余市| 庆元县| 祁门县| 安平县| 威远县| 郎溪县| 榆林市| 大邑县| 河源市| 红原县| 若羌县| 晴隆县| 安西县| 堆龙德庆县| 天峨县| 永定县| 辉县市| 铜陵市| 彩票| 天柱县| 沅陵县| 雷波县| 新密市| 枣阳市| 滨州市| 略阳县| 鹿邑县| 五指山市|