上帝擲骰子嗎——量子物理史話是一本量子物理方面的科普著作。
標(biāo)簽: 量子 物理
上傳時(shí)間: 2013-04-24
上傳用戶:vvbvvb123
使用VHDL語(yǔ)言編寫(xiě)的A/D轉(zhuǎn)換程序,可在FPGA平臺(tái)使用
標(biāo)簽: VHDL 語(yǔ)言 編寫(xiě) 程序
上傳時(shí)間: 2013-08-06
上傳用戶:杏簾在望
]本文介紹了如何利用CPLD(復(fù)雜可編程邏輯器件)與單片機(jī)的結(jié)合實(shí)現(xiàn)并行I/\r\nO(輸入/輸出)接口的擴(kuò)展。該設(shè)計(jì)與用8255做并行I/O接口相比,與單片機(jī)軟件完全兼容,\r\n同時(shí)擁有速度快,功耗低,價(jià)格便宜,使用靈活等特點(diǎn)
標(biāo)簽: CPLD 如何利用 單片機(jī) 并行
上傳時(shí)間: 2013-08-14
上傳用戶:xa_lgy
:針對(duì)現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)芯片的特點(diǎn),研究FPGA中雙向端口I/O的設(shè)計(jì),同時(shí)給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計(jì)方法,選用Xilinx的Spartan2E芯片設(shè)計(jì)一個(gè)多通道圖像信號(hào)處理系統(tǒng)。
標(biāo)簽: FPGA 雙向端口
上傳時(shí)間: 2013-08-17
上傳用戶:xiaoyunyun
針對(duì)嵌入式系統(tǒng)的底層網(wǎng)絡(luò)接口給出了一種由FPGA實(shí)現(xiàn)的以太網(wǎng)控制器的設(shè)計(jì)方法.該控制器能支持10Mbps和100Mbps的傳輸速率以及半雙工和全雙工模式,同時(shí)可提供MII接口,可并通過(guò)外接以太網(wǎng)物理層(PHY)芯片來(lái)實(shí)現(xiàn)網(wǎng)絡(luò)接入\r\n
標(biāo)簽: FPGA 嵌入式系統(tǒng) 以太網(wǎng)控制器 底層
上傳時(shí)間: 2013-08-18
上傳用戶:青春給了作業(yè)95
_Wiley_Synthesis_of_Arithmetic_Circuits_-_FPGA_ASIC_and_Embedded_Systems_(2006)_-_DDU一些硬體設(shè)計(jì)教學(xué)文件
標(biāo)簽: Wiley_Synthesis_of_Arithmetic_Cir FPGA_ASIC_and_Embedded_Systems cuits 2006
上傳時(shí)間: 2013-08-20
上傳用戶:lchjng
5分鐘學(xué)會(huì)使用CPLD,經(jīng)典資料,有想學(xué)習(xí)CPLD的朋友有福了
標(biāo)簽: CPLD 分
上傳時(shí)間: 2013-08-22
上傳用戶:xmsmh
基于CPLD-FPGA的半整數(shù)分頻器的設(shè)計(jì),用于設(shè)計(jì)EDA
標(biāo)簽: CPLD-FPGA 整數(shù) 分頻器
上傳時(shí)間: 2013-09-03
上傳用戶:pioneer_lvbo
半整數(shù)分頻器電路的VHDL源程序,供大家學(xué)習(xí)和討論。\r\n
標(biāo)簽: VHDL 源程序 整數(shù) 分頻器
上傳時(shí)間: 2013-09-04
上傳用戶:fdfadfs
D類(lèi)數(shù)字輸入放大器的簡(jiǎn)化系統(tǒng)設(shè)計(jì)
標(biāo)簽: 數(shù)字輸入放大器 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-11-04
上傳用戶:immanuel2006
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1