亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

可編程只讀存儲(chǔ)器

  • 占空比可調矩形波產生電路

    占空比可調矩形波產生電路 multisim仿真

    標簽: 矩形波 產生電路

    上傳時間: 2013-11-08

    上傳用戶:zhengjian

  • 帶有增益提高技術的高速CMOS運算放大器設計

    設計了一種用于高速ADC中的高速高增益的全差分CMOS運算放大器。主運放采用帶開關電容共模反饋的折疊式共源共柵結構,利用增益提高和三支路電流基準技術實現一個可用于12~14 bit精度,100 MS/s采樣頻率的高速流水線(Pipelined)ADC的運放。設計基于SMIC 0.25 μm CMOS工藝,在Cadence環境下對電路進行Spectre仿真。仿真結果表明,在2.5 V單電源電壓下驅動2 pF負載時,運放的直流增益可達到124 dB,單位增益帶寬720 MHz,轉換速率高達885 V/μs,達到0.1%的穩定精度的建立時間只需4 ns,共模抑制比153 dB。

    標簽: CMOS 增益提高 運算 放大器設計

    上傳時間: 2014-12-23

    上傳用戶:jiiszha

  • 適合過程控制應用的完全可編程通用模擬前端

      本電路針對過程控制應用提供一款完全可編程的通用模擬前端(AFE),支持2/3/4線RTD配置、帶冷結補償的熱電偶輸入、單極性和雙極性輸入電壓、4 mA至20 mA輸入,串行控制的8通道單刀單擲開關ADG1414用于配置選定的測量模式。

    標簽: 過程 控制應用 可編程 模擬前端

    上傳時間: 2013-10-23

    上傳用戶:taozhihua1314

  • 電子學名詞介紹

    電子學名詞1、 電阻率---又叫電阻系數或叫比電阻。是衡量物質導電性能好壞的一個物理量,以字母ρ表示,單位為歐姆*毫米平方/米。在數值上等于用那種物質做的長1米截面積為1平方毫米的導線,在溫度20C時的電阻值,電阻率越大,導電性能越低。則物質的電阻率隨溫度而變化的物理量,其數值等于溫度每升高1C時,電阻率的增加與原來的電阻電阻率的比值,通常以字母α表示,單位為1/C。2、 電阻的溫度系數----表示物質的電阻率隨溫度而變化的物理量,其數值等于溫度每升高1C時,電阻率的增加量與原來的電阻率的比值,通常以字母α表示,單位為1/C。3、 電導----物體傳導電流的本領叫做電導。在直流電路里,電導的數值就是電阻值的倒數,以字母ɡ表示,單位為歐姆。4、 電導率----又叫電導系數,也是衡量物質導電性能好壞的一個物理量。大小在數值上是電阻率的倒數,以字母γ表示,單位為米/歐姆*毫米平方。5、 電動勢----電路中因其他形式的能量轉換為電能所引起的電位差,叫做電動勢或者簡稱電勢。用字母E表示,單位為伏特。6、 自感----當閉合回路中的電流發生變化時,則由這電流所產生的穿過回路本身磁通也發生變化,因此在回路中也將感應電動勢,這現象稱為自感現象,這種感應電動勢叫自感電動勢。7、 互感----如果有兩只線圈互相靠近,則其中第一只線圈中電流所產生的磁通有一部分與第二只線圈相環鏈。當第一線圈中電流發生變化時,則其與第二只線圈環鏈的磁通也發生變化,在第二只線圈中產生感應電動勢。這種現象叫做互感現象。8、 電感----自感與互感的統稱。9、 感抗----交流電流過具有電感的電路時,電感有阻礙交流電流過的作用,這種作用叫做感抗,以Lx表示,Lx=2πfL。10、容抗----交流電流過具有電容的電路時,電容有阻礙交流電流過的作用,這種作用叫做容抗,以Cx表示,Cx=1/12πfc。11、脈動電流----大小隨時間變化而方向不變的電流,叫做脈動電流。12、振幅----交變電流在一個周期內出現的最大值叫振幅。13、平均值----交變電流的平均值是指在某段時間內流過電路的總電荷與該段時間的比值。正弦量的平均值通常指正半周內的平均值,它與振幅值的關系:平均值=0.637*振幅值。14、有效值----在兩個相同的電阻器件中,分別通過直流電和交流電,如果經過同一時間,它們發出的熱量相等,那么就把此直流電的大小作為此交流電的有效值。正弦電流的有效值等于其最大值的0.707倍。15、有功功率----又叫平均功率。交流電的瞬時功率不是一個恒定值,功率在一個周期內的平均值叫做有功功率,它是指在電路中電阻部分所消耗的功率,以字母P表示,單位瓦特。16、視在功率----在具有電阻和電抗的電路內,電壓與電流的乘積叫做視在功率,用字母Ps來表示,單位為瓦特。17、無功功率----在具有電感和電容的電路里,這些儲能元件在半周期的時間里把電源能量變成磁場(或電場)的能量存起來,在另半周期的時間里對已存的磁場(或電場)能量送還給電源。它們只是與電源進行能量交換,并沒有真正消耗能量。我們把與電源交換能量的速率的振幅值叫做無功功率。用字母Q表示,單位為芝。

    標簽: 電子學

    上傳時間: 2013-11-23

    上傳用戶:zhoujunzhen

  • 運算放大器中的虛斷虛短應用

      虛短和虛斷的概念   由于運放的電壓放大倍數很大,一般通用型運算放大器的開環電壓放大倍數都在80 dB以上。而運放的輸出電壓是有限的,一般在 10 V~14 V。因此運放的差模輸入電壓不足1 mV,兩輸入端近似等電位,相當于 “短路”。開環電壓放大倍數越大,兩輸入端的電位越接近相等。   “虛短”是指在分析運算放大器處于線性狀態時,可把兩輸入端視為等電位,這一特性稱為虛假短路,簡稱虛短。顯然不能將兩輸入端真正短路。   由于運放的差模輸入電阻很大,一般通用型運算放大器的輸入電阻都在1MΩ以上。因此流入運放輸入端的電流往往不足1uA,遠小于輸入端外電路的電流。故 通常可把運放的兩輸入端視為開路,且輸入電阻越大,兩輸入端越接近開路。“虛斷”是指在分析運放處于線性狀態時,可以把兩輸入端視為等效開路,這一特性 稱為虛假開路,簡稱虛斷。顯然不能將兩輸入端真正斷路。   在分析運放電路工作原理時,首先請各位暫時忘掉什么同向放大、反向放大,什么加法器、減法器,什么差動輸入……暫時忘掉那些輸入輸出關系的公式……這些東東只會干擾你,讓你更糊涂﹔也請各位暫時不要理會輸入偏置電流、共模抑制比、失調電壓等電路參數,這是設計者要考慮的事情。我們理解的就是理想放大器(其實在維修中和大多數設計過程中,把實際放大器當做理想放大器來分析也不會有問題)。

    標簽: 運算放大器 虛斷

    上傳時間: 2013-11-04

    上傳用戶:181992417

  • 時鐘分相技術應用

    摘要: 介紹了時鐘分相技術并討論了時鐘分相技術在高速數字電路設計中的作用。 關鍵詞: 時鐘分相技術; 應用 中圖分類號: TN 79  文獻標識碼:A   文章編號: 025820934 (2000) 0620437203 時鐘是高速數字電路設計的關鍵技術之一, 系統時鐘的性能好壞, 直接影響了整個電路的 性能。尤其現代電子系統對性能的越來越高的要求, 迫使我們集中更多的注意力在更高頻率、 更高精度的時鐘設計上面。但隨著系統時鐘頻率的升高。我們的系統設計將面臨一系列的問 題。 1) 時鐘的快速電平切換將給電路帶來的串擾(Crosstalk) 和其他的噪聲。 2) 高速的時鐘對電路板的設計提出了更高的要求: 我們應引入傳輸線(T ransm ission L ine) 模型, 并在信號的匹配上有更多的考慮。 3) 在系統時鐘高于100MHz 的情況下, 應使用高速芯片來達到所需的速度, 如ECL 芯 片, 但這種芯片一般功耗很大, 再加上匹配電阻增加的功耗, 使整個系統所需要的電流增大, 發 熱量增多, 對系統的穩定性和集成度有不利的影響。 4) 高頻時鐘相應的電磁輻射(EM I) 比較嚴重。 所以在高速數字系統設計中對高頻時鐘信號的處理應格外慎重, 盡量減少電路中高頻信 號的成分, 這里介紹一種很好的解決方法, 即利用時鐘分相技術, 以低頻的時鐘實現高頻的處 理。 1 時鐘分相技術 我們知道, 時鐘信號的一個周期按相位來分, 可以分為360°。所謂時鐘分相技術, 就是把 時鐘周期的多個相位都加以利用, 以達到更高的時間分辨。在通常的設計中, 我們只用到時鐘 的上升沿(0 相位) , 如果把時鐘的下降沿(180°相位) 也加以利用, 系統的時間分辨能力就可以 提高一倍(如圖1a 所示)。同理, 將時鐘分為4 個相位(0°、90°、180°和270°) , 系統的時間分辨就 可以提高為原來的4 倍(如圖1b 所示)。 以前也有人嘗試過用專門的延遲線或邏輯門延時來達到時鐘分相的目的。用這種方法產生的相位差不夠準確, 而且引起的時間偏移(Skew ) 和抖動 (J itters) 比較大, 無法實現高精度的時間分辨。 近年來半導體技術的發展, 使高質量的分相功能在一 片芯片內實現成為可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能優異的時鐘 芯片。這些芯片的出現, 大大促進了時鐘分相技術在實際電 路中的應用。我們在這方面作了一些嘗試性的工作: 要獲得 良好的時間性能, 必須確保分相時鐘的Skew 和J itters 都 比較小。因此在我們的設計中, 通常用一個低頻、高精度的 晶體作為時鐘源, 將這個低頻時鐘通過一個鎖相環(PLL ) , 獲得一個較高頻率的、比較純凈的時鐘, 對這個時鐘進行分相, 就可獲得高穩定、低抖動的分 相時鐘。 這部分電路在實際運用中獲得了很好的效果。下面以應用的實例加以說明。2 應用實例 2. 1 應用在接入網中 在通訊系統中, 由于要減少傳輸 上的硬件開銷, 一般以串行模式傳輸 圖3 時鐘分為4 個相位 數據, 與其同步的時鐘信號并不傳輸。 但本地接收到數據時, 為了準確地獲取 數據, 必須得到數據時鐘, 即要獲取與數 據同步的時鐘信號。在接入網中, 數據傳 輸的結構如圖2 所示。 數據以68MBös 的速率傳輸, 即每 個bit 占有14. 7ns 的寬度, 在每個數據 幀的開頭有一個用于同步檢測的頭部信息。我們要找到與它同步性好的時鐘信號, 一般時間 分辨應該達到1ö4 的時鐘周期。即14. 7ö 4≈ 3. 7ns, 這就是說, 系統時鐘頻率應在300MHz 以 上, 在這種頻率下, 我們必須使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型門延遲為340p s) , 如前所述, 這樣對整個系統設計帶來很多的困擾。 我們在這里使用鎖相環和時鐘分相技術, 將一個16MHz 晶振作為時鐘源, 經過鎖相環 89429 升頻得到68MHz 的時鐘, 再經過分相芯片AMCCS4405 分成4 個相位, 如圖3 所示。 我們只要從4 個相位的68MHz 時鐘中選擇出與數據同步性最好的一個。選擇的依據是: 在每個數據幀的頭部(HEAD) 都有一個8bit 的KWD (KeyWord) (如圖1 所示) , 我們分別用 這4 個相位的時鐘去鎖存數據, 如果經某個時鐘鎖存后的數據在這個指定位置最先檢測出這 個KWD, 就認為下一相位的時鐘與數據的同步性最好(相關)。 根據這個判別原理, 我們設計了圖4 所示的時鐘分相選擇電路。 在板上通過鎖相環89429 和分相芯片S4405 獲得我們所要的68MHz 4 相時鐘: 用這4 個 時鐘分別將輸入數據進行移位, 將移位的數據與KWD 作比較, 若至少有7bit 符合, 則認為檢 出了KWD。將4 路相關器的結果經過優先判選控制邏輯, 即可輸出同步性最好的時鐘。這里, 我們運用AMCC 公司生產的 S4405 芯片, 對68MHz 的時鐘進行了4 分 相, 成功地實現了同步時鐘的獲取, 這部分 電路目前已實際地應用在某通訊系統的接 入網中。 2. 2 高速數據采集系統中的應用 高速、高精度的模擬- 數字變換 (ADC) 一直是高速數據采集系統的關鍵部 分。高速的ADC 價格昂貴, 而且系統設計 難度很高。以前就有人考慮使用多個低速 圖5 分相技術應用于采集系統 ADC 和時鐘分相, 用以替代高速的ADC, 但由 于時鐘分相電路產生的相位不準確, 時鐘的 J itters 和Skew 比較大(如前述) , 容易產生較 大的孔徑晃動(Aperture J itters) , 無法達到很 好的時間分辨。 現在使用時鐘分相芯片, 我們可以把分相 技術應用在高速數據采集系統中: 以4 分相后 圖6 分相技術提高系統的數據采集率 的80MHz 采樣時鐘分別作為ADC 的 轉換時鐘, 對模擬信號進行采樣, 如圖5 所示。 在每一采集通道中, 輸入信號經過 緩沖、調理, 送入ADC 進行模數轉換, 采集到的數據寫入存儲器(M EM )。各個 采集通道采集的是同一信號, 不過采樣 點依次相差90°相位。通過存儲器中的數 據重組, 可以使系統時鐘為80MHz 的采 集系統達到320MHz 數據采集率(如圖6 所示)。 3 總結 靈活地運用時鐘分相技術, 可以有效地用低頻時鐘實現相當于高頻時鐘的時間性能, 并 避免了高速數字電路設計中一些問題, 降低了系統設計的難度。

    標簽: 時鐘 分相 技術應用

    上傳時間: 2013-12-17

    上傳用戶:xg262122

  • 集成運算放大器的應用

    實驗八 集成運算放大器一、實驗目的1.學習集成運算放大器的使用方法。2.掌握集成運算放大器的幾種基本運算方法。二、預習內容及要求集成運算放大器是具有高開環放大倍數的多級直接耦合放大電路。在它外部接上負反饋支路和一定的外圍元件便可組成不同運算形式的電路。本實驗只對反相比例、同相比例、反相加法和積分運算進行應用研究。1.圖1是反相比例運算原理圖。反相比例運算輸出電壓 和輸入電壓 的關系為:

    標簽: 集成運算放大器

    上傳時間: 2013-11-10

    上傳用戶:zuozuo1215

  • CMOS模擬開關工作原理

    開關在電路中起接通信號或斷開信號的作用。最常見的可控開關是繼電器,當給驅動繼電器的驅動電路加高電平或低電平時,繼電器就吸合或釋放,其觸點接通或斷開電路。CMOS模擬開關是一種可控開關,它不象繼電器那樣可以用在大電流、高電壓場合,只適于處理幅度不超過其工作電壓、電流較小的模擬或數字信號。 一、常用CMOS模擬開關引腳功能和工作原理  1.四雙向模擬開關CD4066  CD4066 的引腳功能如圖1所示。每個封裝內部有4個獨立的模擬開關,每個模擬開關有輸入、輸出、控制三個端子,其中輸入端和輸出端可互換。當控制端加高電平時,開關導通;當控制端加低電平時開關截止。模擬開關導通時,導通電阻為幾十歐姆;模擬開關截止時,呈現很高的阻抗,可以看成為開路。模擬開關可傳輸數字信號和模擬信號,可傳輸的模擬信號的上限頻率為40MHz。各開關間的串擾很小,典型值為-50dB。

    標簽: CMOS 模擬開關 工作原理

    上傳時間: 2013-10-27

    上傳用戶:bibirnovis

  • 一種DDS任意波形發生器的ROM優化方法

    提出了一種改進的基于直接頻率合成技術(DDS)的任意波形發生器在現場可編程門陣列(FPGA)上的實現方法。首先將三角波、正弦波、方波和升/降鋸齒波的波形數據寫入片外存儲器,當調用時再將相應的數據移入FPGA的片上RAM,取代分區塊的將所有類型波形數據同時存儲在片上RAM中的傳統方法;再利用正弦波和三角波的波形在4個象限的對稱性以及鋸齒波的線性特性,通過硬件反相器對波形數據和尋址地址值進行處理,實現了以1/4的數據量還原出精度不變的模擬信號,從而將整體的存儲量減小為原始設計方案的5%。經驗證,這種改進方法正確可行,能夠大大降低開發成本。

    標簽: DDS ROM 任意波形發生器

    上傳時間: 2013-12-25

    上傳用戶:日光微瀾

  • HDL的可綜合設計簡介

    本文簡單探討了verilog HDL設計中的可綜合性問題,適合HDL初學者閱讀     用組合邏輯實現的電路和用時序邏輯實現的   電路要分配到不同的進程中。   不要使用枚舉類型的屬性。   Integer應加范圍限制。    通常的可綜合代碼應該是同步設計。   避免門級描述,除非在關鍵路徑中。

    標簽: HDL 綜合設計

    上傳時間: 2013-10-21

    上傳用戶:smallfish

主站蜘蛛池模板: 龙泉市| 磐石市| 阜城县| 张家港市| 荆州市| 陕西省| 山阳县| 彩票| 广安市| 谷城县| 长春市| 乌兰浩特市| 临高县| 墨玉县| 南通市| 区。| 淮南市| 苗栗县| 蛟河市| 汉沽区| 桂东县| 临沭县| 额尔古纳市| 民丰县| 镇坪县| 揭西县| 睢宁县| 衡东县| 长海县| 页游| 微博| 呼图壁县| 高要市| 康平县| 明星| 雅安市| 新干县| 额尔古纳市| 娄烦县| 友谊县| 昌邑市|