LINUX2.4.x 連接跟蹤和地址轉換。,主要分析連接跟蹤和地址轉換在LINUX2.4.x中的實現,本文引用代碼是LINUX2.4.20。
標簽: LINUX 連接 地址轉換
上傳時間: 2016-11-08
上傳用戶:671145514
模擬分頁式虛擬存儲管理中硬件的地址轉換和缺頁中斷,以及選擇頁面調度算法處理缺頁中斷
標簽: 頁 模擬 分 中斷
上傳時間: 2013-11-29
上傳用戶:牛布牛
段頁式虛擬存儲管理的地址轉換程序,操作系統的課程設計,使用C++的控制臺程序,結構化的.
標簽: 程序 頁 虛擬 存儲管理
上傳時間: 2013-12-21
上傳用戶:jyycc
請求頁式存儲管理地址轉換模擬,通過編寫和調試存儲管理的模擬程序以加深對存儲管理方案的理解,熟悉虛存管理的各種頁面淘汰算法。通過編寫和調試地址轉換過程的模擬程序以加強對地址轉換過程的了解。
標簽: 頁 存儲管理 地址轉換 模擬
上傳時間: 2014-12-05
上傳用戶:ecooo
頁式虛擬存儲管理中地址轉換和缺頁中斷yeshidsdkfljwiorwoper
標簽: yeshidsdkfljwiorwoper 頁 虛擬 存儲管理
上傳時間: 2017-04-10
上傳用戶:ls530720646
實現分頁式存儲地址轉換過程,在此基礎上實現請求分頁的地址轉換。實現請求頁式地址轉換中出現的缺頁現象時,用到的先進先出FIFO、最近最久未使用LRU、最佳OPT置換算法。
標簽: 分 頁 存儲 地址轉換
上傳時間: 2014-01-07
上傳用戶:xlcky
IP地址將不同的物理地址統一起來,從而將物理地址隱藏起來,上層軟件使用IP地址標識結點。但是,兩臺計算機只有在知道彼此的物理地址時才能進行通信。 IP數據包常通過Ethernet發送。Ethernet設備并不識別32位IP地址,它們是以48位MAC地址傳輸Ethernet數據包的。因此,IP驅動器必須把IP目的地址轉換成Ethernet網絡目的地址。這兩種地址之間存在著某種靜態的或動態的映射,通常需要查看一張表來進行這種映射。地址解析協議(Address Resolution Protocol,ARP)就是用來確定這些映象的協議。 ARP工作時,送出一個含有所希望的IP地址的Ethernet廣播數據包。目的地主機(或另一個代表該主機的系統)以一個含有IP和Ethernet地址對的數據包作為應答。發送者將這個地址對高速緩存起來,以節約不必要的ARP通信
標簽: 地址 物理地址
上傳時間: 2014-12-07
上傳用戶:84425894
目前國內訪問codeproject網站的資源,都無法直接下載,需要轉換一下才能在瀏覽器中下載!
標簽: codeproject 地址轉換
上傳時間: 2016-05-25
上傳用戶:nimaoli
本文提出了一種基于FPGA的硬件防火墻的實現方案,采用了FPGA來實現千兆線速的防火墻。傳統的基于X86等通用CPU的防火墻無法支撐快速增長的網絡速度,無法實現線速過濾和轉發。本文在采用FPGA可編程器件+通用CPU模式下,快速處理網絡數據。網絡數據在建立連接跟蹤后,直接由FPGA實現的快速處理板直接轉發,實現了網絡數據的線速處理,通用CPU在操作系統支持下,完成網絡數據的連接跟蹤的創建、維護,對網絡規則表的維護等工作。FPGA硬件板和CPU各司所長,實現快速轉發的目的。 本文設計了基于FPGA的硬件板的硬件規格,提出了硬件連接跟蹤表的存儲模式,以及規則表的存儲模式和定義等; 防火墻系統軟件采用NetBSD操作系統,完成了硬件板的NetBSD的驅動;在軟件系統完成了新建連接的建立、下發、老化等工作;在連接跟蹤上完成了規則的建立、刪除、修改等工作。 本文完成了防火墻的實現。實現了基于連接跟蹤的包過濾、地址轉換(NAT),設計了連接跟蹤的關鍵數據結構,包過濾的關鍵數據結構等,重用了NetBSD操作系統的路由。本文針對地址轉換應用程序的穿透問題,新增了部分實現。 在DoS攻擊是一種比較常見的攻擊網絡手段,本文采用了軟硬件結合的方法,不僅在軟件部分做了完善,也在硬件部分采取了相應的措施,測試數據表明,對常見的Syn洪水攻擊效果明顯。 在實踐過程中,我們發現了NetBSD操作系統內核的軟件缺陷,做了修正,使之更完善。 經過測試分析,本方案不僅明顯的優于X86方案,和基于NP方案、基于ASIC方案比較,具有靈活、可配置、易升級的優點。
標簽: FPGA 硬件 防火墻
上傳時間: 2013-06-21
上傳用戶:zxh1986123
隨著信息技術的發展,數字信號的采集與處理在科學研究、工業生產、航空航天、醫療衛生等部門得到越來越廣泛的應用,這些應用中對數字信號的傳輸速度提出了比較高的要求。傳統的基于ISA總線的信號傳輸效率低,嚴重制約著系統性能的提高。 PCI總線以其高性能、低成本、開放性、軟件兼容性等眾多優點成為當今最流行的計算機局部總線。但是,由于PCI總線硬件接口復雜、不易于接入、協議規范比較繁瑣等缺點,常常需要專用的接口芯片作為橋接,為了解決這一系列問題,本文提出了一種基于FPGA的PCI總線接口橋接邏輯的實現方案,支持PCI突發訪問方式,突發長度為8至128個雙字長度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8,容量為6000個邏輯宏單元,速度為-8,編譯后系統速度可以達到80MHz,取得了良好的效果。 基于FPGA的PCI總線接口橋接邏輯的核心是PCI接口模塊。在硬件方面,特別討論了PCI接口模塊、地址轉換模塊、數據緩沖模塊、外部接口模塊和SRAM DMA控制模塊等五個功能模塊的設計方案和硬件電路實現方法,著重分析了PCI接口模塊的數據傳輸方式,采用模塊化的方法設計了內部控制邏輯,并進行了相關的時序仿真和邏輯驗證,硬件需要軟件的配合才能實現其功能,因此設備驅動程序的設計是一個重要部分,論文研究了Windows XP體系結構下的WDM驅動模式的組成、開發設備驅動程序的工具以及開發系統實際硬件的設備驅動程序時的一些關鍵技術。 本文最后利用基于FPGA的PCI總線接口橋接邏輯中的關鍵技術,對PCI數據采集卡進行了整體方案的設計。該系統采用Altera公司的cyclone Ⅱ系列FPGA實現。
標簽: FPGA PCI 總線接口
上傳時間: 2013-07-24
上傳用戶:ca05991270
蟲蟲下載站版權所有 京ICP備2021023401號-1