亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

增益可變運(yùn)放

  • SVG文件的生成、解析、顯示及其應(yīng)用研究.rar

    本論文結(jié)合珠海市科技攻關(guān)項目"SVG在辦公套件中的應(yīng)用研究及開發(fā)"和金山軟件股份有限公司“演示文稿在線美化-SVG渲染引擎開發(fā)”項目,以打印機驅(qū)動程序、SVG、C#、C和JavaScript為基礎(chǔ),重點研究了SVG文件的生成、解析、顯示及其應(yīng)用。 本文緒論部分綜述了本課題的研究背景、研究目的、研究意義及SVG在諸多領(lǐng)域的應(yīng)用前景,然后從SVG標準的發(fā)展、SVG文件的生成及渲染三個方面分別介紹了國內(nèi)外研究現(xiàn)狀及本課題的主要研究內(nèi)容。接著詳細介紹了可擴展標記語言XML以及可縮放矢量圖形SVG。在此基礎(chǔ)上,探討了如何將各種格式的文檔轉(zhuǎn)換為SVG文件,提出了一個通用的方法一利用打印機驅(qū)動程序輸出SVG文件,詳細介紹了打印體系結(jié)構(gòu)、打印機驅(qū)動程序功能、打印機驅(qū)動程序組件、Windows打印流程及打印機驅(qū)動程序相關(guān)的DDI函數(shù)。在比較了DOM和SAX這兩種XML解析方式的基礎(chǔ)上,鑒于SVG自身的特點及渲染時對SVG元素隨機訪問的需要,采用DOM接口實現(xiàn)了基于.Net Framework XML解析模型的SVG解析框架,采用GDI+實現(xiàn)了SVG顯示框架;同時給出了SVG文檔對象模型與GDI+圖形對象模型的具體映射關(guān)系,并基于此映射模型實現(xiàn)了SVG靜態(tài)圖形圖像正確高效的顯示。本論文根據(jù)SVG相關(guān)標準對SVG技術(shù)進行了一些應(yīng)用研究,有助于SVG技術(shù)在相關(guān)行業(yè)的應(yīng)用。 論文通過一個SVG文件轉(zhuǎn)換實例和一個SVG文件渲染實例例證了SVG文件生成與SVG文件解析和顯示的可行性。

    標簽: SVG 應(yīng)用研究

    上傳時間: 2013-04-24

    上傳用戶:shinesyh

  • 高速低壓低功耗CMOSBiCMOS運算放大器設(shè)計.rar

    近年來,以電池作為電源的微電子產(chǎn)品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來降低功耗。目前低電壓、低功耗的模擬電路設(shè)計技術(shù)正成為微電子行業(yè)研究的熱點之一。 在模擬集成電路中,運算放大器是最基本的電路,所以設(shè)計低電壓、低功耗的運算放大器非常必要。在實現(xiàn)低電壓、低功耗設(shè)計的過程中,必須考慮電路的主要性能指標。由于電源電壓的降低會影響電路的性能,所以只實現(xiàn)低壓、低功耗的目標而不實現(xiàn)優(yōu)良的性能(如高速)是不大妥當?shù)摹?論文對國內(nèi)外的低電壓、低功耗模擬電路的設(shè)計方法做了廣泛的調(diào)查研究,分析了這些方法的工作原理和各自的優(yōu)缺點,在吸收這些成果的基礎(chǔ)上設(shè)計了一個3.3 V低功耗、高速、軌對軌的CMOS/BiCMOS運算放大器。在設(shè)計輸入級時,選擇了兩級直接共源一共柵輸入級結(jié)構(gòu);為穩(wěn)定運放輸出共模電壓,設(shè)計了共模負反饋電路,并進行了共模回路補償;在偏置電路設(shè)計中,電流鏡負載并不采用傳統(tǒng)的標準共源-共柵結(jié)構(gòu),而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結(jié)構(gòu);為了提高效率,在設(shè)計時采用了推挽共源極放大器作為輸出級,輸出電壓擺幅基本上達到了軌對軌;并采用帶有調(diào)零電阻的密勒補償技術(shù)對運放進行頻率補償。 采用標準的上華科技CSMC 0.6μpm CMOS工藝參數(shù),對整個運放電路進行了設(shè)計,并通過了HSPICE軟件進行了仿真。結(jié)果表明,當接有5 pF負載電容和20 kΩ負載電阻時,所設(shè)計的CMOS運放的靜態(tài)功耗只有9.6 mW,時延為16.8ns,開環(huán)增益、單位增益帶寬和相位裕度分別達到82.78 dB,52.8 MHz和76°,而所設(shè)計的BiCMOS運放的靜態(tài)功耗達到10.2 mW,時延為12.7 ns,開環(huán)增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項技術(shù)指標都達到了設(shè)計要求。

    標簽: CMOSBiCMOS 低壓 低功耗

    上傳時間: 2013-06-29

    上傳用戶:saharawalker

  • 可編程器件應(yīng)用技巧百問.rar

    可編程邏輯器件使用參考資料。 解答可編程器件使用中的常見問題。 供參考。

    標簽: 可編程器件 應(yīng)用技巧

    上傳時間: 2013-05-19

    上傳用戶:thh29

  • 基于ARM920T和Linux的具有轉(zhuǎn)儲功能的MP4播放器的設(shè)計與實現(xiàn).rar

    河北工業(yè)大學碩士學位論文 論文研究在 ARM920T硬件平臺以及Linux軟件平臺上, 通過構(gòu)建完整的嵌入式Linux系統(tǒng)并移植多媒體播放器MPlayer,完成一款具有轉(zhuǎn)儲功能的MP4播放器。在這個過程中研究了Linux系統(tǒng)移植、探索了USB驅(qū)動程序、學習了文件系統(tǒng)的構(gòu)建并完成了多媒體播 放器 MPlayer 的移植,最終實現(xiàn)了一款基于嵌入式 Linux 軟件平臺具有轉(zhuǎn)儲功能的 MP4 播放器,使得 MP4 播放器可以通過 USB 接口對可移動硬盤上的信息進行操作。通過該研究過程構(gòu)建了嵌入式軟件系統(tǒng),以實現(xiàn)更好的系統(tǒng)性能,最重要的是可以在實踐基礎(chǔ)上增加對系統(tǒng)移植和驅(qū)動開發(fā)理論的理解并積累豐富的系統(tǒng)移植經(jīng)驗,以促進我們?nèi)ダ斫廛浖_ 發(fā)項目及其與目標硬件移植和優(yōu)化的關(guān)系。

    標簽: Linux 920T ARM 920

    上傳時間: 2013-07-08

    上傳用戶:sclyutian

  • 基于FPGA的ADC并行測試方法研究.rar

    高性能ADC產(chǎn)品的出現(xiàn),給混合信號測試領(lǐng)域帶來前所未有的挑戰(zhàn)。并行ADC測試方案實現(xiàn)了多個ADC測試過程的并行化和實時化,減少了單個ADC的平均測試時間,從而降低ADC測試成本。 本文實現(xiàn)了基于FPGA的ADC并行測試方法。在閱讀相關(guān)文獻的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測試方法和測試流程。使用FPGA實現(xiàn)時域參數(shù)評估算法和頻域參數(shù)評估算法,并對2個ADC在不同樣本數(shù)條件下進行并行測試。 通過在FPGA內(nèi)部實現(xiàn)ADC測試時域算法和頻域算法相結(jié)合的方法來搭建測試系統(tǒng),完成音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測試時域算法和頻域算法的FPGA實現(xiàn)。整個測試系統(tǒng)使用Angilent 33220A任意信號發(fā)生器提供模擬激勵信號,共用一個FPGA內(nèi)部實現(xiàn)的采樣時鐘控制模塊。并行測試系統(tǒng)將WM8731.L片內(nèi)的兩個獨立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對其進行串并轉(zhuǎn)換。然后對左右兩個通道分別配置一個FFT算法模塊和時域算法模塊,并行地實現(xiàn)了ADC參數(shù)的評估算法。 在樣本數(shù)分別為128和4096的實驗條件下,對WM8731L片內(nèi)2個被測.ADC并行地進行參數(shù)評估,被測參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號與噪聲諧波失真比SINAD、總諧波失真THD等5個常用參數(shù)。實驗結(jié)果表明,通過在FPGA內(nèi)配置2個獨立的參數(shù)計算模塊,可并行地實現(xiàn)對2個相同ADC的參數(shù)評估,減小單個ADC的平均測試時間。 FPGA片內(nèi)實時評估算法的實現(xiàn)節(jié)省了測試樣本傳輸至自動測試機PC端的時間。而且只需將HDL代碼多次復(fù)制,就可實現(xiàn)多個被測ADC在同一時刻并行地被評估,配置靈活。基于FPGA的ADC并行測試方法易于實現(xiàn),具有可行性,但由于噪聲的影響,測試精度有待進一步提高。該方法可用于自動測試機的混合信號選項卡或測試子系統(tǒng)。 關(guān)鍵詞:ADC測試;并行;參數(shù)評估;FPGA;FFT

    標簽: FPGA ADC 并行測試

    上傳時間: 2013-07-11

    上傳用戶:tdyoung

  • 實時視頻縮放算法研究及FPGA實現(xiàn).rar

    調(diào)整視頻圖像的分辨率需要視頻縮放技術(shù)。如果圖像縮放技術(shù)的處理速度達到實時性要求就可以應(yīng)用于視頻縮放。 傳統(tǒng)圖像縮放技術(shù)利用插值核函數(shù)對已有像素點進行插值重建還原圖像。本文介紹了圖像插值的理論基礎(chǔ)一采樣定理,并對理想重建函數(shù)Sinc函數(shù)進行了討論。本文介紹了常用的線性圖像插值技術(shù)及像素填充、自適應(yīng)插值和小波域圖像縮放等技術(shù)。然后,本文討論了分級線性插值算法的思想,設(shè)計并實現(xiàn)了FPGA上的分級雙三次算法。最后本文對各種算法的縮放效果進行了分析和討論。 本文在分析現(xiàn)有視頻縮放算法基礎(chǔ)之上,提出了分級線性插值算法,并應(yīng)用在簡化線性插值算法中。分級線性插值算法以犧牲一定的計算精度為代價,用查找表代替乘法計算,降低了算法復(fù)雜度。本文設(shè)計并實現(xiàn)了分級雙三次插值算法,詳細說明了板上系統(tǒng)的模塊結(jié)構(gòu)。最后本文將分級線性插值算法與原線性插值算法效果圖進行比較,比較結(jié)果顯示分級插值算法與原算法誤差較小,在放大比例較小時可以取代原算法。結(jié)果證明分級雙三次線性插值算法的FPGA實現(xiàn)能夠滿足額定幀頻,可以進行實時視頻縮放。

    標簽: FPGA 實時視頻 算法研究

    上傳時間: 2013-04-24

    上傳用戶:亞亞娟娟123

  • FPGA中多標準可編程IO端口的設(shè)計.rar

    現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來獨立承擔。系統(tǒng)設(shè)計師們更愿意自己設(shè)計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計周期盡可能短,最好是在實驗室里就能設(shè)計出合適的ASIC芯片,并且立即投入實際應(yīng)用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運用于通信領(lǐng)域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內(nèi)部進行邏輯功能的實現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅(qū)動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關(guān)于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計和實現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設(shè)計出能夠兼容單端標準的I/O電路模塊;同時針對以前設(shè)計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構(gòu)建雙端標準收發(fā)轉(zhuǎn)換電路,與單端標準比較,LVDS具有很多優(yōu)點: (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設(shè)計完成了可以用于Virtex系列各低端型號FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應(yīng)性的優(yōu)點、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點可以改進和簡化系統(tǒng)級的設(shè)計,為最終的產(chǎn)品設(shè)計和生產(chǎn)打下基礎(chǔ)。設(shè)計中對包括20種IO標準在內(nèi)的各電器參數(shù)按照用戶手冊描述進行仿真驗證,性能參數(shù)已達到預(yù)期標準。

    標簽: FPGA 標準 可編程

    上傳時間: 2013-05-15

    上傳用戶:shawvi

  • 基于FPGA的可調(diào)參數(shù)FIR濾波系統(tǒng).rar

    現(xiàn)代電子系統(tǒng)中,F(xiàn)IR數(shù)字濾波器作為數(shù)字信號處理技術(shù)的重要組成部分,以其良好的線性特性在許多領(lǐng)域內(nèi)被廣泛的應(yīng)用。在工程實踐中,往往要求信號處理具有實時性和靈活性,而已有的一些軟件和硬件實現(xiàn)方式則難以同時達到這兩方面的要求。 隨著可編程邏輯器件和EDA技術(shù)的發(fā)展,越來越多的人開始應(yīng)用FPGA實現(xiàn)FIR濾波器,既保證了信號處理的實時性,又可兼顧靈活性的要求。但是普遍存在的問題是不能根據(jù)被濾波信號特點動態(tài)調(diào)整濾波器的濾波系數(shù),只能完成單一特性的濾波工作。 本文將FPGA的快速性和計算機的靈活性通過USB2.0總線有機地結(jié)合起來,設(shè)計了一個基于FPGA的可調(diào)參數(shù)FIR濾波系統(tǒng)。此系統(tǒng)由計算機根據(jù)各種濾波器指標計算出濾波參數(shù),通過USB2.0對FPGA芯片內(nèi)部的FIR多階濾波器進行參數(shù)配置,實現(xiàn)數(shù)字濾波器參數(shù)可調(diào);配置后的FPGA濾波單元完成對A/D采集的信號進行濾波運算,濾波后的數(shù)據(jù)經(jīng)過緩存后通過USB2.0總線傳輸至計算機進行顯示、分析和儲存等進一步處理。在系統(tǒng)中采用有限狀態(tài)機對FPGA參數(shù)配置模式和濾波模式進行切換,保證了系統(tǒng)的有序運行。 本文通過性能測試和應(yīng)用實例對系統(tǒng)進行驗證。實驗證明:該基于FPGA的可調(diào)參數(shù)FIR濾波系統(tǒng)參數(shù)配置方便,可以根據(jù)實際需要動態(tài)調(diào)整濾波參數(shù),并且濾波效果良好,可有效濾除噪聲信號。

    標簽: FPGA FIR 參數(shù)

    上傳時間: 2013-07-26

    上傳用戶:KSLYZ

  • 基于FPGA的大場景圖像融合可視化系統(tǒng)的研究與設(shè)計計.rar

    隨著圖像處理技術(shù)和投影技術(shù)的不斷發(fā)展,人們對高沉浸感的虛擬現(xiàn)實場景提出了更高的要求,這種虛擬顯示的場景往往由多通道的投影儀器同時在屏幕上投影出多幅高清晰的圖像,再把這些單獨的圖像拼接在一起組成一幅大場景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設(shè)計為柱面屏幕,甚至是球面屏幕。當圖像投影在柱面屏幕的時候就會發(fā)生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過程中的幾何校正和邊緣融合技術(shù)。 一個大場景可視化系統(tǒng)由投影機、投影屏幕、圖像融合機等主要模塊組成。在虛擬現(xiàn)實應(yīng)用系統(tǒng)中,要實現(xiàn)高臨感的多屏幕無縫拼接以及曲面組合顯示,顯示系統(tǒng)還需要運用幾何數(shù)字變形及邊緣融合等圖像處理技術(shù),實現(xiàn)諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關(guān)鍵設(shè)備在于圖像融合機,它實時采集圖形服務(wù)器,或者PC的圖像信號,通過圖像處理模塊對圖像信息進行幾何校正和邊緣融合,在處理完成后再送到顯示設(shè)備。 本課題提出了一種基于FPGA技術(shù)的圖像處理系統(tǒng)。該系統(tǒng)實現(xiàn)圖像數(shù)據(jù)的AiD采集、圖像數(shù)據(jù)在SRAM以及SDRAM中的存取、圖像在FPGA內(nèi)部的DSP運算以及圖像數(shù)據(jù)的D/A輸出。系統(tǒng)設(shè)計的核心部分在于系統(tǒng)的控制以及數(shù)字信號的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語言在FPGA內(nèi)部設(shè)計了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統(tǒng)中設(shè)計了一個ARM處理器模塊,用于上電時對系統(tǒng)在圖像變化處理時所需參數(shù)進行傳遞,并能實時從上位機更新參數(shù)。該設(shè)計在提高了系統(tǒng)性能的同時也便于系統(tǒng)擴展。 本文首先介紹了圖像處理過程中的幾何變化和圖像融合的算法,接著提出了系統(tǒng)的設(shè)計方案及模塊劃分,然后圍繞FPGA的設(shè)計介紹了SDRAM控制器的設(shè)計方法,最后介紹了ARM處理器的接口及外圍電路的設(shè)計。

    標簽: FPGA 圖像融合 可視化

    上傳時間: 2013-04-24

    上傳用戶:ynsnjs

  • FPGA可配置端口電路的設(shè)計.rar

    可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機轉(zhuǎn)換的控制,對16種狀態(tài)機的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點,設(shè)計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達到170mA,而對應(yīng)的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達到200mA,而xilinx4006e的CMOS驅(qū)動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強大。

    標簽: FPGA 可配置 端口

    上傳時間: 2013-07-20

    上傳用戶:頂?shù)弥?/p>

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品欧美一区二区三区奶水| 国产精品一级二级三级| 一本色道久久综合亚洲精品不 | 狠狠入ady亚洲精品| 精品电影一区| 亚洲一区二区动漫| 欧美成人嫩草网站| 激情视频一区二区| 亚洲欧美亚洲| 欧美午夜在线| 99国产精品国产精品久久| 久久aⅴ国产紧身牛仔裤| 欧美日韩国产精品一卡| 亚洲级视频在线观看免费1级| 午夜欧美精品| 欧美日韩1区| 亚洲精品午夜| 欧美成人免费大片| 在线精品视频一区二区三四| 欧美与欧洲交xxxx免费观看| 国产精品va在线| 亚洲美女免费精品视频在线观看| 久久精品国产99精品国产亚洲性色| 欧美三区视频| 一二三区精品福利视频| 欧美成人免费va影院高清| 黄色成人av| 久久精品中文字幕免费mv| 国产精品网站在线| 亚洲欧美日本国产有色| 国产精品一区二区三区观看| 亚洲欧美成人网| 国产欧美日韩一级| 久久精品国产一区二区三区免费看| 国产精品电影网站| 午夜精品久久久久久久99樱桃| 国产精品色午夜在线观看| 亚洲欧美文学| 韩国欧美一区| 欧美高清视频www夜色资源网| 亚洲精选在线观看| 国产精品久久久久影院色老大 | 亚洲社区在线观看| 国产精品电影网站| 性刺激综合网| 怡红院av一区二区三区| 男人天堂欧美日韩| 中国成人在线视频| 国产亚洲精品自拍| 欧美大片免费看| 亚洲深夜福利视频| 国产专区欧美精品| 欧美freesex8一10精品| 日韩亚洲欧美一区二区三区| 欧美视频免费在线观看| 欧美亚洲视频一区二区| 在线观看日产精品| 欧美网站在线| 久久综合久久综合这里只有精品| 亚洲国内在线| 国产精品免费电影| 欧美mv日韩mv国产网站app| 亚洲视频中文字幕| 在线高清一区| 国产精品婷婷| 欧美日韩中文字幕在线| 久久国产精品亚洲va麻豆| 亚洲精品国产系列| 国产一区二区三区在线观看视频| 欧美国产高清| 久久久女女女女999久久| 一本久道综合久久精品| 伊大人香蕉综合8在线视| 欧美日韩亚洲免费| 浪潮色综合久久天堂| 午夜久久99| 一区二区高清视频在线观看| 韩国av一区二区| 国产精品欧美日韩久久| 欧美破处大片在线视频| 另类亚洲自拍| 久久精品视频在线观看| 亚洲午夜影视影院在线观看| 亚洲欧洲一级| 1000精品久久久久久久久| 国产日韩欧美精品一区| 国产精品久久久999| 欧美精品一区二区三区在线播放| 久久久久久久网站| 欧美一区二区高清在线观看| 亚洲美女av在线播放| 亚洲欧洲日本国产| 极品尤物av久久免费看 | 欧美在线精品免播放器视频| 亚洲伦理久久| 亚洲裸体俱乐部裸体舞表演av| 一色屋精品视频在线看| 国产一区二区三区直播精品电影| 国产精品久久久久免费a∨| 欧美日韩免费观看中文| 欧美精品一区二区三区蜜臀| 欧美成人激情视频免费观看| 久久在线视频在线| 久久精品夜夜夜夜久久| 久久福利影视| 久久亚洲欧美| 免费av成人在线| 欧美高清一区二区| 欧美精品在线视频| 国产精品久久久久久久久果冻传媒 | 国产精品成av人在线视午夜片| 欧美搞黄网站| 欧美日韩大陆在线| 欧美日韩精品久久| 国产精品igao视频网网址不卡日韩| 欧美午夜欧美| 国产欧美日韩综合| 亚洲第一黄网| 一区二区欧美日韩| 欧美伊久线香蕉线新在线| 久久久精品五月天| 欧美日韩成人在线观看| 国产精品入口麻豆原神| 国产揄拍国内精品对白| 亚洲国产精品一区二区www在线| 亚洲欧洲在线一区| 午夜国产精品视频免费体验区| 欧美一区二区三区视频免费| 免费视频亚洲| 欧美三级欧美一级| 国内伊人久久久久久网站视频| 亚洲观看高清完整版在线观看| 一区二区不卡在线视频 午夜欧美不卡'| 欧美在线999| 欧美乱在线观看| 国产日韩欧美在线播放不卡| 在线免费不卡视频| 亚洲欧美一区二区原创| 欧美成人精品一区二区三区| 国产精自产拍久久久久久蜜| 最新中文字幕亚洲| 欧美一区二区免费观在线| 欧美精品久久久久久久免费观看| 国产女主播一区二区| 亚洲精品乱码| 久久一区二区三区四区| 国产精品日韩高清| 日韩午夜高潮| 麻豆亚洲精品| 国产亚洲视频在线观看| 亚洲一区二区三区精品视频| 欧美精品在线视频观看| 在线观看av一区| 久久精品99国产精品| 国产精品免费网站| 一本色道久久综合| 欧美精品免费在线| 亚洲电影在线| 麻豆精品在线视频| 极品尤物久久久av免费看| 久久国产精品一区二区三区四区| 欧美三级日韩三级国产三级| 亚洲黄网站黄| 欧美freesex交免费视频| 一区在线影院| 久久久久在线| 一区二区三区在线视频播放 | 国产日韩精品在线| 亚洲免费一在线| 国产精品午夜av在线| 亚洲影院在线观看| 国产精品家庭影院| 亚洲综合三区| 国产老肥熟一区二区三区| 午夜久久资源| 国产在线精品成人一区二区三区| 欧美一区二区在线| 国产午夜精品久久久久久久| 欧美一区二区| 激情婷婷久久| 久久综合中文字幕| 亚洲激情在线激情| 国产精品99免费看| 亚洲欧美激情视频| 国产一区二区三区精品久久久| 欧美在线观看天堂一区二区三区| 国产欧美精品一区 | 欧美体内she精视频| 一区二区免费在线视频| 欧美丝袜第一区| 欧美一区三区二区在线观看| 国产亚洲精品bt天堂精选| 欧美在线观看一区二区| 狠狠色伊人亚洲综合成人| 免费久久99精品国产自| av成人黄色| 国产中文一区二区| 欧美另类视频| 欧美中文字幕在线视频| 亚洲人成网站色ww在线|