C8051F040/1/2/3/4/5/6/7混合信號ISP FLASH 微控制器數 據 手 冊 C8051F04x 系列器件是完全集成的混合信號片上系統型MCU,具有64 個數字I/O 引腳(C8051F040/2/4/6)或32 個數字I/O 引腳(C8051F041/3/5/7),片內集成了一個CAN2.0B 控制器。下面列出了一些主要特性;有關某一產品的具體特性參見表1.1。 高速、流水線結構的8051 兼容的CIP-51 內核(可達25MIPS) 控制器局域網(CAN2.0B)控制器,具有32 個消息對象,每個消息對象有其自己的標識 全速、非侵入式的在系統調試接口(片內) 真正12 位(C8051F040/1)或10 位(C8051F042/3/4/5/6/7)、100 ksps 的ADC,帶PGA 和8 通道模擬多路開關 允許高電壓差分放大器輸入到12/10 位ADC(60V 峰-峰值),增益可編程 真正8 位500 ksps 的ADC,帶PGA 和8 通道模擬多路開關(C8051F040/1/2/3) 兩個12 位DAC,具有可編程數據更新方式(C8051F040/1/2/3) 64KB(C8051F040/1/2/3/4/5)或32KB(C8051F046/7)可在系統編程的FLASH 存儲器 4352(4K+256)字節的片內RAM 可尋址64KB 地址空間的外部數據存儲器接口 硬件實現的SPI、SMBus/ I2C 和兩個UART 串行接口 5 個通用的16 位定時器 具有6 個捕捉/比較模塊的可編程計數器/定時器陣列 片內看門狗定時器、VDD 監視器和溫度傳感器具有片內VDD 監視器、看門狗定時器和時鐘振蕩器的C8051F04x 系列器件是真正能獨立工作的片上系統。所有模擬和數字外設均可由用戶固件使能/禁止和配置。FLASH 存儲器還具有在系統重新編程能力,可用于非易失性數據存儲,并允許現場更新8051 固件。片內JTAG 調試電路允許使用安裝在最終應用系統上的產品MCU 進行非侵入式(不占用片內資源)、全速、在系統調試。該調試系統支持觀察和修改存儲器和寄存器,支持斷點、觀察點、單步及運行和停機命令。在使用JTAG 調試時,所有的模擬和數字外設都可全功能運行。每個MCU 都可在工業溫度范圍(-45℃到+85℃)工作,工作電壓為2.7 ~ 3.6V。端口I/O、/RST和JTAG 引腳都容許5V 的輸入信號電壓。C8051F040/2/4/6 為100 腳TQFP 封裝(見圖1.1 和圖1.3的框圖)。C8051F041/3/5/7 為64 腳TQFP 封裝(見圖1.2 和圖1.4 的框圖)。
上傳時間: 2013-10-24
上傳用戶:hwl453472107
C8051Fxxx 系列單片機是完全集成的混合信號系統級芯片,具有與8051 兼容的微控制器內核,與MCS-51 指令集完全兼容。除了具有標準8052 的數字外設部件之外,片內還集成了數據采集和控制系統中常用的模擬部件和其它數字外設及功能部件。參見表1.1 的產品選擇指南可快速查看每個MCU 的特性。 MCU 中的外設或功能部件包括模擬多路選擇器、可編程增益放大器、ADC、DAC、電壓比較器、電壓基準、溫度傳感器、SMBus/ I2C、UART、SPI、可編程計數器/定時器陣列(PCA)、定時器、數字I/O 端口、電源監視器、看門狗定時器(WDT)和時鐘振蕩器等。所有器件都有內置的FLASH 程序存儲器和256 字節的內部RAM,有些器件內部還有位于外部數據存儲器空間的RAM,即XRAM。C8051Fxxx 單片機采用流水線結構,機器周期由標準的12 個系統時鐘周期降為1 個系統時鐘周期,處理能力大大提高,峰值性能可達25MIPS。C8051Fxxx 單片機是真正能獨立工作的片上系統(SOC)。每個MCU 都能有效地管理模擬和數字外設,可以關閉單個或全部外設以節省功耗。FLASH 存儲器還具有在系統重新編程能力,可用于非易失性數據存儲,并允許現場更新8051 固件。應用程序可以使用MOVC 和MOVX 指令對FLASH 進行讀或改寫,每次讀或寫一個字節。這一特性允許將程序存儲器用于非易失性數據存儲以及在軟件控制下更新程序代碼。片內JTAG 調試支持功能允許使用安裝在最終應用系統上的產品MCU 進行非侵入式(不占用片內資源)、全速、在系統調試。該調試系統支持觀察和修改存儲器和寄存器,支持斷點、單步、運行和停機命令。在使用JTAG 調試時,所有的模擬和數字外設都可全功能運行。每個MCU 都可在工業溫度范圍(-45℃到+85℃)內用2.7V-3.6V(F018/019 為2.8V-3.6V)的電壓工作。端口I/O、/RST 和JTAG 引腳都容許5V 的輸入信號電壓。
上傳時間: 2013-11-14
上傳用戶:jiangshandz
在C8051F系列單片機中集成有多通道8位、10位、12位或16位的SAR型ADC,能夠滿足大多數數據采集的應用需求;集成跟蹤和保持電路;集成模擬多路復用器(AMUX)。 采樣頻率從100ksps到1Msps。 片內溫度傳感器可直接配置到ADC的輸入端。 C8051F04x系列集成可編程增益放大器(PGA)和高電壓差分放大器(HVDA),可接受60V的差動模擬電壓輸入。 集成越限檢測器,可監視模擬量的變化范圍,越限能產生中斷。 C8051F06x系列集成DMA接口,提高對轉換結果的讀取效率。 ADC轉換啟動方式:軟件設置寄存器位啟動;定時器溢出啟動;外部管腳信號啟動。
上傳時間: 2013-10-13
上傳用戶:jx_wwq
include "macrodefine.h"#include "lpc2294.h" //ADS1210初始化子程序void AD_Init(void){ Delayus(2); SPI1_Communation(0x64); SPI1_Communation(0x72); //單極性,SDOUT獨立,先MSB,REF使用內部 SPI1_Communation(0x20); //自校準模式,增益1,通道0 SPI1_Communation(0x87); //TURBO=16, SPI1_Communation(0xa0); //數據更新率100}//讀取ADS1210轉換結果子程序uint32 Read_AD_Data(void){ uint8 i=0; uint8 Data_Temp[3]; uint32 Result_HEX=0; Delayus(1); SPI1_Communation(0xc0); for(i=0;i<3;i++) { Data_Temp[i] =SPI1_Communation(0xff); }
上傳時間: 2013-10-10
上傳用戶:suicone
文中提出了一種基于FPGA的八通道超聲探傷系統設計方案。該系統利用低功耗可變增益運放和八通道ADC構成高集成度的前端放大和數據采集模塊;采用FPGA和ARM作為數字信號處理的核心和人機交互的通道。為了滿足探傷系統實時、高速的要求,我們采用了硬件報警,缺陷回波峰值包絡存儲等關鍵技術。此外,該系統在小型化和數字化方面有顯著提高,為便攜式多通道超聲檢測系統設計奠定基礎
上傳時間: 2013-11-07
上傳用戶:xaijhqx
針對物體在不同色溫光源照射下呈現偏色的現象,用FPGA實現對Bayer CCD數字相機的自動白平衡處理。根據CFA(Color Filter Array)的分布特點,利用雙端口RAM(DPRAM),實現了顏色插值與色彩空間轉換。在FPGA上設計了自動白平衡的三大電路模塊:色溫估計、增益計算和色溫校正,并連接形成一個負反饋回路,然后結合EDA設計的特點,改進了增益計算的過程,有效地抑制了色彩振蕩現象。
上傳時間: 2013-10-10
上傳用戶:ouyangmark
提出了一種基于TI公司TMS320C6713 DSP和移頻法抑制聲反饋的有效方法。該方法采用能與之無縫連接的TLV320AIC23 Codec芯片作為語音采集和回放工具,然后基于在Matlab進行仿真達到抑制嘯叫相當理想的基礎上完成了在DSP上的實時實現。最后,采用主觀法和客觀法評估了輸出語音的質量。結果表明,該方法能有效抑制再生混響干擾,明顯提高了擴聲增益,且顯著改善了頻響特性和聲音清晰度。
上傳時間: 2013-10-16
上傳用戶:chenlong
在衛星的地面測試中,地面模擬系統發送遙控遙測信號并接收衛星的返回信號,將其下變頻到中頻進行解調,從而獲取衛星工作狀態和運行環境,模擬其在軌運行工作情況。針對目前采用有源相控陣天線技術的衛星地面測試,本文設計實現了一種DBF體制的地面模擬系統接收機,該接收機采用超外差式二次變頻設計,具有高增益、低噪聲系數、低群時延波動、良好的通道間幅相一致性和穩定性,同時集成度高,體積小,可制造性強,能夠充分的滿足采用有源相控陣技術的衛星地面測試要求。
上傳時間: 2013-11-11
上傳用戶:我累個乖乖
參照3GPP LTE的E-UTRA物理層規范,提出了一種鏈路自適應方案。實時調整傳輸功率以補償信道的衰落,建立SNR-BLER曲線,在給定滿足一定業務的目標BLER的條件下,找到各個MCS的SNR切換門限值,從而實現鏈路自適應。仿真結果表明,在保證通信質量的前提下,自適應方案比固定MCS有著明顯的頻譜效率增益,使無線資源得到優化配置;同時刪減了頻譜效率沒有增益的MCS,降低系統復雜度。
上傳時間: 2013-12-22
上傳用戶:xsnjzljj
為實現對低功耗負載的微波供電,設計了應用于2.45 GHz的微帶整流天線。在接收天線設計中,引入了光子晶體(PBG)結構,提高了接收天線的增益和方向性;在低通濾波器部分引入了缺陷地式(DGS)結構,以相對簡單的結構實現了2.8 GHz低通濾波器特性;最后通過ADS軟件設計得出了用于微帶傳輸線與整流二極管間的匹配電路。將接收天線、低通濾波器和整流電路三部分微帶電路進行整合,完成整流天線的設計。通過實驗測試,該整流天線的增益為4.29 dBi,最高整流效率為63%。通過引入光子晶體結構和缺陷地式結構,在保證整流天線增益和整流效率的基礎上,有效地減小了天線的尺寸,簡化了設計方法。
上傳時間: 2013-10-29
上傳用戶:cjf0304