本論文針對(duì)6kV/400kW三相異步電動(dòng)機(jī)的中壓變頻器試驗(yàn)裝置,從分析目前中壓變頻器常用的主回路拓?fù)淙胧郑敿?xì)闡述并分析了本文研究的單元串聯(lián)型中壓變頻器控制系統(tǒng)。 本文首先從理論上分析了多單元串聯(lián)型中壓變頻器脈寬控制原理。然后,把一種高性能的V/f控制方案引入中壓變頻器控制系統(tǒng)。通過(guò)矢量補(bǔ)償定子壓降,進(jìn)行轉(zhuǎn)差補(bǔ)償和對(duì)電機(jī)電流進(jìn)行限制控制,實(shí)現(xiàn)了具有很好的低頻性能并具有防“跳閘”等功能的V/f控制方案。 同時(shí),本文將Siemens公司通用變頻器的時(shí)隙、連接紙的概念運(yùn)用到中壓變頻器控制領(lǐng)域。增加了系統(tǒng)的可變性,自由性和方便性。設(shè)計(jì)了具有系統(tǒng)組態(tài)功能的模塊化軟件,其中著重對(duì)控制軟件中的幾個(gè)重要功能進(jìn)行了分析討論。這些重要功能模塊有:控制字和狀態(tài)字、順序控制、V/f曲線、給定積分器、基于電壓補(bǔ)償?shù)妮敵鲎詣?dòng)穩(wěn)壓算法、通訊功能等。 中壓變頻器在實(shí)驗(yàn)室設(shè)計(jì)為6kV/22kW試驗(yàn)系統(tǒng),實(shí)際設(shè)計(jì)為6kV/400kW的變頻系統(tǒng)裝置。本文給出了實(shí)驗(yàn)室調(diào)試結(jié)果及分析。實(shí)驗(yàn)結(jié)果表明,該中壓變頻器能夠安全、穩(wěn)定地運(yùn)行。
上傳時(shí)間: 2013-04-24
上傳用戶:mingaili888
工業(yè)領(lǐng)域中需要大量的AC/DC整流電源。隨著現(xiàn)代電力電子技術(shù)的不斷發(fā)展,人們?cè)灰嬉庾R(shí)到低功率因數(shù)整流系統(tǒng)造成了諧波污染和電網(wǎng)公害。因此消除電網(wǎng)諧波污染,提高功率因數(shù),成為整流系統(tǒng)的發(fā)展趨勢(shì)。由于中大功率的電力電子設(shè)備在電網(wǎng)中占很大的比重,因此高功率因數(shù)的三相整流器的研究已成為當(dāng)今國(guó)內(nèi)外研究的一大熱點(diǎn)。 隨著數(shù)字控制技術(shù)的不斷發(fā)展,越來(lái)越多的控制策略通過(guò)數(shù)字信號(hào)處理器(DSP)得以實(shí)現(xiàn)。數(shù)字控制的特有優(yōu)點(diǎn):簡(jiǎn)化硬件電路,克服了模擬電路中參數(shù)溫度漂移的問(wèn)題,控制靈活且易實(shí)現(xiàn)先進(jìn)控制等,使得所設(shè)計(jì)的電源產(chǎn)品不僅性能可靠,且易于大批量生產(chǎn),從而降低了開(kāi)發(fā)周期。因此,數(shù)字化控制電源已成為當(dāng)今于開(kāi)關(guān)電源產(chǎn)品設(shè)計(jì)的潮流。 本文首先給出了幾種常見(jiàn)的三相功率因數(shù)校正方案,并對(duì)其進(jìn)行了比較和分析,在前面的基礎(chǔ)上提出了:三相三開(kāi)關(guān)三電平拓?fù)浣Y(jié)構(gòu)和雙閉環(huán)控制的策略結(jié)合的三相PFC系統(tǒng)。緊接著介紹了DSP芯片的特點(diǎn)及其在電力電子裝置中的應(yīng)用,首先介紹目前DSP芯片的發(fā)展,通過(guò)比較選定了TI公司的TMSLF2407芯片作為本文的處理芯片,而后基于對(duì)TMSLF2407芯片的內(nèi)部資源和該芯片數(shù)字式PWM信號(hào)產(chǎn)生的原基于DSP的三相有源功率因數(shù)校正研究與設(shè)計(jì)理的分析,提出了三相PFC的數(shù)字化解決方案。在第四章中介紹了基于DSP數(shù)字控制的PFC的總體設(shè)計(jì)方案,電路所采用的是基于平均電流方案的雙閉環(huán)控制策略。內(nèi)環(huán)通過(guò)瞬時(shí)值控制獲得快速的動(dòng)態(tài)性能,保證輸出畸變率較低,外環(huán)使用輸出電壓的瞬時(shí)值控制,具有較高的輸出精度。本文最后應(yīng)用仿真軟件MATLAB中的SIMULINK對(duì)系統(tǒng)進(jìn)行仿真,驗(yàn)證控制策略的可行性,并有助于系統(tǒng)主電路和控制電路的設(shè)計(jì)。對(duì)于三相變換器這種復(fù)雜的非線性系統(tǒng),需要模擬、數(shù)字信號(hào)混合仿真,仿真比較難以實(shí)現(xiàn)。一是因?yàn)槟P碗y以建立二是即使建立起一個(gè)模型,由于電路復(fù)雜,仿真軟件也未必能保證其收斂性。所以經(jīng)過(guò)簡(jiǎn)化,利用MATLAB中的SIMULINK構(gòu)建了變換器的電壓模型,用于驗(yàn)證設(shè)計(jì)方法和設(shè)計(jì)參數(shù)的正確性。
標(biāo)簽: DSP 三相 有源功率因數(shù)校正
上傳時(shí)間: 2013-05-31
上傳用戶:wengtianzhu
不間斷電源(UPS)是一種能提供優(yōu)質(zhì)電源并保證電源供應(yīng)連續(xù)的電力電子裝置。它的應(yīng)用范圍廣泛,在很多領(lǐng)域,UPS已經(jīng)成了標(biāo)準(zhǔn)配置。采用數(shù)字信號(hào)處理器(DSP)實(shí)現(xiàn)UPS的數(shù)字化控制是當(dāng)前許多UPS設(shè)計(jì)者關(guān)注的問(wèn)題。DSP在UPS中的應(yīng)用主要集中在兩個(gè)方面:一是將各種先進(jìn)的控制方法用于逆變實(shí)時(shí)數(shù)字控制;二是利用DSP實(shí)現(xiàn)更準(zhǔn)確更迅速的鎖相環(huán)控制。 本文分析了當(dāng)前逆變控制的各種方案,針對(duì)逆變的擾動(dòng)及諧波周期出現(xiàn)的特點(diǎn),采用了重復(fù)控制來(lái)提高逆變輸出的穩(wěn)態(tài)特性。因?yàn)橹貜?fù)控制具有一個(gè)周期延遲控制的特點(diǎn),本文也采用了PID控制來(lái)改善逆變控制的動(dòng)態(tài)性能。本文分析了目前重復(fù)控制的常用方案,在建立UPS逆變?yōu)V波電路數(shù)學(xué)模型的基礎(chǔ)上設(shè)計(jì)了新的重復(fù)控制和PID控制結(jié)合的方案。對(duì)重復(fù)控制與PID復(fù)合控制方案在MATLAB中作了仿真。仿真試驗(yàn)證明了控制方案的有效性。 在硬件方面,設(shè)計(jì)了在線式UPS系統(tǒng)中DSP的接口電路,其中包括DSP供電電路,蓄電池電壓過(guò)低檢測(cè)電路,市電及輸出電壓過(guò)零檢測(cè)等電路。對(duì)DSP的資源進(jìn)行了分配,充分利用了DSP的外設(shè)多和速度快的特點(diǎn)。 在軟件方面,設(shè)計(jì)了各部分的程序,其中包括主程序,軟件鎖相及正弦參考信號(hào)生成程序,輸出有效值控制程序以及各種相關(guān)的中斷及保護(hù)程序。 本文結(jié)合實(shí)際,搭建了實(shí)驗(yàn)線路,給出了實(shí)驗(yàn)線路的原理及各部分的實(shí)驗(yàn)電路。該實(shí)驗(yàn)電路可對(duì)逆變控制過(guò)程和鎖相環(huán)節(jié)進(jìn)行控制實(shí)驗(yàn)。 本文將PID控制與重復(fù)控制相結(jié)合,對(duì)逆變器輸出進(jìn)行控制,驗(yàn)證了重復(fù)控制與PID復(fù)合控制的有效性。本文還對(duì)UPS的DSP數(shù)字化控制作了研究,這些都對(duì)UPS技術(shù)的進(jìn)步有積極的作用。
上傳時(shí)間: 2013-05-17
上傳用戶:t1213121
AVR-51多功能實(shí)驗(yàn)開(kāi)發(fā)板電原理圖。詳細(xì)圖解,作板子更簡(jiǎn)單
上傳時(shí)間: 2013-04-24
上傳用戶:dylutao
電壓空間矢量脈沖寬度調(diào)制技術(shù)是一種性能優(yōu)越、易于數(shù)字化實(shí)現(xiàn)的脈沖寬度調(diào)制方案。在常規(guī)SVPWM算法中,判定等效電壓空間矢量所處扇區(qū)位置時(shí)需要進(jìn)行坐標(biāo)旋轉(zhuǎn)和反正切三角函數(shù)的運(yùn)算,計(jì)算特定電壓空間矢量作用時(shí)間時(shí)需要進(jìn)行正弦、余弦三角函數(shù)的運(yùn)算以及過(guò)飽和情況下的歸一化處理過(guò)程,同時(shí),在整個(gè)SVPWM算法中還包含了無(wú)理數(shù)的運(yùn)算,這些復(fù)雜計(jì)算不可避免地會(huì)產(chǎn)生大量計(jì)算誤差,對(duì)高精度實(shí)時(shí)控制產(chǎn)生不可忽視的影響,而且這些復(fù)雜運(yùn)算的計(jì)算量大,對(duì)系統(tǒng)的處理速度要求高,程序設(shè)計(jì)復(fù)雜,系統(tǒng)運(yùn)行時(shí)間長(zhǎng),占用系統(tǒng)資源多。因此,從工程實(shí)際應(yīng)用的角度出發(fā),需要對(duì)常規(guī)SVPWM算法進(jìn)行優(yōu)化設(shè)計(jì)。 本文提出的優(yōu)化SVPWM算法,只需進(jìn)行普通的四則運(yùn)算,計(jì)算非常簡(jiǎn)單,克服了上述常規(guī)SVPWM算法中的缺點(diǎn),同時(shí),采用交叉分配零電壓空間矢量,并將零電壓空間矢量的切換點(diǎn)置于各扇區(qū)中點(diǎn)的方法,達(dá)到降低三相橋式逆變電路中開(kāi)關(guān)器件開(kāi)關(guān)損耗的目的。SVPWM算法要求高速的數(shù)據(jù)處理能力,傳統(tǒng)的MCU、DSP都難以滿足其要求,而具有高速數(shù)據(jù)處理能力的FPGA/CPLD則可以很好的實(shí)現(xiàn)SVPWM的控制功能,在實(shí)時(shí)性、靈活性等方面有著MCU、DSP無(wú)法比擬的優(yōu)越性。本文利用MATLAB/Simulink軟件對(duì)優(yōu)化的SVPWM系統(tǒng)原型進(jìn)行建模和仿真,當(dāng)仿真效果達(dá)到SVPWM系統(tǒng)控制要求后,在XilinxISE環(huán)境下采用硬件描述語(yǔ)言設(shè)計(jì)輸入方法與原理圖設(shè)計(jì)輸入方法相結(jié)合的混合設(shè)計(jì)輸入方法進(jìn)行FPGA/CPLD的電路設(shè)計(jì)與輸入,建立相同功能的SVPWM系統(tǒng)模型,然后利用ISESimulator(VHDL/Verilog)仿真器進(jìn)行功能仿真和性能分析,驗(yàn)證了本文提出的SVPWM優(yōu)化設(shè)計(jì)方案的可行性和有效性。
標(biāo)簽: FPGACPLD SVPWM 算法優(yōu)化
上傳時(shí)間: 2013-07-30
上傳用戶:15953929477
本文在分析了嵌入式技術(shù)及控制系統(tǒng)的發(fā)展概況后,首先對(duì)現(xiàn)場(chǎng)總線,主要是CAN總線的技術(shù)特點(diǎn)進(jìn)行了全面的介紹,并重點(diǎn)對(duì)CAN總線網(wǎng)絡(luò)中數(shù)據(jù)傳輸?shù)膶?shí)時(shí)性問(wèn)題及改善的方案進(jìn)行了分析和研究。之后利用嵌入式技術(shù)實(shí)現(xiàn)了基于CAN總線的網(wǎng)絡(luò)測(cè)控系統(tǒng)。該系統(tǒng)的主控節(jié)點(diǎn),即ARM平臺(tái)采用32位的嵌入式處理器AR2M和嵌入式實(shí)時(shí)操作系統(tǒng)μC/OS-Ⅱ來(lái)實(shí)現(xiàn),并在該平臺(tái)上完成了系統(tǒng)多任務(wù)的建立,包括與底層CAN網(wǎng)絡(luò)的通信、液晶顯示輸出和嵌入式Web服務(wù)器等。 論文共分六章。第一章介紹了控制系統(tǒng)的發(fā)展過(guò)程、嵌入式技術(shù)及其發(fā)展現(xiàn)狀,并引出了課題的背景和研究意義,給出了主要研究?jī)?nèi)容。第二章著重介紹了CAN現(xiàn)場(chǎng)總線技術(shù),并對(duì)其工作原理和CAN總線系統(tǒng)的實(shí)時(shí)性進(jìn)行了分析。第三章論述了CAN總線測(cè)控網(wǎng)絡(luò)的實(shí)現(xiàn)以及CAN測(cè)控網(wǎng)絡(luò)與Internet集成的必要性,并給出了本文的系統(tǒng)設(shè)計(jì)方案、工作原理和組成。第四章論述了基于CAN總線的嵌入式測(cè)控系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn),詳細(xì)闡述了系統(tǒng)的硬件、軟件設(shè)計(jì)思路和實(shí)現(xiàn)方法。硬件方面,介紹了硬件平臺(tái)中的主處理器LPC2292和整個(gè)硬件邏輯模塊。軟件設(shè)計(jì)上實(shí)現(xiàn)了μC/OS-Ⅱ?qū)崟r(shí)操作系統(tǒng)在ARM7上的移植,并完成了嵌入式系統(tǒng)下多任務(wù)的建立。第五章介紹了以QXLPC-Ⅲ過(guò)程控制系統(tǒng)為應(yīng)用對(duì)象,進(jìn)行的實(shí)際應(yīng)用實(shí)驗(yàn),該實(shí)驗(yàn)對(duì)被控過(guò)程的部分物理量進(jìn)行了檢測(cè),驗(yàn)證了本方案的可行性。第六章對(duì)全文進(jìn)行了總結(jié),給出了有待進(jìn)一步研究的問(wèn)題,并對(duì)后續(xù)工作進(jìn)行了展望。
上傳時(shí)間: 2013-06-03
上傳用戶:zttztt2005
圖書(shū)-電子技術(shù)學(xué)習(xí)方法和分析思路輕松入門(mén),很不錯(cuò)的一本書(shū),對(duì)電路分析很有用的。
上傳時(shí)間: 2013-05-16
上傳用戶:lixinxiang
近幾年來(lái),OFDM(Orthogonal Frequency Division Multiplexing)技術(shù)引起了人們的廣泛注意,根據(jù)這項(xiàng)新技術(shù),很多相關(guān)協(xié)議被提出來(lái)。其中WiMax(Wireless MetropolitanArea Networks)代表空中接口滿足IEEE 802.16標(biāo)準(zhǔn)的寬帶無(wú)線通信系統(tǒng),IEEE標(biāo)準(zhǔn)在2004年定義了空中接口的物理層(PHY),即802.16d協(xié)議。該協(xié)議規(guī)定數(shù)據(jù)傳輸采用突發(fā)模式,調(diào)制方式采用OFDM技術(shù),傳輸速率較高且實(shí)現(xiàn)方便、成本低廉,已經(jīng)成為首先推廣應(yīng)用的商業(yè)化標(biāo)準(zhǔn)。 本文主要對(duì)IEEE802.16d OFDM系統(tǒng)物理層進(jìn)行研究,并在XILINX公司的Virtexpro II芯片上實(shí)現(xiàn)了基帶算法。 首先討論了OFDM基本原理及其關(guān)鍵技術(shù)。根據(jù)IEEE802.16d OFDM系統(tǒng)的物理層發(fā)送端流程搭建了基帶仿真鏈路,利用MATLAB/SIMULINK仿真了OFDM系統(tǒng)在有無(wú)循環(huán)前綴(CP)、多徑數(shù)目不同等情況下的性能變化。由于同步算法和信道估計(jì)算法計(jì)算量都很大,為了找到適合采用FPGA實(shí)現(xiàn)的算法,分析了同步誤差和不同信道估計(jì)算法對(duì)接收信號(hào)的影響,并結(jié)合計(jì)算量的大小提出了一種新的聯(lián)合同步算法,以及得出了LS信道估計(jì)算法最適合802.16d系統(tǒng)的結(jié)論。 其次,完成了基帶發(fā)射機(jī)和接收機(jī)的FPGA硬件電路實(shí)現(xiàn)。為了使系統(tǒng)的時(shí)鐘頻率更高,采用了流水線的結(jié)構(gòu)。設(shè)計(jì)中采用編寫(xiě)Verilog程序和使用IP核相結(jié)合的辦法,實(shí)現(xiàn)了新的聯(lián)合同步算法,并且通過(guò)簡(jiǎn)化結(jié)構(gòu),避免了信道估計(jì)算法中的繁瑣除法。利用ISE9. 2i和Modelsim6.Oc軟件平臺(tái)對(duì)程序進(jìn)行設(shè)計(jì)、綜合和仿真,并將仿真結(jié)果和MATLAB軟件計(jì)算結(jié)果相對(duì)比。結(jié)果表明,采用16位數(shù)據(jù)總線可達(dá)到理想的精度。 最后,采用串口通信的方式對(duì)基帶系統(tǒng)進(jìn)行了驗(yàn)證。通過(guò)串口通信從功能上表明該系統(tǒng)確實(shí)可行。 關(guān)鍵詞:IEEE802. 16d; OFDM; 同步;信道估計(jì);基帶系統(tǒng)
上傳時(shí)間: 2013-07-31
上傳用戶:1757122702
隨著圖像處理技術(shù)的不斷發(fā)展,圖像處理技術(shù)在國(guó)民經(jīng)濟(jì)和社會(huì)生活的各個(gè)方面都得到了廣泛的運(yùn)用。與此同時(shí),人們對(duì)圖像處理的要求也越來(lái)越高。傳統(tǒng)的數(shù)字圖像處理器件主要有專用集成芯片(Application Specific Integrated Circuit)和數(shù)字信號(hào)處理器(Digital Signal Process)。進(jìn)入20世紀(jì)以來(lái),伴隨著半導(dǎo)體技術(shù)的發(fā)展,現(xiàn)場(chǎng)可編程門(mén)陣列FPGA以其應(yīng)用靈活、集成度高、功能強(qiáng)大、設(shè)計(jì)周期短、開(kāi)發(fā)成本低的特點(diǎn),越來(lái)越多地被應(yīng)用在圖像處理領(lǐng)域。大量實(shí)踐證明,F(xiàn)PGA的并行處理能力與流水線作業(yè)能顯著地提高圖像處理的速度,因此基于FPGA的圖像處理系統(tǒng)有著廣闊的發(fā)展前景。 本文研究的是一個(gè)在嵌入式視頻監(jiān)控系統(tǒng)下的圖像預(yù)處理子系統(tǒng)。首先實(shí)現(xiàn)了一個(gè)通用可重復(fù)配置的圖像處理算法研究硬件平臺(tái),完成圖像的采集、接收、處理、存儲(chǔ)、輸出等功能。由于FPGA本身具有完全的可重復(fù)配置性,所以該架構(gòu)的硬件平臺(tái)可以很方便的升級(jí)和重復(fù)配置。其次在該平臺(tái)上,本文使用Verilog HDL硬件語(yǔ)言在FPGA芯片上實(shí)現(xiàn)了多種圖像預(yù)處理算法。在實(shí)現(xiàn)過(guò)程中,為了充分發(fā)揮FPGA在并行處理方面的強(qiáng)大功能,本文對(duì)算法做了一定的改進(jìn),使其盡量能使用并行處理的方式來(lái)完成。實(shí)驗(yàn)結(jié)果表明,本圖像預(yù)處理系統(tǒng)能在毫秒級(jí)高速地完成多種圖像算法,完全能夠滿足視頻監(jiān)控系統(tǒng)50幀/秒的輸出要求。 最后根據(jù)視頻監(jiān)控系統(tǒng)在實(shí)際運(yùn)用中出現(xiàn)的噪聲類型多樣化的情況,我們?cè)O(shè)計(jì)了一種基于反饋理論的圖像處理效果控制模塊。該模塊能通過(guò)對(duì)處理后圖像峰值信噪比(PSNR)的分析,控制FPGA對(duì)下一幅圖像的噪聲采用更有針對(duì)性的圖像處理方法。
上傳時(shí)間: 2013-05-20
上傳用戶:gundamwzc
隨著我國(guó)工業(yè)和國(guó)民經(jīng)濟(jì)的快速發(fā)展,電網(wǎng)負(fù)荷急劇增加,特別是沖擊性、非線性負(fù)荷所占比重不斷加大,使得供電電壓發(fā)生波動(dòng)和閃變,嚴(yán)重影響著電網(wǎng)的電能質(zhì)量。根據(jù)國(guó)際電工委員會(huì)(IEC)電磁兼容(EMC)標(biāo)準(zhǔn)IEC61000-3-7以及國(guó)標(biāo)GB12326-2000,電壓波動(dòng)和閃變己成為衡量電能質(zhì)量的重要指標(biāo)。 電壓波動(dòng)和閃變作為衡量電能質(zhì)量的重要指標(biāo),能更直接、迅速地反映出電網(wǎng)的供電質(zhì)量。然而,目前國(guó)內(nèi)還沒(méi)有很好的電壓波動(dòng)與閃變測(cè)量的數(shù)字信號(hào)處理方法。為此,論文在深入研究電壓波動(dòng)和閃變測(cè)量技術(shù)的基礎(chǔ)上,提出一種基于Simulink/DSP Builder的數(shù)字信號(hào)處理的FPGA設(shè)計(jì)方法,利用DSP Builder工具將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語(yǔ)言VHDL文件,避免了VHDL語(yǔ)言手動(dòng)編寫(xiě)系統(tǒng)的煩瑣過(guò)程,從而能夠?qū)⒏嗑杏谙到y(tǒng)算法的優(yōu)化上。該方法充分利用Matlab/Simulink系統(tǒng)建模的優(yōu)勢(shì),同時(shí)也能夠發(fā)揮FPGA并行執(zhí)行速度快、測(cè)量精度高的優(yōu)點(diǎn)。 論文首先介紹了電壓波動(dòng)和閃變的基木概念、特征量,闡述了電壓波動(dòng)與閃變的測(cè)量原理,分析比較了現(xiàn)有測(cè)量方法和裝置的特點(diǎn)和優(yōu)劣。然后依據(jù)電壓波動(dòng)與閃變測(cè)量的IEC標(biāo)準(zhǔn)以及國(guó)家標(biāo)準(zhǔn),在對(duì)電壓波動(dòng)與閃變測(cè)量模擬仿真的基礎(chǔ)上研究其數(shù)字化實(shí)現(xiàn)方法,即采用數(shù)字濾波的方式在Simulink/DSP Builder工具下設(shè)計(jì)電壓波動(dòng)與閃變測(cè)量系統(tǒng)的數(shù)字模型。同時(shí)在ModelSim SE6.1d軟件下進(jìn)行了系統(tǒng)功能仿真,并且在Altera公司的FPGA設(shè)計(jì)軟件QuartusⅡ6.0下進(jìn)行了系統(tǒng)時(shí)序仿真。 仿真結(jié)果表明,基于Simulink/DSP Builder窗口化的數(shù)字信號(hào)處理的FPGA設(shè)計(jì)方案,設(shè)計(jì)簡(jiǎn)單、快捷高效,能夠滿足電壓波動(dòng)和閃變測(cè)量最初的系統(tǒng)設(shè)計(jì)要求,為進(jìn)一步從事電壓波動(dòng)和閃變測(cè)量研究提供了一種全新的設(shè)計(jì)理念,具有一定的理論與現(xiàn)實(shí)意義。
標(biāo)簽: FPGA 電壓波動(dòng) 測(cè)量
上傳時(shí)間: 2013-07-10
上傳用戶:笨小孩
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1