亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

大華硬盤錄像機(jī)

  • 基于FPGA的視頻圖像分析.rar

    對弓網(wǎng)故障的檢測是當(dāng)今列車檢測的一項重要任務(wù)。原始故障視頻圖像具有極大的數(shù)據(jù)量,使實(shí)時存儲和傳輸故障視頻圖像極其困難。由于視頻的數(shù)據(jù)量相當(dāng)大,需要采用先進(jìn)的視頻編解碼協(xié)議進(jìn)行處理,進(jìn)而實(shí)現(xiàn)檢測現(xiàn)場的實(shí)時監(jiān)控。 @@ H.264/AVC(Advanced Video Coding)作為MPEG-4的第10部分,因其具有超高的壓縮效率、極好的網(wǎng)絡(luò)親和性,而被廣泛研究與應(yīng)用。H.264/AVC采用了先進(jìn)的算法,主要有整數(shù)變換、1/4像素精度插值、多模式幀間預(yù)測、抗塊效應(yīng)濾波器和熵編碼等。 @@ 本文使用硬件描述語言Verilog,以紅色颶風(fēng) II開發(fā)板作為硬件平臺,在開發(fā)工具QUARTUSII 6.0和MODELSIM_SE 6.1B環(huán)境中完成軟核的設(shè)計與仿真驗證。以Altera公司的CycloneII FPGA(Field Programmable Gate Array)EP2C35F484C8作為核心芯片,實(shí)現(xiàn)視頻圖像采集、存儲、顯示以及實(shí)現(xiàn)H.264/AVC部分算法的基本系統(tǒng)。 @@ FPGA以其設(shè)計靈活、高速、具有豐富的布線資源等特性,逐漸成為許多系統(tǒng)設(shè)計的首選,尤其是與Verilog和VHDL等語言的結(jié)合,大大變革了電子系統(tǒng)的設(shè)計方法,加速了系統(tǒng)的設(shè)計進(jìn)程。 @@ 本文首先分析了FPGA的特點(diǎn)、設(shè)計流程、verilog語言等,然后對靜態(tài)圖像及視頻圖像的編解碼進(jìn)行詳細(xì)的分析,比如H.264/AVC中的變換、量化、熵編碼等:并以JM10.2為平臺,運(yùn)用H.264/AVC算法對視頻序列進(jìn)行大量的實(shí)驗,對不同分辨率、量化步長、視頻序列進(jìn)行編解碼以及對結(jié)果進(jìn)行分析。接著以紅色颶風(fēng)II開發(fā)板為平臺,進(jìn)行視頻圖像的采集存儲、顯示分析,其中詳細(xì)分析了SAA7113的配置、CCD信號的A/D轉(zhuǎn)換、I2C總線、視頻的數(shù)字化ITU-R BT.601標(biāo)準(zhǔn)介紹及視頻同步信號的獲取、基于SDRAM的視頻幀存儲、VGA顯示控制設(shè)計;最后運(yùn)用verilog語言實(shí)現(xiàn)H.264/AVC部分算法,并進(jìn)行功能仿真,得到預(yù)計的效果。 @@ 本文實(shí)現(xiàn)了整個視頻信號的采集存儲、顯示流程,詳細(xì)研究了H.264/AVC算法,并運(yùn)用硬件語言實(shí)現(xiàn)了部分算法,對視頻編解碼芯片的設(shè)計具有一定的參考價值。 @@關(guān)鍵詞:FPGA;H.264/AVC;視頻;verilog;編解碼

    標(biāo)簽: FPGA 視頻 圖像分析

    上傳時間: 2013-04-24

    上傳用戶:啦啦啦啦啦啦啦

  • 基于線陣CCD和FPGA干涉型甲烷測量儀的研究.rar

    近年來,瓦斯事故在煤礦生產(chǎn)事故中所占比例越來越高,給礦工的生產(chǎn)生活帶來了極大的災(zāi)難,必須加強(qiáng)對瓦斯的監(jiān)測監(jiān)控,避免瓦斯爆炸事故。因此對瓦斯氣體進(jìn)行快速、實(shí)時檢測對于煤礦安全生產(chǎn)及環(huán)境保護(hù)有特別重要的意義。便攜式甲烷檢測報警儀是各國應(yīng)用最早最普遍的一種甲烷濃度檢測儀表,可隨時檢測作業(yè)場所的甲烷濃度,也可使用甲烷傳感器對甲烷濃度進(jìn)行連續(xù)實(shí)時地監(jiān)測。大體上當(dāng)前應(yīng)用的便攜式甲烷檢測儀器,按檢測原理分為光學(xué)甲烷檢測儀、熱導(dǎo)型甲烷檢測儀、熱催化型甲烷檢測報警儀、氣敏半導(dǎo)體式甲烷檢測儀等幾種。 光干涉甲烷檢測儀性能穩(wěn)定、使用壽命長,測量準(zhǔn)確,是我國煤礦主要的便攜式甲烷檢測儀器。但現(xiàn)有的光干涉甲烷檢測儀存在自動化程度低、測量方法繁瑣、讀數(shù)不直觀,人為誤差較大、不能存儲數(shù)據(jù)等缺點(diǎn)。為此本文在干涉型甲烷檢測儀實(shí)現(xiàn)的原理上提出利用線陣型電荷耦合器件(CCD)對干涉條紋進(jìn)行非接觸式的自動測量,獲得條紋信息,通過CCD驅(qū)動、高速模數(shù)轉(zhuǎn)換、數(shù)據(jù)采集等關(guān)鍵技術(shù),實(shí)現(xiàn)了干涉條紋位移的精確測量,由單片機(jī)對量化后的測量信號進(jìn)行智能處理,數(shù)字化顯示甲烷含量的測量結(jié)果。 光干涉甲烷檢測的關(guān)鍵是對干涉條紋中白基線以及黑色條紋位置的檢測,本設(shè)計采用線陣CCD成像獲取條紋信息判別其位置。CCD是一種性能獨(dú)特的半導(dǎo)體光電器件,近年來在攝像、工業(yè)檢測等科技領(lǐng)域里得到了廣泛的應(yīng)用。將CCD技術(shù)應(yīng)用于位置測量可以實(shí)現(xiàn)高精度和非接觸測量的要求;運(yùn)用FPGA實(shí)現(xiàn)CCD芯片的驅(qū)動具有速度快、穩(wěn)定高等優(yōu)點(diǎn):模數(shù)轉(zhuǎn)換之后的數(shù)據(jù)沒有采用專用存儲芯片進(jìn)行存儲,而采用FPGA硬件開發(fā)平臺和Verilog HDL硬件描述語言編寫代碼實(shí)現(xiàn)數(shù)據(jù)采集模塊系統(tǒng),同時提高數(shù)據(jù)采集精準(zhǔn)度,既降低成本又提高了存儲效率。 本文設(shè)計的新系統(tǒng)使用方便、精度高、數(shù)據(jù)可儲存,克服了傳統(tǒng)光干涉甲烷檢測儀的缺點(diǎn),技術(shù)指標(biāo)和功能都得到較大改善。

    標(biāo)簽: FPGA CCD 線陣

    上傳時間: 2013-06-08

    上傳用戶:jogger_ding

  • 基于FPGA的大場景圖像融合可視化系統(tǒng)的研究與設(shè)計計.rar

    隨著圖像處理技術(shù)和投影技術(shù)的不斷發(fā)展,人們對高沉浸感的虛擬現(xiàn)實(shí)場景提出了更高的要求,這種虛擬顯示的場景往往由多通道的投影儀器同時在屏幕上投影出多幅高清晰的圖像,再把這些單獨(dú)的圖像拼接在一起組成一幅大場景的圖像。而為了給人以逼真的效果,投影的屏幕往往被設(shè)計為柱面屏幕,甚至是球面屏幕。當(dāng)圖像投影在柱面屏幕的時候就會發(fā)生幾何形狀的變化,而避免這種幾何變形的就是圖像拼接過程中的幾何校正和邊緣融合技術(shù)。 一個大場景可視化系統(tǒng)由投影機(jī)、投影屏幕、圖像融合機(jī)等主要模塊組成。在虛擬現(xiàn)實(shí)應(yīng)用系統(tǒng)中,要實(shí)現(xiàn)高臨感的多屏幕無縫拼接以及曲面組合顯示,顯示系統(tǒng)還需要運(yùn)用幾何數(shù)字變形及邊緣融合等圖像處理技術(shù),實(shí)現(xiàn)諸如在平面、柱面、球面等投影顯示面上顯示圖像。而關(guān)鍵設(shè)備在于圖像融合機(jī),它實(shí)時采集圖形服務(wù)器,或者PC的圖像信號,通過圖像處理模塊對圖像信息進(jìn)行幾何校正和邊緣融合,在處理完成后再送到顯示設(shè)備。 本課題提出了一種基于FPGA技術(shù)的圖像處理系統(tǒng)。該系統(tǒng)實(shí)現(xiàn)圖像數(shù)據(jù)的AiD采集、圖像數(shù)據(jù)在SRAM以及SDRAM中的存取、圖像在FPGA內(nèi)部的DSP運(yùn)算以及圖像數(shù)據(jù)的D/A輸出。系統(tǒng)設(shè)計的核心部分在于系統(tǒng)的控制以及數(shù)字信號的處理。本課題采用XilinxVirtex4系列FPGA作為主處理芯片,并利用VerilogHDL硬件描述語言在FPGA內(nèi)部設(shè)計了A/D模塊、D/A模塊、SRAM、SDRAM以及ARM處理器的控制器邏輯。 本課題在FPGA圖像處理系統(tǒng)中設(shè)計了一個ARM處理器模塊,用于上電時對系統(tǒng)在圖像變化處理時所需參數(shù)進(jìn)行傳遞,并能實(shí)時從上位機(jī)更新參數(shù)。該設(shè)計在提高了系統(tǒng)性能的同時也便于系統(tǒng)擴(kuò)展。 本文首先介紹了圖像處理過程中的幾何變化和圖像融合的算法,接著提出了系統(tǒng)的設(shè)計方案及模塊劃分,然后圍繞FPGA的設(shè)計介紹了SDRAM控制器的設(shè)計方法,最后介紹了ARM處理器的接口及外圍電路的設(shè)計。

    標(biāo)簽: FPGA 圖像融合 可視化

    上傳時間: 2013-04-24

    上傳用戶:ynsnjs

  • 基于FPGA的視頻圖像處理系統(tǒng).rar

    隨著電子技術(shù)和計算機(jī)技術(shù)的飛速發(fā)展,視頻圖像處理技術(shù)近年來得到極大的重視和長足的發(fā)展,其應(yīng)用范圍主要包括數(shù)字廣播、消費(fèi)類電子、視頻監(jiān)控、醫(yī)學(xué)成像及文檔影像處理等領(lǐng)域。當(dāng)前視頻圖像處理主要問題是當(dāng)處理的數(shù)據(jù)量很大時,處理速度慢,執(zhí)行效率低。而且視頻算法的軟件和硬件仿真和驗證的靈活性低。 本論文首先根據(jù)視頻信號的處理過程和典型視頻圖像處理系統(tǒng)的構(gòu)成提出了基于FPGA的視頻圖像處理系統(tǒng)總體框圖;其次選擇視頻轉(zhuǎn)換芯片SAA7113,完成視頻圖像采集模塊的設(shè)計,主要分三步完成:1)配置視頻轉(zhuǎn)換芯片的工作模式,完成視頻轉(zhuǎn)化芯片SAA7113的初始化:2)通過分析輸出數(shù)據(jù)流的格式標(biāo)準(zhǔn),來識別奇偶場信號、場消隱信號和有效行數(shù)據(jù)的開始和結(jié)束信號三種控制信號,并根據(jù)控制信號,用Verilog硬件描述語言編程實(shí)現(xiàn)圖像數(shù)據(jù)的采集;3)分析SRAM的讀寫控制時序,采用兩塊SRAM完成圖像數(shù)據(jù)的存儲。然后編寫軟件測試文件,在ISE Simulator仿真環(huán)境進(jìn)行程序測試與運(yùn)行,并分析仿真結(jié)果,驗證了數(shù)據(jù)采集和存儲的正確性;最后,對常用視頻圖像算法的MATLAB仿真,選擇適當(dāng)?shù)乃阕樱捎霉ぞ進(jìn)ATLAB、System Generator for DSP和ISE,利用模塊構(gòu)建方式,搭建視頻算法平臺,實(shí)現(xiàn)圖像平滑濾波、銳化濾波算法,在Simulink中仿真并自動生成硬件描述語言和網(wǎng)表,對資源的消耗做簡要分析。 本論文的創(chuàng)新點(diǎn)是采用新的開發(fā)環(huán)境System Generator for DSP實(shí)現(xiàn)視頻圖像算法。這種開發(fā)視頻圖像算法的方式靈活性強(qiáng)、設(shè)計周期短、驗證方便、是視頻圖像處理發(fā)展的必然趨勢。

    標(biāo)簽: FPGA 視頻圖像 處理系統(tǒng)

    上傳時間: 2013-05-20

    上傳用戶:fudong911

  • 基于FPGA的PID控制器研究與實(shí)現(xiàn).rar

    基于微處理器的數(shù)字PID控制器改變了傳統(tǒng)模擬PID控制器參數(shù)整定不靈活的問題。但是常規(guī)微處理器容易在環(huán)境惡劣的情況下出現(xiàn)程序跑飛的問題,如果實(shí)現(xiàn)PID軟算法的微處理器因為強(qiáng)干擾或其他原因而出現(xiàn)故障,會引起輸出值的大幅度變化或停止響應(yīng)。而FPGA的應(yīng)用可以從本質(zhì)上解決這個問題。因此,利用FPGA開發(fā)技術(shù),實(shí)現(xiàn)智能控制器算法的芯片化,使之能夠廣泛的用于各種場合,具有很大的應(yīng)用意義。 首先分析FPGA的內(nèi)部結(jié)構(gòu)特點(diǎn),總結(jié)FPGA設(shè)計技術(shù)及開發(fā)流程,指出實(shí)現(xiàn)結(jié)構(gòu)優(yōu)化設(shè)計,降低設(shè)計難度,是擴(kuò)展設(shè)計功能、提高芯片性能和產(chǎn)品性價比的關(guān)鍵。控制系統(tǒng)由四個模塊組成,主要包括核心控制器模塊、輸入輸出模塊以及人機(jī)接口。其中控制器部分為系統(tǒng)的關(guān)鍵部件。在分析FPGA設(shè)計結(jié)構(gòu)類型和特點(diǎn)的基礎(chǔ)上,提出一種基于FPGA改進(jìn)型并行結(jié)構(gòu)的PID溫度控制器設(shè)計方法。在PID算法與FPGA的運(yùn)算器邏輯映像過程中,采用將補(bǔ)碼的加法器代替減法器設(shè)計,增加整數(shù)運(yùn)算結(jié)果的位擴(kuò)展處理,進(jìn)行不同數(shù)據(jù)類型的整數(shù)歸一化等不同角度的處理方法融合為一體,可以有效地減少邏輯運(yùn)算部件。應(yīng)用Ouartus Ⅱ圖形輸入與Verilog HDL語言相結(jié)合設(shè)計實(shí)現(xiàn)了PID控制器,用Modelsim仿真驗證了設(shè)計結(jié)果的正確性,用Synplify Pro進(jìn)行電路綜合,在Quaitus Ⅱ軟件中實(shí)現(xiàn)布局布線,最后生成FPGA的編程文件。根據(jù)控制系統(tǒng)的要求,論文設(shè)計完成了12位模數(shù)AD轉(zhuǎn)換器、數(shù)據(jù)顯示器、按鍵等相關(guān)外圍接口電路。 將一階、純滯后、大慣性電阻爐溫作為控制對象,以EP1C3T144 FPGA為核心,構(gòu)建PID控制系統(tǒng)。在采用Pt100溫度傳感器、分辨率為2℃、最大溫度控制范圍0~400℃的條件下,實(shí)驗結(jié)果表明,達(dá)到無超調(diào)的穩(wěn)定控制要求,為降低FPGA實(shí)現(xiàn)PID控制器的設(shè)計難度提供了有效的方法。

    標(biāo)簽: FPGA PID 控制器

    上傳時間: 2013-06-13

    上傳用戶:15071087253

  • 基于FPGA的卷積編碼和維特比譯碼的研究與實(shí)現(xiàn).rar

    在數(shù)字通信中,采用差錯控制技術(shù)(糾錯碼)是提高信號傳輸可靠性的有效手段,并發(fā)揮著越來越重要的作用。糾錯碼主要有分組碼和卷積碼兩種。在碼率和編碼器復(fù)雜程度相同的情況下,卷積碼的性能優(yōu)于分組碼。 卷積碼的譯碼方法主要有代數(shù)譯碼和概率譯碼。代數(shù)譯碼是基于碼的代數(shù)結(jié)構(gòu);而概率譯碼不僅基于碼的代數(shù)結(jié)構(gòu),還利用了信道的統(tǒng)計特性,能充分發(fā)揮卷積碼的特點(diǎn),使譯碼錯誤概率達(dá)到很小。 卷積碼譯碼器的設(shè)計是由高性能的復(fù)雜譯碼器開始的,對于概率譯碼最初的序列譯碼,隨著譯碼約束長度的增加,其譯碼錯誤概率可達(dá)到非常小。后來慢慢地向低性能的簡單譯碼器演化,對不太長的約束長度,維特比(Viterbi)算法是非常實(shí)用的。維特比算法是一種最大似然的譯碼方法。當(dāng)編碼約束度不太大(小于等于10)或者誤碼率要求不太高(約10-5)時,Viterbi譯碼算法效率很高,速度很快,譯碼器也較簡單。 目前,卷積碼在數(shù)傳系統(tǒng),尤其是在衛(wèi)星通信、移動通信等領(lǐng)域已被廣泛應(yīng)用。 本論文對卷積碼編碼和Viterbi譯碼的設(shè)計原理及其FPGA實(shí)現(xiàn)方案進(jìn)行了研究。同時,將交織和解交織技術(shù)應(yīng)用于編碼和解碼的過程中。 首先,簡要介紹了卷積碼的基礎(chǔ)知識和維特比譯碼算法的基本原理,并對硬判決譯碼和軟判決譯碼方法進(jìn)行了比較。其次,討論了交織和解交織技術(shù)及其在糾錯碼中的應(yīng)用。然后,介紹了FPGA硬件資源和軟件開發(fā)環(huán)境Quartus Ⅱ,包括數(shù)字系統(tǒng)的設(shè)計方法和設(shè)計規(guī)則。再有,對基于FPGA的維特比譯碼器各個模塊和相應(yīng)算法實(shí)現(xiàn)、優(yōu)化進(jìn)行了研究。最后,在Quartus Ⅱ平臺上對硬判決譯碼和軟判決譯碼以及有無交織等不同情況進(jìn)行了仿真,并根據(jù)仿真結(jié)果分析了維特比譯碼器的性能。 分析結(jié)果表明,系統(tǒng)的誤碼率達(dá)到了設(shè)計要求,從而驗證了譯碼器設(shè)計的可靠性,所設(shè)計基于FPGA的并行Viterbi譯碼器適用于高速數(shù)據(jù)傳輸?shù)膱龊稀?/p>

    標(biāo)簽: FPGA 卷積 編碼

    上傳時間: 2013-04-24

    上傳用戶:tedo811

  • 基于H.264編解碼的算法優(yōu)化研究及FPGA的硬件實(shí)現(xiàn).rar

    H.264/AVC是由ITU和ISO兩大組織聯(lián)合組成的JVT共同制定的一項新的視頻壓縮技術(shù)標(biāo)準(zhǔn),在較低帶寬上提供高質(zhì)量的圖像傳輸是H.264/AVC的應(yīng)用亮點(diǎn)。在同樣的視覺質(zhì)量前提下,H.264/AVC比H.263和MPEG-4節(jié)約了50%的碼率。但H.264獲得優(yōu)越性能的代價是計算復(fù)雜度的增加,據(jù)估計其編碼的計算復(fù)雜度大約為H.263的3倍,因此很難應(yīng)用于實(shí)時視頻處理領(lǐng)域。針對這一現(xiàn)狀,業(yè)內(nèi)做了大量的研究工作,力圖降低其計算復(fù)雜度和提高運(yùn)行效率。比如在運(yùn)動估計方面,國內(nèi)外在這方面的研究已經(jīng)很成熟。而針對幀內(nèi)/幀間預(yù)測編碼的研究卻較少。因此研究預(yù)測模式的快速算法具有理論意義和應(yīng)用價值。 本文在詳細(xì)研究H.264標(biāo)準(zhǔn)視頻壓縮編碼特點(diǎn)基礎(chǔ)上,分析了H.264幀內(nèi)編碼, 幀間編碼及變換,量化技術(shù)的原理及特點(diǎn),提出了一種基于局部邊緣方向信息的快速幀內(nèi)模式判決算法,通過結(jié)合SAD的模式選擇方法來減少模式選擇數(shù)目。它采用了Sobel梯度算子計算當(dāng)前塊的邊緣信息,累加當(dāng)前塊中屬于同一方向像素點(diǎn)的邊緣矢量構(gòu)造不同模式下的邊緣方向直方圖,以便確定最可能的預(yù)測模式。該算法有效降低了編碼器的運(yùn)算復(fù)雜度,在并未顯著降低編碼性能的情況下提升了編碼器效率。仿真表明:Foreman 圖像序列編碼性能有了提高,其中PSNR平均降低了0.06dB,Bitrate平均降低了19.4%,這大大提高了視頻傳輸?shù)馁|(zhì)量。 另外在幀間預(yù)測模式選擇算法方面進(jìn)行了改進(jìn)研究:按順序?qū)Σ煌愋瓦M(jìn)行判決,有選擇地去比較可能模式,使得在有效減少需判決的模式數(shù)量的同時,結(jié)合小塊模式搜索中途停止準(zhǔn)則來確定最優(yōu)模式。仿真表明:改進(jìn)算法相對與原來算法能夠節(jié)省很多的編碼時間(平均下降了49.3%),但帶來的圖像質(zhì)星的下降(平均下降0.08dB,可以忽略)和碼率較少的增加。 同時在整數(shù)DCT變換模塊中,提出了一種快速蝶形算法,使得對4×4點(diǎn)數(shù)據(jù)做一次變換,只需通過8×8次加法和2×8次移位運(yùn)算便可完成,與原來12×8次加法和4×8次移位相比,新算法大大降低了運(yùn)算復(fù)雜度。 最后介紹FPGA的特點(diǎn)及設(shè)計流程,并實(shí)現(xiàn)了H.264編解碼器中變換編碼及量化和熵解碼模塊的硬件。這種基于FPGA所實(shí)現(xiàn)的H.264編碼視頻處理模塊設(shè)計具備了成本低,周期短,設(shè)計方法靈活等優(yōu)點(diǎn),具有廣闊的市場應(yīng)用前景。 仿真表明,通過使用本文提出的幀內(nèi)/幀間速算法方法可使得H.264編碼速度獲得顯著的提高,使H.264 Baseline編碼器能在PC平臺上實(shí)現(xiàn)實(shí)時編碼。

    標(biāo)簽: FPGA 264 編解碼

    上傳時間: 2013-07-18

    上傳用戶:zukfu

  • PCB_LAYOUT(臺灣資深硬體工程師15年Layout資料).rar

    臺灣資深硬體工程師15年Layout資料

    標(biāo)簽: PCB_LAYOUT Layout 工程師

    上傳時間: 2013-07-19

    上傳用戶:6404552

  • 基于FPGA安全監(jiān)控系統(tǒng)的數(shù)字視頻處理.rar

    隨著經(jīng)濟(jì)的發(fā)展,生活水平的逐步提高,購置房屋和車輛的人越來越多,但安全問題也給人們帶來巨大的經(jīng)濟(jì)損失。與此同時,相應(yīng)的安全防盜系統(tǒng)也應(yīng)運(yùn)而生。目前市場上,低端的方案是利用單片機(jī)和通訊單元相結(jié)合構(gòu)成系統(tǒng)。這種系統(tǒng)雖然價格便宜,實(shí)現(xiàn)起來也相對簡單,但是功能不夠完善,不能實(shí)現(xiàn)正真的影、音、像圖文全方位監(jiān)控。而高端的方案則使用專用集成電路,雖然功能強(qiáng)大,但是價格昂貴,并且對于新的接口標(biāo)準(zhǔn)存在兼容性問題,而且也不易升級。 基于FPGA的安全監(jiān)控系統(tǒng),是FPGA和通訊單元相結(jié)合的產(chǎn)物。其核心FPGA可多次配置,靈活性強(qiáng),在性能和價格中找到一個很好的平衡。其易于維護(hù)和升級,以滿足市場上不斷推陳出的新的接口標(biāo)準(zhǔn)。 整個系統(tǒng)將是對視頻圖像處理、圖像加密技術(shù)、傳感器、PIC總線通訊等諸多技術(shù)的整合。而本文將側(cè)重于論述該系統(tǒng)中視頻圖像處理、控制接口和視頻傳送部分的內(nèi)容。全文分為五個章節(jié),第一章簡要介紹了視頻信號處理的原理和結(jié)構(gòu),對一些專業(yè)術(shù)語進(jìn)行介紹,并展示了通用的視頻處理過程。第二章針對監(jiān)控系統(tǒng)的案例,對視頻信號處理模塊的解決方案進(jìn)行論述,將實(shí)際的視頻信號處理劃分為轉(zhuǎn)換、計算和傳送三個子模塊,并且分別進(jìn)行功能介紹。第三章著重介紹視頻轉(zhuǎn)換和視頻計算兩大模塊,對相應(yīng)的接口配置和模塊主要代碼實(shí)現(xiàn)作了深入分析。第四章將論述視頻處理中的重要課題:數(shù)字圖像的壓縮技術(shù),并對相應(yīng)的重要模塊和關(guān)鍵步驟作實(shí)際建模分析。第五章將探討視頻傳送的相關(guān)技術(shù),介紹傳統(tǒng)的Camera-Link標(biāo)準(zhǔn)和最新的千兆以太網(wǎng)傳送標(biāo)準(zhǔn),對可行性應(yīng)用進(jìn)行了比較。

    標(biāo)簽: FPGA 安全監(jiān)控

    上傳時間: 2013-07-17

    上傳用戶:xymbian

  • 基于FPGA的磁盤陣列控制器的硬件設(shè)計與實(shí)現(xiàn).rar

    隨著存儲技術(shù)的迅速發(fā)展,存儲業(yè)務(wù)需求的不斷增長,獨(dú)立的磁盤冗余陣列可利用多個磁盤并行存取提高存儲系統(tǒng)的性能。磁盤陣列技術(shù)采用硬件和軟件兩種方式實(shí)現(xiàn),軟件RAID(Redundant Array of Independent Disks)主要利用操作系統(tǒng)提供的軟件實(shí)現(xiàn)磁盤冗余陣列功能,對系統(tǒng)資源利用率高,節(jié)省成本。硬件RAID將大部分RAID功能集成到一塊硬件控制器中,系統(tǒng)資源占用率低,可移植性好。 分析了軟件RAID的性能瓶頸,使用硬件直接完成部分計算提高軟件RAID性能。針對RAID5采用FPGA(Field Programmable Gate Array)技術(shù)實(shí)現(xiàn)RAID控制器硬件設(shè)計,完成磁盤陣列啟動、數(shù)據(jù)緩存(Cache)以及數(shù)據(jù)XOR校驗等功能。基于硬件RAID的理論,提出一種基于Virtex-4的硬件RAID控制器的系統(tǒng)設(shè)計方案:獨(dú)立微處理器和較大容量的內(nèi)存;實(shí)現(xiàn)RAID級別遷移,在線容量擴(kuò)展,在線數(shù)據(jù)熱備份等高效、用戶可定制的高級RAID功能;利用Virtex-4內(nèi)置硬PowerPC完成RAID服務(wù)器部分配置和管理工作,運(yùn)行Linux操作系統(tǒng)、RAID管理軟件等。控制器既可以作為RAID控制卡在服務(wù)器上使用,也可作為一個獨(dú)立的系統(tǒng),成為磁盤陣列的調(diào)試平臺。 隨著集成電路的發(fā)展,芯片的體積越來越小,電路的布局布線密度越來越大,信號的工作頻率也越來越高,高速電路的傳輸線效應(yīng)和信號完整性問題越來越明顯。RAID控制器屬于高速電路的范疇,在印刷電路板(Printed Circuit Block, PCB)實(shí)現(xiàn)時分別從疊層設(shè)計、布局、電源完整性、阻抗匹配和串?dāng)_等方面考慮了信號完整性問題,并基于IBIS(I/O Buffer Information Specification)模型進(jìn)行了信號完整性分析及仿真。

    標(biāo)簽: FPGA 磁盤陣列 控制器

    上傳時間: 2013-04-24

    上傳用戶:jeffery

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩国产在线播放| 亚洲精品视频在线播放| 亚洲一区在线免费观看| 夜夜精品视频一区二区| 久久在线播放| 欧美经典一区二区三区| 亚洲影视九九影院在线观看| 久久亚洲国产精品日日av夜夜| 亚洲特色特黄| 日韩午夜精品| 国产精品免费看| 国产日韩欧美高清免费| 国产精品亚洲综合色区韩国| 欧美日韩亚洲一区二区三区四区 | 亚洲一区二区在线免费观看视频| 亚洲激情一区二区| 99国产一区二区三精品乱码| 欧美日韩1区| 国产亚洲欧美aaaa| 亚洲高清av在线| 国产精品美女久久久久久2018| 国产精品久久午夜| 亚洲性感美女99在线| 欧美日韩视频一区二区三区| 亚洲精选久久| 欧美日韩午夜| av成人免费观看| 欧美日韩在线不卡| 一区二区三区日韩欧美| 欧美午夜精品久久久久免费视| 在线一区日本视频| 欧美视频你懂的| 午夜精品电影| 国产综合视频在线观看| 久久久久青草大香线综合精品| 韩国精品在线观看| 另类春色校园亚洲| 亚洲精品视频在线| 欧美午夜剧场| 欧美亚洲一区三区| 激情成人亚洲| 欧美日韩一区二区三区免费| 亚洲一线二线三线久久久| 国产视频在线观看一区二区| 久久综合五月| 亚洲一区精彩视频| 精品福利免费观看| 欧美日韩免费一区| 欧美一区二区三区在线播放| 亚洲国产精品视频一区| 国产精品sss| 久久一区激情| 亚洲午夜精品网| 激情亚洲网站| 国产精品久久久久久久久果冻传媒 | 日韩视频免费观看| 欧美日韩国产综合一区二区| 亚洲欧美另类久久久精品2019| 蘑菇福利视频一区播放| 最新国产乱人伦偷精品免费网站| 欧美精品一区二区三区四区| 午夜免费久久久久| 91久久在线播放| 欧美日韩一级黄| 久久国产精品第一页| 狠狠入ady亚洲精品| 欧美成人激情视频| 亚洲视频狠狠| 海角社区69精品视频| 欧美午夜www高清视频| 校园春色国产精品| 亚洲大胆视频| 国产精品国产精品国产专区不蜜| 这里只有精品在线播放| 国产私拍一区| 欧美精品123区| 久久精品欧美日韩| 亚洲美女精品一区| 国产一区深夜福利| 久久久久久久综合日本| 亚洲淫性视频| 永久免费视频成人| 欧美午夜免费| 开元免费观看欧美电视剧网站| 99精品视频免费| 国内自拍亚洲| 欧美性大战xxxxx久久久| 久久精品欧美日韩| 这里只有精品视频| 在线观看日韩av先锋影音电影院| 欧美肥婆bbw| 另类图片综合电影| 亚洲资源av| 伊人精品在线| 国产精品嫩草99av在线| 欧美va天堂| 国产欧美一区二区精品性| 国产精品二区在线| 欧美成人免费va影院高清| 欧美亚洲一级| 亚洲婷婷综合色高清在线| 亚洲欧洲日韩在线| 亚洲精品久久久久中文字幕欢迎你| 国产亚洲精品一区二555| 欧美区在线播放| 欧美h视频在线| 久久久久这里只有精品| 久久精品成人一区二区三区| 亚洲制服av| 在线亚洲欧美专区二区| 亚洲激情婷婷| 亚洲国产合集| 激情五月***国产精品| 国产日韩精品在线播放| 欧美视频一区二区| 欧美日韩国产一区精品一区| 另类综合日韩欧美亚洲| 免费观看成人www动漫视频| 久久久久国产免费免费| 久久av一区二区三区漫画| 亚洲亚洲精品在线观看| 亚洲精品视频在线播放| 一本久久a久久精品亚洲| 国内揄拍国内精品久久| 国产一区二区三区在线免费观看| 国产精品多人| 国产一区视频观看| 国产亚洲一区二区在线观看| 国产精品婷婷| 国产欧美一区二区色老头| 欧美日韩天天操| 国产精品免费看| 国产精品久久久久久久久借妻| 欧美日韩中文另类| 欧美日韩在线播放| 欧美性色视频在线| 激情国产一区| 狠狠色狠色综合曰曰| 在线不卡中文字幕| 亚洲国产欧洲综合997久久| 一区二区在线视频| 亚洲高清免费视频| 亚洲精品系列| 一本色道久久综合狠狠躁的推荐| 一本色道久久综合亚洲精品不卡| 欧美亚洲日本网站| 久久久久久高潮国产精品视| 久久亚洲国产成人| 欧美国产精品一区| 久久激情视频久久| 欧美激情视频在线播放 | 国产精品日韩久久久久| 欧美一区免费| 欧美日韩国产一区二区三区地区 | 99伊人成综合| 亚洲欧美日本国产专区一区| 香蕉av777xxx色综合一区| 久久不射中文字幕| 欧美日本在线看| 国产精品亚洲视频| 精品99一区二区三区| 日韩视频专区| 99精品欧美| 免播放器亚洲一区| 欧美日韩一二三四五区| 国产欧美亚洲视频| 亚洲国产精品一区二区久| 欧美一区二区三区日韩视频| 另类欧美日韩国产在线| 欧美三级精品| 激情校园亚洲| 欧美一区二区三区免费视频| 免费av成人在线| 国产精品久久久久秋霞鲁丝| 国产一区二区三区久久久久久久久| 在线播放不卡| 久久国产精品久久久久久电车| 欧美激情欧美激情在线五月| 国产精品色婷婷| 91久久一区二区| 香蕉久久国产| 欧美日韩一区二区三区免费看| 精品91在线| 亚洲一区二区四区| 欧美一区二区成人6969| 欧美日韩视频在线一区二区| 欧美无乱码久久久免费午夜一区| 国产精品久久久久永久免费观看 | 亚洲国产婷婷香蕉久久久久久| 亚洲午夜成aⅴ人片| 欧美精品尤物在线| 国内成人精品一区| 亚洲综合欧美日韩| 免费视频一区| 亚洲福利av| 欧美影院一区| 欧美偷拍另类| 亚洲精品视频在线播放| 久久久亚洲精品一区二区三区| 国产精品美女www爽爽爽|