亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

如何利用

  • 如何讓CDC上輸出的文字、圖形具有保持功能

    如何讓CDC上輸出的文字、圖形具有保持功能,集合類CPtrArray的使用,CPaintDC與CClientDC的區(qū)別與應(yīng)用,OnPaint與OnDraw在CView中的關(guān)系及實現(xiàn)內(nèi)幕,滾動窗口的實現(xiàn),坐標(biāo)空間,映射方式,設(shè)備坐標(biāo)與邏輯坐標(biāo)的轉(zhuǎn)換。元文件設(shè)備描述表的使用,如何利用兼容DC實現(xiàn)圖形的保存和再現(xiàn)。

    標(biāo)簽: CDC 輸出 圖形 保持

    上傳時間: 2013-12-20

    上傳用戶:shizhanincc

  • 案例1如何應(yīng)用HTTP協(xié)議下載文件

    案例1如何應(yīng)用HTTP協(xié)議下載文件,如何利用流下載文件

    標(biāo)簽: HTTP 案例 協(xié)議

    上傳時間: 2013-12-21

    上傳用戶:zhuimenghuadie

  • 本書詳細(xì)介紹了如何安裝、管理、備份、維護和優(yōu)化一個MySQL系統(tǒng)。對于每一件服務(wù)器操作都提出了多種的解決方案。對于每一種的方法

    本書詳細(xì)介紹了如何安裝、管理、備份、維護和優(yōu)化一個MySQL系統(tǒng)。對于每一件服務(wù)器操作都提出了多種的解決方案。對于每一種的方法,雖然不一定都是非常實用的方法,讀者能通過這些方法,熟悉MySQL的特點和強大的功能。 第一章簡單介紹了MySQL的歷史、特點,同時對SQL的語法進行了簡單的介紹。如果讀者對第一章的內(nèi)容不能很好的掌握,可以略過不了解的內(nèi)容,在閱讀二、三章之后重新理解其中內(nèi)容。第二章介紹了如何安裝一個MySQL系統(tǒng)。第三、四章詳細(xì)敘述了如何利用SQL語言以及其它的客戶工具對MySQL數(shù)據(jù)庫中的數(shù)據(jù)進行操作。第五、六章介紹了數(shù)據(jù)庫目錄以及如何備份、恢復(fù)和維護數(shù)據(jù)庫安裝。第七章介紹了MySQL權(quán)限系統(tǒng)和如何為數(shù)據(jù)庫創(chuàng)建、撤銷授權(quán)。第八章則對優(yōu)化數(shù)據(jù)庫性能的各個方面進行了闡述。 附錄一中詳細(xì)列出了MYSQL列類型、函數(shù)和SQL語句的參考。附錄二全面介紹了本書出現(xiàn)的程序的全部選項及其含義。

    標(biāo)簽: MySQL 詳細(xì)介紹 如何安裝 備份

    上傳時間: 2017-05-03

    上傳用戶:koulian

  • 低壓電器電弧仿真研究.rar

    該文介紹了一種新型高壓發(fā)電機電力發(fā)生器,它無需升壓變壓器即可直接連接到電網(wǎng),其定子采用多層同心式繞組,槽內(nèi)導(dǎo)體為高壓電纜,高壓電纜的引入克服了傳統(tǒng)發(fā)電機輸出電壓不能高于36kV的限制;并簡要介紹了這種發(fā)電機的全新設(shè)計與應(yīng)用前景;最后針對電力發(fā)生器不同于傳統(tǒng)發(fā)電機的結(jié)構(gòu),借助有限元分析軟件進行了端部的建模、端部磁場、端部漏抗與端部電磁力的求解.文中圍繞一模型樣機,首先介紹了三維渦流場計算與利用磁場儲能進行參數(shù)計算的理論基礎(chǔ).之后進行了對定子端部區(qū)域的建模,由于電力發(fā)生器采用多層同心式繞組,其端部結(jié)構(gòu)較為復(fù)雜,這對模型的建立、剖分都帶來了相當(dāng)大的難度.為了達(dá)到簡化分析計算的目的,我們對所求解的實際模型進行了簡化處理,并闡述了簡化的理論根據(jù).在此基礎(chǔ)上,詳細(xì)介紹了如何利用有限元分析軟件ANSYS進行具體分析計算,包括網(wǎng)格剖分、電流加載及邊界條件的處理.最后得出了端部磁場矢量分布圖,端部漏抗值及端部繞組的電磁力分布規(guī)律.該文采用了簡化模型的方法進行計算,為了驗證簡化的合理性,我們進行了實例計算驗證.結(jié)果表明,文中所采用的簡化方法是合理的.該文所進行端部磁場、端部漏抗及端部電磁力計算,為進一步分析其他工況下電力發(fā)生器端部電磁力及振動提供了參考.

    標(biāo)簽: 低壓電器 仿真研究 電弧

    上傳時間: 2013-06-26

    上傳用戶:zhanditian

  • 基于DSP的變頻電源電參數(shù)測量系統(tǒng)的設(shè)計.rar

    變頻電源具有低損耗和高效率等顯著優(yōu)點,其性能的優(yōu)劣直接關(guān)系到整個系統(tǒng)的安全性和可靠性指標(biāo),隨著工業(yè)上變頻電源的廣泛應(yīng)用,對其性能參數(shù)的檢測也越來越重要,因此對變頻電源設(shè)備輸出電參數(shù)進行測量方面的研究具有重要的意義。 論文綜述了國內(nèi)外各種交流變頻電參數(shù)測量系統(tǒng)的研究現(xiàn)狀和應(yīng)用技術(shù),根據(jù)變頻設(shè)備的工作機理和輸出特性,提出了系統(tǒng)的總體設(shè)計方案。由于變頻設(shè)備的輸出范圍廣且變化快,并且國內(nèi)大部分參數(shù)測量設(shè)備都是針對工頻進行設(shè)計的,基于此本文采用高速的數(shù)字處理器和改進的算法來進行控制實現(xiàn)。 論文首先給出了各電參數(shù)測量的國際標(biāo)準(zhǔn)和理論基礎(chǔ),重點分析了如何通過希爾波特變換來實現(xiàn)頻率的測量。為了濾除不需要的高次諧波并精確的測量頻率,建立了FIR濾波器模型,通過MATLAB編程進行了數(shù)字仿真,驗證了算法的正確性;利用周期法進行了其它電參數(shù)的測量實現(xiàn),并在Labview 中進行了仿真,作為輔助分析軟件具有快速直觀的特點并有很大的通用性。 在理論分析和仿真的基礎(chǔ)上,論文設(shè)計了基于TMS320F2812 DSP的控制系統(tǒng),并結(jié)合原理圖介紹了各模塊運行原理;重點分析了如何利用CPLD來實現(xiàn)時序控制的功能,并給出了VHDL設(shè)計的程序和仿真結(jié)果。最后進行軟件程序上的設(shè)計,對各部分進行了程序分析和設(shè)計,各模塊結(jié)構(gòu)相互關(guān)聯(lián),具有很好的擴展性和移植性。

    標(biāo)簽: DSP 變頻電源 電參數(shù)

    上傳時間: 2013-04-24

    上傳用戶:1054154823

  • 基于FPGAHDL的隨機讀寫I2C串行總線接口電路設(shè)計.rar

    I2C(Inter Integrated Circuits)是Philips公司開發(fā)的用于芯片之間連接的串行總線,以其嚴(yán)格的規(guī)范、卓越的性能、簡便的操作和眾多帶I2C接口的外圍器件而得到廣泛的應(yīng)用并受到普遍的歡迎。 現(xiàn)場可編程門陣列(FPGA)設(shè)計靈活、速度快,在數(shù)字專用集成電路的設(shè)計中得到了廣泛的應(yīng)用。本論文主要討論了如何利用Verilog/FPGA來實現(xiàn)一個隨機讀/寫的I2C接口電路,實現(xiàn)與外圍I2C接口器件E2PROM進行數(shù)據(jù)通信,實現(xiàn)讀、寫等功能,傳輸速率實現(xiàn)為100KBps。在Modelsim6.0仿真軟件環(huán)境中進行仿真,在Xilinx公司的ISE9.li開發(fā)平臺上進行了下載,搭建外圍電路,用Agilem邏輯分析儀進行數(shù)據(jù)采集,分析測試結(jié)果。 首先,介紹了微電子設(shè)計的發(fā)展概況以及設(shè)計流程,重點介紹了HDL/FPGA的設(shè)計流程。其次,對I2C串行總線進行了介紹,重點說明了總線上的數(shù)據(jù)傳輸格式并對所使用的AT24C02 E2PROM存儲器的讀/寫時序作了介紹。第三,基于Verilog _HDL設(shè)計了隨機讀/寫的I2C接口電路、測試模塊和顯示電路;接口電路由同步有限狀態(tài)機(FSM)來實現(xiàn);測試模塊首先將數(shù)據(jù)寫入到AT24C02的指定地址,接著將寫入的數(shù)據(jù)讀出,并將兩個數(shù)據(jù)顯示在外圍LED數(shù)碼管和發(fā)光二極管上,從而直觀地比較寫入和輸出的數(shù)據(jù)的正確性。FPGA下載芯片為Xilinx SPARTAN Ⅲ XC3S200。第四,用Agilent邏輯分析儀進行傳輸數(shù)據(jù)的采集,分析數(shù)據(jù)傳輸?shù)臅r序,從而驗證電路設(shè)計的正確性。最后,論文對所取得的研究成果進行了總結(jié),并展望了下一步的工作。

    標(biāo)簽: FPGAHDL I2C 隨機

    上傳時間: 2013-06-27

    上傳用戶:liuchee

  • 基于FPGA的DDS信號源的設(shè)計.rar

    頻率合成技術(shù)廣泛應(yīng)用于通信、航空航天、儀器儀表等領(lǐng)域,目前,常用的頻率合成技術(shù)有直接頻率合成、鎖相頻率合成和直接數(shù)字頻率合成(DDS)等。其中DDS是一種新的頻率合成方法,是頻率合成的一次革命。全數(shù)字化的DDS技術(shù)由于具有頻率分辨率高、頻率切換速度快、相位噪聲低和頻率穩(wěn)定度高等優(yōu)點而成為現(xiàn)代頻率合成技術(shù)中的佼佼者。隨著數(shù)字集成電路、微電子技術(shù)和EDA技術(shù)的深入研究,DDS技術(shù)得到了飛速的發(fā)展。 DDS是把一系列數(shù)字量化形式的信號通過D/A轉(zhuǎn)換形成模擬量形式的信號的合成技術(shù)。主要是利用高速存儲器作查尋表,然后通過高速D/A轉(zhuǎn)換產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其它任意波形)。一個典型的DDS系統(tǒng)應(yīng)包括以下三個部分:相位累加器可以時鐘的控制下完成相位的累加;相位一幅度碼轉(zhuǎn)換電路一般由ROM實現(xiàn);D/A轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號。 現(xiàn)場可編程門陣列(FPGA)設(shè)計靈活、速度快,在數(shù)字專用集成電路的設(shè)計中得到了廣泛的應(yīng)用。本論文主要討論了如何利用FPGA來實現(xiàn)一個DDS系統(tǒng),該DDS系統(tǒng)的硬件結(jié)構(gòu)是以FPGA為核心實現(xiàn)的,使用Altera公司的Cyclone系列FPGA。 文章首先介紹了頻率合成器的發(fā)展,闡述了基于FPGA實現(xiàn)DDS技術(shù)的意義;然后介紹了DDS的基本理論;接著介紹了FPGA的基礎(chǔ)知識如結(jié)構(gòu)特點、開發(fā)流程、使用工具等;隨后介紹了利用FPGA實現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)、優(yōu)化方法等。重點介紹DDS技術(shù)在FPGA中的實現(xiàn)方法,給出了部分VHDL源程序。采用該方法設(shè)計的DDS系統(tǒng)可以很容易地嵌入到其他系統(tǒng)中而不用外接專用DDS芯片,具有高性能、高性價比,電路結(jié)構(gòu)簡單等特點;接著對輸出信號頻譜進行了分析,特別是對信號的相位截斷誤差和幅度量化誤差進行了詳細(xì)的討論,由此得出了改善系統(tǒng)性能的幾種方法;最后給出硬件實物照片和測試結(jié)果,并對此作了一定的分析。

    標(biāo)簽: FPGA DDS 信號源

    上傳時間: 2013-07-05

    上傳用戶:suxuan110425

  • 基于FPGA的FFT設(shè)計與實現(xiàn).rar

    隨著數(shù)字電子技術(shù)的發(fā)展,數(shù)字信號處理技術(shù)廣泛應(yīng)用于通訊、語音處理、計算機和多媒體等領(lǐng)域。快速傅里葉變換FFT作為數(shù)字信號處理的核心技術(shù)之一,使離散傅里葉變換的運算時間縮短了幾個數(shù)量級。 現(xiàn)場可編程門陣列FPGA是近年來迅速發(fā)展起來的新型可編程器件。隨著它的不斷應(yīng)用,使電子設(shè)計的規(guī)模和集成度不斷提高,同時也帶來了電子系統(tǒng)設(shè)計方法和設(shè)計思想的不斷推陳出新。 本文主要研究如何利用FPGA實現(xiàn)FFT處理器,包括算法選取、算法驗證、系統(tǒng)結(jié)構(gòu)設(shè)計、各個模塊設(shè)計、FPGA實現(xiàn)和測試整個流程。設(shè)計采用基-2按時間抽取算法,以XILINX公司提供的ISE6.1為軟件平臺,利用Verilog HDL描述的方式實現(xiàn)了512點16bits復(fù)數(shù)塊浮點結(jié)構(gòu)的FFT系統(tǒng),并以FPGA芯片VirtexⅡXC2V1000為硬件平臺,進行了仿真、綜合等工作。仿真結(jié)果表明其計算結(jié)果達(dá)到了一定的精度,運算速度可以滿足一般實時信號處理的要求。

    標(biāo)簽: FPGA FFT

    上傳時間: 2013-04-24

    上傳用戶:lwwhust

  • 基于FPGA的多路脈沖時序控制電路設(shè)計與實現(xiàn).rar

    在團簇與激光相互作用的研究中和在團簇與加速器離子束的碰撞研究中,需要對加速器束流或者激光束進行脈沖化與時序同步,同時用于測量作用產(chǎn)物的探測系統(tǒng)如飛行時間譜儀(TOF)等要求各加速電場的控制具有一定的時序匹配。在整個實驗中,需要用到符合要求的多路脈沖時序信號控制器,而且要求各脈沖序列的周期、占空比、重復(fù)頻率等方便可調(diào)。為此,本論文基于FPGA設(shè)計完成了一款多路脈沖時序控制電路。 本文基于Altera公司的Cyclone系列FPGA芯片EPlC3T100C8,設(shè)計出了一款可以同時輸出8路脈沖序列、各脈沖序列之間具有可調(diào)高精度延遲、可調(diào)脈沖寬度及占空比等。論文討論了FPGA芯片結(jié)構(gòu)及開發(fā)流程,著重討論了較高頻率脈沖電路的可編程實現(xiàn)方法,以及如何利用VHDL語言實現(xiàn)硬件電路軟件化設(shè)計的技巧與方法,給出了整個系統(tǒng)設(shè)計的原理與實現(xiàn)。討論了高精密電源的PWM技術(shù)原理及實現(xiàn),并由此設(shè)計了FPGA所需電源系統(tǒng)。給出了配置電路設(shè)計、數(shù)據(jù)通信及接口電路的實現(xiàn)。開發(fā)了上層控制軟件來控制各路脈沖時序及屬性。 該電路工作頻率200MHz,輸出脈沖最小寬度可達(dá)到10ns,最大寬度可達(dá)到us甚至ms量級。可以同時提供l路同步脈沖和7路脈沖,并且7路脈沖相對于同步脈沖的延遲時間可調(diào),調(diào)節(jié)步長為5ns。

    標(biāo)簽: FPGA 多路 脈沖

    上傳時間: 2013-06-15

    上傳用戶:ZJX5201314

  • 射頻低噪聲放大器的ADS設(shè)計

    射頻低噪聲放大器的ADS設(shè)計:本文首先簡要介紹了低噪聲放大器設(shè)計的理論基礎(chǔ),并以2.1-2.4Ghz 低噪聲放大器為例,詳細(xì)闡述了如何利用Agilent 公司的ADS 軟件進行分析和優(yōu)化設(shè)計該電

    標(biāo)簽: ADS 射頻 低噪聲放大器

    上傳時間: 2013-06-18

    上傳用戶:han_zh

主站蜘蛛池模板: 宁化县| 沽源县| 广丰县| 博客| 东源县| 宝清县| 延庆县| 鹤山市| 车致| 辽宁省| 大足县| 巴彦淖尔市| 泰和县| 普定县| 高邮市| 右玉县| 伊宁县| 百色市| 固原市| 冀州市| 宣城市| 宜都市| 浏阳市| 太白县| 九江县| 太保市| 上饶市| 固始县| 北票市| 临澧县| 乐山市| 沛县| 新巴尔虎右旗| 丹凤县| 英吉沙县| 柳河县| 进贤县| 蓬溪县| 平武县| 日土县| 会东县|