FPGA開發(fā)板配套Verilog HDL代碼。芯片為Mars EP1C6F。是基礎(chǔ)實驗的源碼。包括加法器、減法器、乘法器、多路選擇器等。
FPGA開發(fā)板配套Verilog HDL代碼。芯片為Mars EP1C6F。是基礎(chǔ)實驗的源碼。包括加法器、減法器、乘法器、多路選擇器等。...
FPGA開發(fā)板配套Verilog HDL代碼。芯片為Mars EP1C6F。是基礎(chǔ)實驗的源碼。包括加法器、減法器、乘法器、多路選擇器等。...
功能描述:顯示時分秒 IDE環(huán)境:偉福V3.20 自制的下載線與實驗板(or later) 硬件連接:針對配合AT89S51精簡開發(fā)板使用 組成文件:實驗八 時鐘程序(延時實現(xiàn)).ASM...
本題必須采用廣州周立功單片機發(fā)展有限公司贊助的ARM2138實驗開發(fā)儀為主機板;并擴展顯示器、鍵盤、打印機等相應(yīng)接口;超市的物品使用13位數(shù)字編碼(每件物品均有相對應(yīng)的條形碼)。 (1) 簡易超市收銀機具有可設(shè)置100個商品價目表(PLU),并具有掉電保護。商品的數(shù)字編號、品名(數(shù)字或英文字母)、...
合眾達SEEDVPM642開發(fā)板的實驗指導書(精簡版),包括設(shè)置CCS和進本圖形實驗的指南,方便新手盡快掌握DSP的開發(fā)...
瑞泰創(chuàng)新ICETEK-DM642-P4開發(fā)板的實驗指導書,包括如何設(shè)置CCS和一系列圖形實驗的指南,方便新手學習DSP開發(fā)...