亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

容量

  • 基于UC3854的兩級有源功率因數(shù)校正電路的研究.rar

    近幾十年來,由于大功率電力電子裝置的廣泛應(yīng)用,使公用電網(wǎng)受到諧波電流和諧波電壓的污染日益嚴(yán)重,功率因數(shù)低,電能利用率低。為了抑制電網(wǎng)的諧波,提高功率因數(shù),人們通常采用無功補(bǔ)償、有源、無源濾波器等對電網(wǎng)環(huán)境進(jìn)行改善。近年來,功率因數(shù)校正技術(shù)作為抑制諧波電流,提高功率因數(shù)的行之有效的方法,備受人們的關(guān)注。 本文在參閱國內(nèi)外大量文獻(xiàn)的基礎(chǔ)上,綜述了近年來國內(nèi)外功率因數(shù)校正的發(fā)展?fàn)顩r,簡要分析了無源功率因數(shù)與有源功率因數(shù)的優(yōu)、缺點(diǎn),并詳細(xì)分析了有源功率因數(shù)校正的基本原理和控制方法。在通過對主電路拓?fù)渑c控制方法的優(yōu)、缺點(diǎn)比較后,選擇BOOST變換器作為主電路拓?fù)?采用基于平均電流控制的UC3854控制器,設(shè)計了容量為300W的兩級有源功率因數(shù)校正電路的前一級電路,計算了主電路與控制電路的元件參數(shù)。根據(jù)此參數(shù),基于MATLAB環(huán)境下對功率因數(shù)校正前、后的電路進(jìn)行了仿真,通過仿真波形的分析。最后搭建實(shí)驗電路進(jìn)行實(shí)驗,采集實(shí)驗波形,對實(shí)驗結(jié)果進(jìn)行分析,進(jìn)-步驗證了本設(shè)計參數(shù)的正確性與準(zhǔn)確性。 本文功率因數(shù)校正電路的設(shè)計,使電路的功率因數(shù)得到了明顯的改善,達(dá)到了設(shè)計要求,同時電路的總諧波畸變因數(shù)控制在了一定的范圍,減少了對電網(wǎng)的污染。并且電路的輸出電壓穩(wěn)定,為后一級的電路設(shè)計奠定了基礎(chǔ)。

    標(biāo)簽: 3854 UC 有源功率因數(shù)

    上傳時間: 2013-05-22

    上傳用戶:源碼3

  • 光伏發(fā)電系統(tǒng)逆變技術(shù)研究.rar

    在能源枯竭及環(huán)境污染問題日益嚴(yán)重的今天,光伏發(fā)電是未來可再生能源應(yīng)用的一種重要方法。本文以光伏逆變技術(shù)為研究對象,對光伏系統(tǒng)最大功率點(diǎn)跟蹤方法、光伏智能充電控制策略、光伏并網(wǎng)系統(tǒng)拓?fù)浣Y(jié)構(gòu)與控制方法、光伏并網(wǎng)與有源濾波統(tǒng)一控制方法等問題進(jìn)行了深入研究。 在擾動觀測法的基礎(chǔ)上,提出了一種直接電流控制最大功率點(diǎn)跟蹤方法,通過檢測變換器輸出電流進(jìn)行最大功率點(diǎn)跟蹤控制,簡化控制算法,同時省去了擾動觀測法中的電壓和電流傳感器,降低系統(tǒng)成本。 研究了一種實(shí)用的光伏系統(tǒng)蓄電池充電控制策略,將最大功率點(diǎn)跟蹤與智能充電控制有機(jī)結(jié)合在一起,充分利用光伏電池的輸出功率,縮短充電時間,提高充電效率;研究了一種全數(shù)字式逆變器,通過電壓有效值外環(huán)和瞬時值內(nèi)環(huán)的雙閉環(huán)控制,既能保證系統(tǒng)輸出電壓的穩(wěn)態(tài)精度,又能保證瞬變負(fù)載條件下的動態(tài)特性。研制了一套3kW光伏獨(dú)立發(fā)電系統(tǒng)并進(jìn)行了實(shí)驗驗證。 針對住宅型光伏并網(wǎng)逆變器體積小、性能價格比高的要求,研究了一種基于導(dǎo)抗變換器的并網(wǎng)逆變器拓?fù)浣Y(jié)構(gòu),相比于傳統(tǒng)電流型逆變器,本拓?fù)涫∪チ吮恐氐碾娍蛊鳎瑫r利用高頻變壓器進(jìn)行能量傳遞和電氣隔離,進(jìn)一步降低了系統(tǒng)損耗和體積,降低系統(tǒng)成本。 經(jīng)研究發(fā)現(xiàn),由于導(dǎo)抗變換器的固有特性,采用傳統(tǒng)的SPWM調(diào)制方法將導(dǎo)致并網(wǎng)逆變器輸出平頂飽和的非正弦電流,造成對電網(wǎng)的諧波污染,提出了一種新型改進(jìn)調(diào)制模式。該方法可以實(shí)現(xiàn)高功率因數(shù)、低諧波并網(wǎng)發(fā)電。根據(jù)上述理論分析,研制了一臺3kW單相光伏并網(wǎng)逆變器,實(shí)驗結(jié)果驗證了理論分析的正確性。 研究了一種三相電流型并網(wǎng)逆變器拓?fù)浣Y(jié)構(gòu)及其控制方法,采用改進(jìn)調(diào)制模式對其進(jìn)行控制,在諧波抑制方面取得了滿意的效果。提出的三相并網(wǎng)逆變方案,相比于傳統(tǒng)三相并網(wǎng)逆變器,具有如下顯著優(yōu)點(diǎn):系統(tǒng)中任意一相都是一個獨(dú)立的子系統(tǒng),不受其它相影響,即使在某一相或某兩相損壞的情況下,剩余相也能正常運(yùn)行,增加了系統(tǒng)的冗余性;在三相電網(wǎng)不平衡情況下,本方法也能提供穩(wěn)定的三相電流,增加系統(tǒng)抗電網(wǎng)波動能力。初看起來本方案使用的導(dǎo)抗變換器和變壓器有3套,但是每相承受的功率容量只有系統(tǒng)總功率的三分之一,這樣可以選用較小容量的器件,有利于高頻電感和變壓器的制作和生產(chǎn)。提出了一種基于導(dǎo)抗變換器的三相電流型逆變器實(shí)現(xiàn)方案,利用導(dǎo)抗變換器將輸入直流電壓變換為高頻正弦電流,經(jīng)高頻變壓器隔離及電流等級變換后進(jìn)行裂相調(diào)制,輸出為三相正弦電流。該方法不僅省去了傳統(tǒng)電流型逆變器直流側(cè)電抗器,而且采用高頻變換進(jìn)行功率傳輸,減小了隔離變壓器及輸出濾波器的體積,有利于裝置的小型化和降低成本。 針對光伏電池輸出電壓較低的問題,研究了一種單級式三相升壓型并網(wǎng)逆變器,通過一級變換同時實(shí)現(xiàn)升壓和DC/AC變換功能,并且提出了一種基于DSP芯片的控制策略,本方法僅用一個電壓傳感器就能替代原先的三個電壓傳感器:每個載波周期短路相只進(jìn)行一次開關(guān)動作,同時任何時刻只有2個開關(guān)管導(dǎo)通,可有效降低系統(tǒng)的開關(guān)損耗和導(dǎo)通損耗;由于采用DSP控制,具有控制靈活、穩(wěn)定性高、成本低、并網(wǎng)電能質(zhì)量好,便于功率調(diào)節(jié)等優(yōu)點(diǎn)。 提出了一種光伏并網(wǎng)與有源濾波兼用的統(tǒng)一控制策略,在同一套裝置上既實(shí)現(xiàn)光伏并網(wǎng)發(fā)電,又實(shí)現(xiàn)諧波補(bǔ)償,克服目前的光伏發(fā)電裝置白天發(fā)電、夜間停機(jī)的不足,提高系統(tǒng)利用率。詳細(xì)分析了無功電流和諧波電流的檢測方法、光伏并網(wǎng)發(fā)電有功指令電流的生成方法及電流環(huán)控制器和電壓環(huán)控制器的設(shè)計方法,并對光伏并網(wǎng)發(fā)電與有源濾波統(tǒng)一控制模式和單一有源濾波模式進(jìn)行了討論,仿真和實(shí)驗結(jié)果驗證了所提出的系統(tǒng)結(jié)構(gòu)及控制策略的正確性和可行性。

    標(biāo)簽: 光伏發(fā)電系統(tǒng) 逆變 技術(shù)研究

    上傳時間: 2013-04-24

    上傳用戶:dancnc

  • 基于DSP的三電平SVPWM逆變器的研究.rar

    近年來在運(yùn)動控制領(lǐng)域三電平中壓變頻器的開發(fā)研究得到了廣泛關(guān)注,三電平逆變器使得電壓型逆變器的大容量化、高性能化成為可能,研究和開發(fā)三電平逆變器,無論在技術(shù)上還是在實(shí)際應(yīng)用上都有十分重要的意義。 本文首先論述了三電平逆變器的原理,詳細(xì)分析了一種控制策略—空間電壓矢量法,給出PWM波的計算公式和開關(guān)動作次序,并仿真出波形。 其次闡述了三電平逆變器的主電路構(gòu)成、功率器件MOSFET的驅(qū)動技術(shù)和基于DSP2407A控制系統(tǒng)硬件電路設(shè)計,并據(jù)此設(shè)計出了一套小容量三電平逆交器實(shí)驗裝置。 最后介紹了三電平空間電壓矢量控制算法的實(shí)現(xiàn)和軟件設(shè)計,給出了實(shí)驗裝置的運(yùn)行結(jié)果,并分析了設(shè)計中存在的問題。

    標(biāo)簽: SVPWM DSP 三電平

    上傳時間: 2013-04-24

    上傳用戶:tfyt

  • 匯編語言教程.rar

    一本很好的匯編語言教程,跟大家一起分享 課程介紹 第1章 預(yù)備知識  1.1 匯編語言的由來及其特點(diǎn)   1 機(jī)器語言   2 匯編語言   3 匯編程序   4 匯編語言的主要特點(diǎn)   5 匯編語言的使用領(lǐng)域  1.2 數(shù)據(jù)的表示和類型   1 數(shù)值數(shù)據(jù)的表示   2 非數(shù)值數(shù)據(jù)的表示   3 基本的數(shù)據(jù)類型  1.3 習(xí)題 第2章 CPU資源和存儲器  2.1 寄存器組   1 寄存器組   2 通用寄存器的作用   3 專用寄存器的作用  2.2 存儲器的管理模式   1 16位微機(jī)的內(nèi)存管理模式   2 32位微機(jī)的內(nèi)存管理模式  2.3 習(xí)題 第3章 操作數(shù)的尋址方式  3.1 立即尋址方式  3.2 寄存器尋址方式  3.3 直接尋址方式  3.4 寄存器間接尋址方式  3.5 寄存器相對尋址方式  3.6 基址加變址尋址方式  3.7 相對基址加變址尋址方式  3.8 32位地址的尋址方式  3.9 操作數(shù)尋址方式的小結(jié)  3.10 習(xí)題 第4章 標(biāo)識符和表達(dá)式  4.1 標(biāo)識符  4.2 簡單內(nèi)存變量的定義   1 內(nèi)存變量定義的一般形式   2 字節(jié)變量   3 字變量   4 雙字變量   5 六字節(jié)變量   6 八字節(jié)變量   7 十字節(jié)變量  4.3 調(diào)整偏移量偽指令   1 偶對齊偽指令   2 對齊偽指令   3 調(diào)整偏移量偽指令   4 偏移量計數(shù)器的值  4.4 復(fù)合內(nèi)存變量的定義   1 重復(fù)說明符   2 結(jié)構(gòu)類型的定義   3 聯(lián)合類型的定義   4 記錄類型的定義   5 數(shù)據(jù)類型的自定義  4.5 標(biāo)號  4.6 內(nèi)存變量和標(biāo)號的屬性   1 段屬性操作符   2 偏移量屬性操作符   3 類型屬性操作符   4 長度屬性操作符   5 容量屬性操作符   6 強(qiáng)制屬性操作符   7 存儲單元別名操作符  4.7 表達(dá)式   1 進(jìn)制偽指令   2 數(shù)值表達(dá)式   3 地址表達(dá)式  4.8 符號定義語句   1 等價語句   2 等號語句   3 符號名定義語句  4.9 習(xí)題 第5章 微機(jī)CPU的指令系統(tǒng)  5.1 匯編語言指令格式   1 指令格式   2 了解指令的幾個方面  5.2 指令系統(tǒng)   1 數(shù)據(jù)傳送指令   2 標(biāo)志位操作指令   3 算術(shù)運(yùn)算指令   4 邏輯運(yùn)算指令   5 移位操作指令   6 位操作指令   7 比較運(yùn)算指令   8 循環(huán)指令   9 轉(zhuǎn)移指令   10 條件設(shè)置字節(jié)指令   11 字符串操作指令   12 ASCII-BCD碼調(diào)整指令   13 處理器指令  5.3 習(xí)題 第6章 程序的基本結(jié)構(gòu)  6.1 程序的基本組成   1 段的定義   2 段寄存器的說明語句   3 堆棧段的說明   4 源程序的結(jié)構(gòu)  6.2 程序的基本結(jié)構(gòu)   1 順序結(jié)構(gòu)   2 分支結(jié)構(gòu)   3 循環(huán)結(jié)構(gòu)  6.3 段的基本屬性   1 對齊類型   2 組合類型   3 類別   4 段組  6.4 簡化的段定義   1 存儲模型說明偽指令   2 簡化段定義偽指令   3 簡化段段名的引用  6.5 源程序的輔助說明偽指令   1 模塊名定義偽指令   2 頁面定義偽指令   3 標(biāo)題定義偽指令   4 子標(biāo)題定義偽指令  6.6 習(xí)題 第7章 子程序和庫  7.1 子程序的定義  7.2 子程序的調(diào)用和返回指令   1 調(diào)用指令   2 返回指令  7.3 子程序的參數(shù)傳遞   1 寄存器傳遞參數(shù)   2 存儲單元傳遞參數(shù)   3 堆棧傳遞參數(shù)  7.4 寄存器的保護(hù)與恢復(fù)  7.5 子程序的完全定義   1 子程序完全定義格式   2 子程序的位距   3 子程序的語言類型   4 子程序的可見性   5 子程序的起始和結(jié)束操作   6 寄存器的保護(hù)和恢復(fù)   7 子程序的參數(shù)傳遞   8 子程序的原型說明   9 子程序的調(diào)用偽指令   10 局部變量的定義  7.6 子程序庫   1 建立庫文件命令   2 建立庫文件舉例   3 庫文件的應(yīng)用   4 庫文件的好處  7.7 習(xí)題 第8章 輸入輸出和中斷  8.1 輸入輸出的基本概念   1 I/O端口地址   2 I/O指令  8.2 中斷   1 中斷的基本概念   2 中斷指令   3 中斷返回指令   4 中斷和子程序  8.3 中斷的分類   1 鍵盤輸入的中斷功能   2 屏幕顯示的中斷功能   3 打印輸出的中斷功能   4 串行通信口的中斷功能   5 鼠標(biāo)的中斷功能   6 目錄和文件的中斷功能   7 內(nèi)存管理的中斷功能   8 讀取和設(shè)置中斷向量  8.4 習(xí)題 第9章 宏  9.1 宏的定義和引用   1 宏的定義   2 宏的引用   3 宏的參數(shù)傳遞方式   4 宏的嵌套定義   5 宏與子程序的區(qū)別  9.2 宏參數(shù)的特殊運(yùn)算符   1 連接運(yùn)算符   2 字符串整體傳遞運(yùn)算符   3 字符轉(zhuǎn)義運(yùn)算符   4 計算表達(dá)式運(yùn)算符  9.3 與宏有關(guān)的偽指令   1 局部標(biāo)號偽指令   2 取消宏定義偽指令   3 中止宏擴(kuò)展偽指令  9.4 重復(fù)匯編偽指令   1 偽指令REPT   2 偽指令I(lǐng)RP   3 偽指令I(lǐng)RPC  9.5 條件匯編偽指令   1 條件匯編偽指令的功能   2 條件匯編偽指令的舉例  9.6 宏的擴(kuò)充   1 宏定義形式   2 重復(fù)偽指令REPEAT   3 循環(huán)偽指令WHILE   4 循環(huán)偽指令FOR   5 循環(huán)偽指令FORC   6 轉(zhuǎn)移偽指令GOTO   7 宏擴(kuò)充的舉例   8 系統(tǒng)定義的宏  9.7 習(xí)題 第10章 應(yīng)用程序的設(shè)計  10.1 字符串的處理程序  10.2 數(shù)據(jù)的分類統(tǒng)計程序  10.3 數(shù)據(jù)轉(zhuǎn)換程序  10.4 文件操作程序  10.5 動態(tài)數(shù)據(jù)的編程  10.6 COM文件的編程  10.7 駐留程序  10.8 程序段前綴及其應(yīng)用   1 程序段前綴的字段含義   2 程序段前綴的應(yīng)用  10.9 習(xí)題 第11章 數(shù)值運(yùn)算協(xié)處理器  11.1 協(xié)處理器的數(shù)據(jù)格式   1 有符號整數(shù)   2 BCD碼數(shù)據(jù)   3 浮點(diǎn)數(shù)  11.2 協(xié)處理器的結(jié)構(gòu)  11.3 協(xié)處理器的指令系統(tǒng)   1 操作符的命名規(guī)則   2 數(shù)據(jù)傳送指令   3 數(shù)學(xué)運(yùn)算指令   4 比較運(yùn)算指令   5 超越函數(shù)運(yùn)算指令   6 常數(shù)操作指令   7 協(xié)處理器控制指令  11.4 協(xié)處理器的編程舉例  11.5 習(xí)題 第12章 匯編語言和C語言  12.1 匯編語言的嵌入  12.2 C語言程序的匯編輸出  12.3 一個具體的例子  12.4 習(xí)題 附錄

    標(biāo)簽: 匯編語言 教程

    上傳時間: 2013-07-05

    上傳用戶:hw1688888

  • DSP控制三相逆變器并聯(lián)冗余技術(shù).rar

    近年來隨著用電設(shè)備對供電電源的性能和可靠性要求越來越高,不間斷供電系統(tǒng)(UPS)得到了廣泛應(yīng)用。UPS模塊化并聯(lián)可實(shí)現(xiàn)大容量供電和冗余供電,是提高UPS容量和可靠性的一條重要途徑,因而被公認(rèn)為當(dāng)今逆變技術(shù)發(fā)展的重要方向之一。 本文主要致力于無輸出隔離變壓器的逆變器并聯(lián)系統(tǒng)環(huán)流特性及其并聯(lián)控制實(shí)現(xiàn)的研究。首先探討了基于電壓電流雙閉環(huán)控制的逆變器控制設(shè)計方法,在確定雙閉環(huán)控制逆變器閉環(huán)傳遞函數(shù)并了解其等效輸出阻抗特性的基礎(chǔ)上,建立了基于等效輸出阻抗的并聯(lián)系統(tǒng)模型分析其環(huán)流特性,并提出了一種新的基于有功功率和無功功率的逆變器并聯(lián)控制方案,包括:基準(zhǔn)電壓相位和幅值的調(diào)整,PI控制參數(shù)設(shè)計,有功和無功功率計算,逆變輸出電壓同步鎖相等。此外本文還特別討論了雙閉環(huán)控制逆變器輸出電壓直流分量產(chǎn)生原因,提出了逆變器輸出電壓直流分量檢測與高精度數(shù)字調(diào)節(jié)方法,研究了雙閉環(huán)控制逆變器并聯(lián)系統(tǒng)直流環(huán)流產(chǎn)生原因及其檢測與抑制方法。最后通過實(shí)驗和實(shí)驗波形驗證本文所介紹的逆變器并聯(lián)控制方案的可行性。

    標(biāo)簽: DSP 控制 三相逆變器

    上傳時間: 2013-04-24

    上傳用戶:ljthhhhhh123

  • 基于浮點(diǎn)DSP的FFT算法的研究與應(yīng)用.rar

    快速傅立葉變換(FFT)技術(shù)是數(shù)字信號處理中的核心技術(shù),它已廣泛應(yīng)用于數(shù)字信號處理的各個領(lǐng)域,長期以來一直是一個重要的研究課題。近年來,專用數(shù)字信號處理器以其優(yōu)化的硬件結(jié)構(gòu)和優(yōu)良的性能價格比為FFT的實(shí)現(xiàn)提供了一種有效的途徑,其中最具有代表性的是美國TI公司的TMS320系列DSP。 本文首先分析了常用FFT算法原理,并進(jìn)行了算法的討論和比較,然后詳細(xì)論述了以浮點(diǎn)型DSP為核心的實(shí)現(xiàn)FFT算法的硬件平臺的設(shè)計。平臺的硬件電路主要包括數(shù)據(jù)采集部分、數(shù)據(jù)處理部分、數(shù)據(jù)存儲部分和數(shù)據(jù)顯示部分。其中采集部分采用12位高速的A/D轉(zhuǎn)換芯片MAX197,數(shù)據(jù)處理部分采用32位浮點(diǎn)型DSP芯片-TMS320VC33,數(shù)據(jù)存儲部分采用了大容量的FLASH芯片——K9F2808UOA,數(shù)據(jù)顯示部分采用PHILIPS公司的高亮度、寬視角的TFT彩色液晶顯示屏。 為了擴(kuò)展系統(tǒng)的通信能力,通信接口我們選擇CAN總線。軟件部分選用了頻率抽取基2FFT、分裂基FFT和實(shí)序列FFT算法,用C語言進(jìn)行編程。最后部分是進(jìn)行軟硬件的聯(lián)合調(diào)試,并在此基礎(chǔ)上進(jìn)行了FFT算法實(shí)現(xiàn)。 論文結(jié)尾以實(shí)際的實(shí)驗曲線分析驗證了算法的正確性,同時針對實(shí)驗中產(chǎn)生的誤差找出了原因,并提出了解決的方法。實(shí)驗結(jié)果表明采用浮點(diǎn)DSP實(shí)現(xiàn)FFT算法方便且有較高的實(shí)時性,可以應(yīng)用到電力系統(tǒng)諧波分析、振動測試及鐵路檢測等各個領(lǐng)域。

    標(biāo)簽: DSP FFT 浮點(diǎn)

    上傳時間: 2013-04-24

    上傳用戶:caixiaoxu26

  • 基于USB和FPGA技術(shù)的高性能數(shù)據(jù)采集模塊的設(shè)計與實(shí)現(xiàn).rar

    本文提出了一種基于USB和FPGA的高性能數(shù)據(jù)采集模塊USB12016(USB總線,A/D垂直分辨率為12位,存儲容量為16兆)的軟硬件設(shè)計與實(shí)現(xiàn)方法。該數(shù)據(jù)采集卡包括模擬輸入、A/D轉(zhuǎn)換、數(shù)據(jù)緩存、FPGA控制電路和USB總線接口等,在一張卡上實(shí)現(xiàn)了8通道模擬信號調(diào)理、采集、處理,并可實(shí)現(xiàn)多卡同步觸發(fā)采集,具有高精度,低噪聲,低失真和測試信號范圍寬的特點(diǎn)。USB12016配有系統(tǒng)驅(qū)動控制程序軟件,在Windows9X/2000版本的操作平臺下運(yùn)行,控制面板完全是虛擬儀器軟面板,圖形化界面十分友好。USB12016是USB接口技術(shù)、FPGA技術(shù)和嵌入式技術(shù)融為一體的結(jié)晶,已成功應(yīng)用于軍事測控領(lǐng)域。

    標(biāo)簽: FPGA USB 性能

    上傳時間: 2013-06-12

    上傳用戶:CETM008

  • 基于FPGA的多路數(shù)字視頻光纖傳輸系統(tǒng)的研究與設(shè)計.rar

    隨著通信技術(shù)的發(fā)展,視頻傳輸系統(tǒng)因具有方便、實(shí)時、準(zhǔn)確等特點(diǎn)已成為現(xiàn)代工業(yè)管理、安全防范、城市交通中必不可少的重要部分。而光纖傳輸以大容量、保密性能好、抗干擾能力強(qiáng)、傳輸距離等優(yōu)點(diǎn)越來越受人們的關(guān)注。本論文以FPGA為核心芯片,結(jié)合數(shù)字化技術(shù)和時分復(fù)用技術(shù),提出了一種無壓縮多路數(shù)字視頻光纖傳輸系統(tǒng)設(shè)計方案,并詳細(xì)分析方案的設(shè)計過程。 系統(tǒng)分A/D轉(zhuǎn)換、D/A轉(zhuǎn)換和FPGA數(shù)據(jù)處理三大模塊化進(jìn)行設(shè)計,F(xiàn)PGA數(shù)據(jù)處理模塊實(shí)現(xiàn)了程序的配置下載、IO口的控制功能、各時鐘分頻、鎖相功能和多路數(shù)字信號的復(fù)接解復(fù)接仿真,同時完成了視頻信號的A/D轉(zhuǎn)換和數(shù)字視頻信號的D/A轉(zhuǎn)換功能,最終實(shí)現(xiàn)了八路視頻信號在一根光纖上實(shí)時傳輸?shù)墓δ堋=邮找曨l圖像輪廓清晰、沒有不規(guī)則的閃爍、沒有波浪狀等條紋或橫條出現(xiàn),基本滿足視頻監(jiān)控系統(tǒng)的圖像質(zhì)量指標(biāo)要求。各路視頻信號的輸入輸出電接口、阻抗和收發(fā)光接口均符合國家標(biāo)準(zhǔn),系統(tǒng)具高集成度、靈活性等特點(diǎn),能廣泛應(yīng)用于各場合的視頻監(jiān)控系統(tǒng)和安全防范系統(tǒng)中。 關(guān)鍵詞:FPGA,光纖傳輸,視頻信號

    標(biāo)簽: FPGA 多路 光纖傳輸系統(tǒng)

    上傳時間: 2013-06-05

    上傳用戶:zxh1986123

  • 射頻功放數(shù)字預(yù)失真技術(shù)研究及其FPGA實(shí)現(xiàn).rar

    隨著無線通信技術(shù)的不斷發(fā)展和社會需求的日益增長,對通信系統(tǒng)的傳輸質(zhì)量和容量的要求也越來越大?,F(xiàn)代通信系統(tǒng)為了追求更高的數(shù)據(jù)速率和頻譜效率,更趨向于采用非恒定包絡(luò)的調(diào)制方式,而非恒定包絡(luò)調(diào)制方式對功率放大器的非線性非常敏感,加上現(xiàn)代通信系統(tǒng)對功率放大器的效率提出了更高的要求,以及功率放大器本身有限的線性度,這就使功率放大器線性化技術(shù)成為無線通信系統(tǒng)的關(guān)鍵技術(shù)之一。 本文對功率放大器的線性化技術(shù)進(jìn)行了系統(tǒng)的研究。首先,介紹功率放大器的非線性特性、記憶效應(yīng)產(chǎn)生原理和常見的各種線性化技術(shù),重點(diǎn)研究了目前流行的自適應(yīng)數(shù)字預(yù)失真技術(shù)原理。其次,介紹了功率放大器的無記憶模型和有記憶模型,以及兩種實(shí)用的預(yù)失真實(shí)現(xiàn)方法--查表法和多項式法,在此基礎(chǔ)上重點(diǎn)研究了基于QRD_RLS自適應(yīng)算法的記憶多項式法預(yù)失真技術(shù),對該算法進(jìn)行了Matlab仿真分析,為后面的FPGA實(shí)現(xiàn)奠定基礎(chǔ)。最后,確定了數(shù)字預(yù)失真實(shí)現(xiàn)的架構(gòu),介紹了與QRD_RLS算法實(shí)現(xiàn)相關(guān)的CORDIC技術(shù)、復(fù)數(shù)Givens旋轉(zhuǎn)及Systolic陣等原理,詳細(xì)闡述了基于CORDIC技術(shù)的復(fù)數(shù)QRD_RLS算法的Systolic實(shí)現(xiàn),從而在FPGA上實(shí)現(xiàn)了數(shù)字預(yù)失真。 在軟件無線電思想的指導(dǎo)下,本文利用System Generator軟件完成了基于QRD_RLS算法的記憶多項式法的數(shù)字預(yù)失真的FPGA設(shè)計,并且在硬件平臺上檢驗了預(yù)失真效果。

    標(biāo)簽: FPGA 射頻功放 數(shù)字預(yù)失真

    上傳時間: 2013-04-24

    上傳用戶:84425894

  • 基于FPGA函數(shù)信號發(fā)生器的設(shè)計與實(shí)現(xiàn).rar

    任意波形發(fā)生器已成為現(xiàn)代測試領(lǐng)域應(yīng)用最為廣泛的通用儀器之一,代表了信號源的發(fā)展方向。直接數(shù)字頻率合成(DDS)是二十世紀(jì)七十年代初提出的一種全數(shù)字的頻率合成技術(shù),其查表合成波形的方法可以滿足產(chǎn)生任意波形的要求。由于現(xiàn)場可編程門陣列(FPGA)具有高集成度、高速度、可實(shí)現(xiàn)大容量存儲器功能的特性,能有效地實(shí)現(xiàn)DDS技術(shù),極大的提高函數(shù)發(fā)生器的性能,降低生產(chǎn)成本。 本文首先介紹了函數(shù)波形發(fā)生器的研究背景和DDS的理論。然后詳盡地敘述了用FPGA完成DDS模塊的設(shè)計過程,接著分析了整個設(shè)計中應(yīng)處理的問題,根據(jù)設(shè)計原理就功能上進(jìn)行了劃分,將整個儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個部分來實(shí)現(xiàn)。最后就這三個部分分別詳細(xì)地進(jìn)行了闡述。 在實(shí)現(xiàn)過程中,本設(shè)計選用了Altera公司的EP2C35F672C6芯片作為產(chǎn)生波形數(shù)據(jù)的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用了三星公司的上S3C2440作為控制芯片。本設(shè)計中,F(xiàn)PGA芯片的設(shè)計和與控制芯片的接口設(shè)計是一個難點(diǎn),本文利用Altera的設(shè)計工具QuartusⅡ并結(jié)合Verilog—HDL語言,采用硬件編程的方法很好地解決了這一問題。論文最后給出了系統(tǒng)的測量結(jié)果,并對誤差進(jìn)行了一定分析,結(jié)果表明,可輸出步進(jìn)為0.01Hz,頻率范圍0.01Hz~20MHz的正弦波、三角波、鋸齒波、方波,或0.01Hz~20KHz的任意波。通過實(shí)驗結(jié)果表明,本設(shè)計達(dá)到了預(yù)定的要求,并證明了采用軟硬件結(jié)合,利用FPGA技術(shù)實(shí)現(xiàn)任意波形發(fā)生器的方法是可行的。

    標(biāo)簽: FPGA 函數(shù)信號發(fā)生器

    上傳時間: 2013-08-03

    上傳用戶:1079836864

主站蜘蛛池模板: 宁远县| 萨迦县| 团风县| 茶陵县| 绍兴县| 宁乡县| 珲春市| 尚义县| 衡阳县| 玉环县| 日土县| 东兰县| 凤冈县| 四子王旗| 乌拉特中旗| 岳阳县| 二连浩特市| 稻城县| 平江县| 无棣县| 滨海县| 福安市| 张家川| 上饶县| 都昌县| 武定县| 赤水市| 达拉特旗| 麻江县| 台东县| 巴东县| 莱阳市| 化德县| 斗六市| 彭水| 会理县| 昭平县| 华容县| 河津市| 上饶市| 平潭县|