在RC橋式正弦波振蕩電路的研究中,一般文獻只給出電路的振蕩條件、起振條件、振蕩頻率等技術指標,而不涉及電路輸出幅值的大小。本文通過理論分析、Multisim仿真實驗測試,研究了決定電路輸出幅值的因素,即輸出電壓的幅值與電路起振時電壓放大倍數的大小有關,在電路的線性工作范圍內,起振時電壓放大倍數比3大得越多,最后的穩定輸出電壓幅值也越大。研究結論有利于系統地研究振蕩電路的構成及電路元件參數的選擇。
上傳時間: 2013-11-03
上傳用戶:潛水的三貢
配電網架空線路是城郊及農村最常用線路敷設方式,對供電距離較長的架空線路,電壓壓降問題尤其值得重視。以實際工程施工線路電壓壓降問題為例,針對線路電壓壓降和無功補償配置問題,給出了分析方法和計算過程,通過方案比對,得出最優供電方案。
上傳時間: 2013-10-29
上傳用戶:wangcehnglin
環境溫度、光照強度和負載等因素對光伏電池的輸出特性影響很大,為了提高光伏電池的工作效率,需要準確快速地跟蹤光伏電池的最大功率點。在分析了光伏電池的輸出特性的基礎上,建立了光伏電池的仿真模型;針對傳統爬山法的不足,采用了自適應占空比擾動法對最大功率點進行了跟蹤控制。給出了上述兩種算法的工作原理及設計過程。仿真結果表明:自適應占空比擾動算法跟蹤迅速,減少了系統在最大功率點附近的振蕩現象,提高了系統的跟蹤速度和精度。
上傳時間: 2013-12-04
上傳用戶:bakdesec
介紹一種基于CSMC0.5 μm工藝的低溫漂高電源抑制比帶隙基準電路。本文在原有Banba帶隙基準電路的基礎上,通過采用共源共柵電流鏡結構和引入負反饋環路的方法,大大提高了整體電路的電源抑制比。 Spectre仿真分析結果表明:在-40~100 ℃的溫度范圍內,輸出電壓擺動僅為1.7 mV,在低頻時達到100 dB以上的電源抑制比(PSRR),整個電路功耗僅僅只有30 μA。可以很好地應用在低功耗高電源抑制比的LDO芯片設計中。
上傳時間: 2013-10-27
上傳用戶:thesk123
為了解決電力系統諧波檢測中存在的檢測精度低的問題,提出一種改進的全相位時移相位差頻譜校正算法,消除了相位值對采樣中心樣點的依賴性。將該算法用于電網含有諧波以及間諧波的測量分析,結果表明該算法在中高信噪比情況下相位誤差小于1°,具有估計精度高且穩定性好的特點。
上傳時間: 2014-12-24
上傳用戶:dajin
電子發燒友網核心提示:Altera公司昨日宣布,在業界率先在28 nm FPGA器件上成功測試了復數高性能浮點數字信號處理(DSP)設計。獨立技術分析公司Berkeley設計技術有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發套件上簡單方便的高效實現Altera浮點DSP設計流程,同時驗證了要求較高的浮點DSP應用的性能。本文是BDTI完整的FPGA浮點DSP分析報告。 Altera的浮點DSP設計流程經過規劃,能夠快速適應可參數賦值接口的設計更改,其工作環境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設計人員比傳統HDL設計更迅速的實現并驗證復數浮點算法。這一設計流程非常適合設計人員在應用中采用高性能 DSP,這些應用包括,雷達、無線基站、工業自動化、儀表和醫療圖像等。
上傳時間: 2014-12-28
上傳用戶:18888888888
正交頻分復用技術(Orthogonal Frequency Division Multiplexing, OFDM)非常適合高速通信系統,但存在高峰均功率比(PAPR)的問題。對OFDM系統中如何降低PARR的問題進行了研究,討論了降低PAPR的主要方法,重點分析了選擇性映射法(SLM),并在此基礎上提出了一種基于預編碼矩陣的改進算法,最后通過matlab進行了算法仿真,仿真結果表明,改進算法在使得OFDM系統在降低峰均功率比的性能上得到了進一步的改善。
上傳時間: 2014-01-23
上傳用戶:zwei41
在衛星通信系統中,非鐵磁性微波無源器件的無源互調(PIM)問題非常嚴重,產生PIM的根源在于天線、波導法蘭等無源器件的非線性效應,例如場發射、量子隧穿、熱電子發射、電致伸縮、微放電等[1]。文中通過對波導法蘭無源互調模型的分析和測量,得出波導間接觸壓力越大,各階PIM越小;PIM階數越高,載波功率之比對其影響越大。
上傳時間: 2014-12-29
上傳用戶:hustfanenze
功率變換器是開關磁阻電動機調速系統(SRD)中的重要組成部分,現有的各種功率變換器大都有這樣或那樣的問題與不足,關鍵是不能保證較好的性能價格比。本文通過對兩種常用的四相開關磁阻電動機(SR)功率變換器主電路進行分析,優化、綜合常用的主電路,給出了目前最優的四相SR電機功率變換器主電路型式——最少主開關型,提高了經濟性和實用性。結合作者的研制實踐,又給出了5.5KW 的SR電機新型功率變換器的實際電路、主要器件及其定額的選擇。通過實驗成功地應用此方案,基于降低SR電機轉矩波動的有效手段,同時實現電機實時雙相繞組通電穩定運行。關鍵詞:開關磁阻電動機;功率變換器;最少主開關;繞組雙相運行
上傳時間: 2013-10-08
上傳用戶:jdm439922924
電子發燒友網核心提示:Altera公司昨日宣布,在業界率先在28 nm FPGA器件上成功測試了復數高性能浮點數字信號處理(DSP)設計。獨立技術分析公司Berkeley設計技術有限公司(BDTI)驗證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發套件上簡單方便的高效實現Altera浮點DSP設計流程,同時驗證了要求較高的浮點DSP應用的性能。本文是BDTI完整的FPGA浮點DSP分析報告。 Altera的浮點DSP設計流程經過規劃,能夠快速適應可參數賦值接口的設計更改,其工作環境包括來自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級模塊庫,支持FPGA設計人員比傳統HDL設計更迅速的實現并驗證復數浮點算法。這一設計流程非常適合設計人員在應用中采用高性能 DSP,這些應用包括,雷達、無線基站、工業自動化、儀表和醫療圖像等。
上傳時間: 2015-01-01
上傳用戶:sunshie