差分方程法實現信號產生的特點和原理,采用正弦振蕩器的方法,利用同步串行口和低速DAC芯片(AIC10)產生正弦波信號。
上傳時間: 2014-11-13
上傳用戶:gaojiao1999
從串行口獲取年、月、日、星期、時、分的C語言程序.
上傳時間: 2014-01-15
上傳用戶:zhengjian
HT1380串行實時時鐘芯片具有接口簡單、功耗低、工作電壓范圍寬、計時精確、功能全(可對分、秒、時、日、日期、月及帶閏年補償的年進行計數)、成本低等優點,因此在實際應用中被廣泛采用,下面先簡單介紹一下該芯片的情況,然后實際工作中采用的子程序供讀者參考。
上傳時間: 2014-06-03
上傳用戶:zukfu
項目的研究內容是對硅微諧振式加速度計的數據采集電路開展研究工作。硅微諧振式加速度計敏感結構輸出的是兩路差分的頻率信號,因此硅微諧振式加速度計數據采集電路完成的主要任務是測出兩路頻率信號的差值。測量要求是:實現10ms內對中心諧振頻率為20kHz、標度因數為100Hz/g、量程為±50g、分辨率為1mg的硅微諧振式加速度計輸出的頻率信號的測量,等效測量誤差為±1mg。電路的控制核心為單片機,具有串行接口以便將測量結果傳送給PC機從而分析、保存測量結果。 按研究內容設計了軟硬件。軟件采用多周期同步法實現高精度,快速度的頻率測量方案,并使用CPLD編程實現,這也是最難的地方。硬件采用現在流行的3.3V供電系統,選用EPM240T100C5N和較為實用的AVR單片機芯片Atmega64L,對應3.3V供電系統,串行接口使用MAX3232。 最后完成了PCB板的制作,經反復調試后得到了非常好的效果。采集的數據滿足項目研究內容中的要求,當提高有源晶振的頻率時,精度有大大提高了,此時已遠遠滿足了項目中高精度,快速度測量的要求。另外,采用MFC編程編寫了上位機的數據接收和數據處理專用軟件,集數據采集,運算,作圖,保存功能于一體。 此為CPLD語言部分
上傳時間: 2013-12-09
上傳用戶:奇奇奔奔
項目的研究內容是對硅微諧振式加速度計的數據采集電路開展研究工作。硅微諧振式加速度計敏感結構輸出的是兩路差分的頻率信號,因此硅微諧振式加速度計數據采集電路完成的主要任務是測出兩路頻率信號的差值。測量要求是:實現10ms內對中心諧振頻率為20kHz、標度因數為100Hz/g、量程為±50g、分辨率為1mg的硅微諧振式加速度計輸出的頻率信號的測量,等效測量誤差為±1mg。電路的控制核心為單片機,具有串行接口以便將測量結果傳送給PC機從而分析、保存測量結果。 按研究內容設計了軟硬件。軟件采用多周期同步法實現高精度,快速度的頻率測量方案,并使用CPLD編程實現,這也是最難的地方。硬件采用現在流行的3.3V供電系統,選用EPM240T100C5N和較為實用的AVR單片機芯片Atmega64L,對應3.3V供電系統,串行接口使用MAX3232。 最后完成了PCB板的制作,經反復調試后得到了非常好的效果。采集的數據滿足項目研究內容中的要求,當提高有源晶振的頻率時,精度有大大提高了,此時已遠遠滿足了項目中高精度,快速度測量的要求。另外,采用MFC編程編寫了上位機的數據接收和數據處理專用軟件,集數據采集,運算,作圖,保存功能于一體。 此為上位機程序部分
上傳時間: 2017-02-13
上傳用戶:大三三
DS1302 是 DALLAS 公司推出的涓流充電時鐘芯片 內含有一個實時時鐘/日歷和 31 字節靜態 RAM 通過簡 單的串行接口與單片機進行通信 實時時鐘/日歷電路提供秒 分 時 日 日期 月 年的信息 每月的天 數和閏年的天數可自動調整 時鐘操作可通過 AM/PM 指示決定采用 24 或 12 小時格式 DS1302 與單片機之 間能簡單地采用同步串行的方式進行通信 僅需用到三個口線 1 RES 復位 2 I/O 數據線 3 SCLK 串行時鐘 時鐘/RAM 的讀/寫數據以一個字節或多達 31 個字節的字符組方式通信 DS1302 工作時功耗很 低 保持數據和時鐘信息時功率小于 1mW
上傳時間: 2014-06-06
上傳用戶:weixiao99
接口課實驗報告 一共有五個文檔 分別是 保護模式下的中斷處理 實模式、保護模式切換 雙機串行通信實驗 定時中斷實驗 交通燈模擬控制實驗
上傳時間: 2017-04-05
上傳用戶:hjshhyy
UART是一種廣泛應用于短距離、低速、低成本通信的串行傳輸接口.由于常用UART芯片比較復雜且移植性差,提出一種采用可編程器件FPGA實現UART的方法, 實現了對UART的模塊化設計.首先簡要介紹UART的基本特點,然后依據其系統組成設計頂層模塊,再采用有限狀態機設計接收器模塊和發送器模塊,所有功能的實現全部采用VHDL進行描述,并用Modelsim軟件對所有模塊仿真實現.最后將UART的核心功能集成到FPGA上,使整體設計緊湊,小巧,實現的UART功能穩定、可靠.
上傳時間: 2013-12-01
上傳用戶:zuozuo1215
將編碼的差分跳頻系統等效為串行級聯碼,充分利用頻率轉移函數所產生的網格關聯信息, 采用軟輸入軟輸 算法,進行類Turbo串行迭代譯碼,能有效改善系統的誤比特性能. 此,如何實現差 分跳頻系統串行級聯結構的外編碼器和頻率轉移函數(( 函數)的匹配設計是值得深入研究的問題.基 于互信息的外信息轉移圖(ExIT)能有效預測迭代譯碼的收斂特性,并根據E xlT選擇適當的內、外碼 進行級聯.采用基于互信息的Exn、用分析差分跳頻串行級聯結構中外編碼器和G函數的外信息轉移 過程,提出了一種采用ExIT圖選擇G函數及外編碼器的方法.通過對陔l方法的理論分析和性能仿真, 結果表明,在一定的輸入先驗信息量條件下,信噪比越高,G函數輸 互信息量越大;在給定信噪比條件 下,不同G 函數劉 應的輸出互信息量隨輸入先驗信息量增長速度不同,能有效實現對性能較好的G 函 數的選擇;對于給定G甬數,在不同外編碼方式下,通過E xlT閣能得到迭代譯碼收斂的門限值;能反應 出不同編碼方式下的收斂特性的好壞,從而實現外編碼器和G函數的匹配設計.
標簽: 南京大學學報
上傳時間: 2015-04-27
上傳用戶:xiefuai
將編碼的差分跳頻系統等效為串行級聯碼,充分利用頻率轉移函數所產生的網格關聯信息, 采用軟輸入軟輸 算法,進行類Turbo串行迭代譯碼,能有效改善系統的誤比特性能. 此,如何實現差 分跳頻系統串行級聯結構的外編碼器和頻率轉移函數(( 函數)的匹配設計是值得深入研究的問題.基 于互信息的外信息轉移圖(ExIT)能有效預測迭代譯碼的收斂特性,并根據E xlT選擇適當的內、外碼 進行級聯.采用基于互信息的Exn、用分析差分跳頻串行級聯結構中外編碼器和G函數的外信息轉移 過程,提出了一種采用ExIT圖選擇G函數及外編碼器的方法.通過對陔l方法的理論分析和性能仿真, 結果表明,在一定的輸入先驗信息量條件下,信噪比越高,G函數輸 互信息量越大;在給定信噪比條件 下,不同G 函數劉 應的輸出互信息量隨輸入先驗信息量增長速度不同,能有效實現對性能較好的G 函 數的選擇;對于給定G甬數,在不同外編碼方式下,通過E xlT閣能得到迭代譯碼收斂的門限值;能反應 出不同編碼方式下的收斂特性的好壞,從而實現外編碼器和G函數的匹配設計.
標簽: G函數
上傳時間: 2015-04-27
上傳用戶:xiefuai