Tanner Pro集成電路設(shè)計(jì)與布局實(shí)戰(zhàn)指導(dǎo)
Tanner Pro集成電路設(shè)計(jì)與布局實(shí)戰(zhàn)指導(dǎo)...
Tanner Pro集成電路設(shè)計(jì)與布局實(shí)戰(zhàn)指導(dǎo)...
CMOS電路設(shè)計(jì)·布局與仿真...
專(zhuān)輯類(lèi)-實(shí)用電子技術(shù)專(zhuān)輯-385冊(cè)-3.609G --CMOS電路設(shè)計(jì)·布局與仿真-711頁(yè)-62.5M.pdf...
專(zhuān)輯類(lèi)-EDA仿真相關(guān)專(zhuān)輯-56冊(cè)-2.30G Tanner-Pro集成電路設(shè)計(jì)與布局實(shí)戰(zhàn)指導(dǎo)-233頁(yè)-3.9M.pdf...
本文對(duì)嵌入硬核的FPGA布線(xiàn)通道寬度分布和改進(jìn)FPGA布局算法進(jìn)行了研究。文章在嵌入硬核的FPGA布線(xiàn)通道寬度分布研究中,引入了四種架構(gòu),其布線(xiàn)通道寬度分布函數(shù)分別為均勻、脈沖、高斯和三角分布。通過(guò)修改VPR工具的源代碼,使平臺(tái)適用于具有嵌入硬核的FPGA架構(gòu),利用MCNC基準(zhǔn)電路來(lái)測(cè)試這四種架構(gòu)的...