亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

并聯運行

  • ResCal1一款電阻串并連快速計算小工具

    一款電阻串并連快速計算小工具

    標簽: ResCal1 電阻 計算

    上傳時間: 2013-10-08

    上傳用戶:fairy0212

  • VC++6.0行號顯示工具帶使用說明LineNumberAddin

    VC++6.0行號顯示工具帶使用說明LineNumberAddin

    標簽: LineNumberAddin 6.0 VC 使用說明

    上傳時間: 2013-11-07

    上傳用戶:ysystc699

  • Xilinx UltraScale:為您未來架構而打造的新一代架構

      Xilinx UltraScale™ 架構針對要求最嚴苛的應用,提供了前所未有的ASIC級的系統級集成和容量。    UltraScale架構是業界首次在All Programmable架構中應用最先進的ASIC架構優化。該架構能從20nm平面FET結構擴展至16nm鰭式FET晶體管技術甚至更高的技術,同 時還能從單芯片擴展到3D IC。借助Xilinx Vivado®設計套件的分析型協同優化,UltraScale架構可以提供海量數據的路由功能,同時還能智能地解決先進工藝節點上的頭號系統性能瓶頸。 這種協同設計可以在不降低性能的前提下達到實現超過90%的利用率。   UltraScale架構的突破包括:   • 幾乎可以在晶片的任何位置戰略性地布置類似于ASIC的系統時鐘,從而將時鐘歪斜降低達50%   • 系統架構中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統速度和容量   • 甚至在要求資源利用率達到90%及以上的系統中,也能消除潛在的時序收斂問題和互連瓶頸   • 可憑借3D IC集成能力構建更大型器件,并在工藝技術方面領先當前行業標準整整一代   • 能在更低的系統功耗預算范圍內顯著提高系統性能,包括多Gb串行收發器、I/O以及存儲器帶寬   • 顯著增強DSP與包處理性能   賽靈思UltraScale架構為超大容量解決方案設計人員開啟了一個全新的領域。

    標簽: UltraScale Xilinx 架構

    上傳時間: 2013-12-23

    上傳用戶:小儒尼尼奧

  • 基于FPGA的無人機控制器設計與實現

    根據無人機系統的控制特點,提出了一種基于FPGA的無人機控制器設計方案,并完成了該方案的軟硬件設計。該方案將鍵盤掃描、AD采樣、指令編碼與顯示和指令異步串行發送等功能模塊集成到FPGA內部,簡化了控制器硬件結構。實際應用表明,該無人機控制器具有指令群延時低、功能可擴展性強等優點,能夠滿足使用要求。

    標簽: FPGA 無人機 制器設計

    上傳時間: 2013-10-30

    上傳用戶:jiahao131

  • 浩辰CAD 2012專業版下載

    附件附帶破解補丁 浩辰CAD 2012專業版破解方法: 按正常安裝浩辰CAD 2012專業版,點擊安裝KeyGen.exe。 浩辰CAD2012,以增強軟件實用性、易用性為主要目標,新增了大量實用功能,改進了著色、消隱的正確性,提升了大幅面光柵圖像處理的性能,同時改進了LISP\VBA二次開發接口的正確性和兼容性。 浩辰CAD 2012根據國內外用戶的需求,增加了大量實用功能,例如動態塊、DWF文件插入、隔離隱藏對象、轉換EXCEL表格、塊屬性管理器、放樣、超級填充等。 浩辰cad2012新增功能: 1、動態塊(bedit)      動態塊具有靈活性和智能性。 用戶在操作時可以輕松地更改圖形中的動態塊參照。 可以通過自定義夾點或自定義特性來操作動態塊參照中的幾何圖形。   a)通過設置圖塊中元素的可見性,一個圖塊中可以包含一種圖形的多種形態,如下圖的汽車模塊就包含跑車、轎車和卡車的各向視圖,只需在可見性列表中選擇一個選項,就可以顯示相應的圖形。   還可對圖塊中的圖形設置參數和動作,可對圖塊的整體或部分圖形進行移動、旋轉、翻轉、縮放、陣列等;并可建立查詢列表,對圖塊進行參數化控制。通過圖塊的動作設置,一個圖塊可以派生出數個圖塊,如下圖所示:   2、DWF參考底圖(dwfattach)      可以將dwf文件插入到當前圖中作為參考底圖,并可以捕捉到底圖的端點、中點,如下圖所示:   3、對象隔離、對象隱藏、取消對象隔離      可將選擇的對象暫時隱藏,也可將選擇對象以外的其他所有對象隱藏。當圖中對象較多,利用此命令可以簡化圖紙,方便后續操作,操作起來比圖層隔離更加簡便、直觀。   4、凍結其它圖層和鎖定其它圖層      浩辰CAD 之前版本提供了圖層隔離的功能,凍結其他圖層和鎖定其它圖層與圖層隔離功能類似,可以通過選擇需要顯示或可編輯對象,將其他圖層進行凍結和鎖定。      5、CAD表格轉EXCEL表格      可以直接選擇CAD中由直線、多段線和單行文字、多行文字組成的表格輸出為EXCEL表格。   6、文字遞增      可以對序號、編號、數值進行遞增復制,間距、數量和增量均可隨心所欲地控制。   7、多段線布爾運算      可直接對封閉的多段線進行差并交計算,無需轉換面域,有時比修剪更簡便。   8、拼寫檢查(spell)      此功能實現對用戶輸入的單詞或文章進行單詞校驗,提示匹配的單詞列表,方便用戶進行正確的單詞填寫工作。可以實現不同語言的單詞校驗工作,包括英文,德文,等8種語言。      可以對全部實體(包括布局,模型中的所有實體)進行校驗。      可以分別對布局或模型中的實體進行校驗。      可以單獨對一個實體或一個選擇集進行校驗。      方便用戶自定義詞典。      兼容的自定義詞典。      支持文字,塊內文字,塊屬性,屬性,標注的校驗。      9、放樣(Loft)      通過對包含兩條或者兩條以上的橫截面曲線的一組曲線進行放樣(繪制實體或曲面)來創建三維實體或曲面。   10、塊屬性管理器(battman)      創建帶屬性的塊后,執行 battman 對塊中屬性定義進行查詢和修改,如果將修改應用到所有塊參照,則對應塊的塊參照中屬性實體也會做對應修改。   11、超級填充(superhatch)      超級填充命令有點像hatch命令,不同的是,可以使用該命令將光柵圖像、塊、外部參照和擦除這些實體作為填充實體對閉合區域進行填充。   12、線上寫字      可以在選擇線上書寫文字,線會被自動打斷,文字會放到線中間。 ◆ 重要功能改進      1、超鏈接      浩辰CAD 2012版的超鏈接不僅修改了以前存在的一些錯誤,而且提供了更為豐富的功能。   a)支持web鏈接的瀏覽和連接的設置。      b)支持打開操作系統可打開的所有文件。      c)支持dwg圖紙的視圖定位。      d)支持超鏈接的復制粘貼。      e)可以通過鼠標光標狀態來判斷是否存在鏈接,方便用戶判斷是否存在鏈接。      f)可以通過ctrl+鼠標點擊打開設置的文件,方便用戶的操作。      g)可以通過右鍵打開塊內實體的鏈接。      2、光柵圖像      浩辰CAD 2012版不僅增加了圖像格式的支持,同時提升了大分辨率光柵圖像的插入、顯示和打印的效果和速度。   a) 增加了對多種圖像格式的支持,諸如:CALS-1(*.cal,*.mil,*.rst,*.cg4)、RLC、GEOSPORT(.bil)、PICT(.pct/.pict)、IG4、Autodesk Animator(.fil/.flc)。      b) 內存使用問題,可以插入多張圖片,內存不會增加。      c) 光柵圖像打印問題(不清晰)。      d) 插入大圖像時,預覽速度大幅提升。      3、二次開發改進      浩辰CAD 2012版針對二次開發商和用戶提出的一些LISP及VBA與AutoCAD存在的兼容性問題進行了系統梳理,兼容性有明顯提升,此外還針對國外二次開發商的需求開發了Lisp調試器。      a) Lisp改進      處理了線程問題、命令范圍值問題、VLX解析問題,對Lisp程序執行速度進行了優化。      b) VBA改進      處理了VBA的文檔管理、接口不全、接口錯誤、類派生關系錯誤問題。      c) Lisp調試器      用戶在使用浩辰CAD時,由于LISP與AutoCAD不完全兼容,用戶需要一個工具進行調試,以協助用戶解決及分析報告LISP問題。此系統以完成調試功能為主,不處理詞法分析前的映射。適用于中級以上開發用戶。

    標簽: 2012 CAD 浩辰

    上傳時間: 2013-11-24

    上傳用戶:lepoke

  • 二線制串行EEPROM應用

    本文介紹了AT24C01系列二線制串行EEPROM的使用方法及串行EEPROM與單片機的軟件接口,簡要說明其在電機控制中保存控制參數的應用

    標簽: EEPROM 二線制 串行

    上傳時間: 2013-11-21

    上傳用戶:lps11188

  • 基于Actel FPGA的多串口擴展設計

    基于Actel FPGA 的多串口擴展設計采用了Actel 公司高集成度,小體積,低功耗,低系統成本,高安全性和可靠性的小容量FPGA—A3P030 進行設計,把若干接口電路的功能集成到A3P030 中,實現了三路以上的串口擴展。該設計靈活性高,可根據需求靈活實現并行總線擴展三路UART 或者SPI 擴展三路UART,波特率可以靈活設置。

    標簽: Actel FPGA 多串口 擴展設計

    上傳時間: 2013-11-03

    上傳用戶:924484786

  • 基于FPGA的PAL-VGA轉換器的實現

    介紹了基于Xilinx Spartan- 3E FPGA XC3S250E 來完成分辨率為738×575 的PAL 制數字視頻信號到800×600 的VGA 格式轉換的實現方法。關鍵詞: 圖像放大; PAL; VGA; FPGA 目前, 絕大多數監控系統中采用的高解析度攝像機均由47 萬像素的CCD 圖像傳感器采集圖像, 經DSP 處理后輸出的PAL 制數字視頻信號不能直接在VGA 顯示器上顯示, 而在許多場合需要在VGA 顯示器上實時監視, 這就需要將隔行PAL 制數字視頻轉換為逐行視頻并提高幀頻, 再將每幀圖像放大到800×600 或1 024×768。常用的圖像放大的方法有很多種, 如最臨近賦值法、雙線性插值法、樣條插值法等[ 1] 。由于要對圖像進行實時顯示, 本文采用一種近似的雙線性插值方法對圖像進行放大。隨著微電子技術及其制造工藝的發展, 可編程邏輯器件的邏輯門密度有了很大提高, 現場可編程邏輯門陣列( FPGA) 有著邏輯資源豐富和可重復以及系統配置的靈活性, 同時隨著微處理器、專用邏輯器件以及DSP 算法以IP Core 的形式嵌入到FPGA 中[ 2] , FPGA 的功能越來越強, 因此FPGA 在現代電子系統設計中發揮著越來越重要的作用。本課題的設計就是采用VHDL 描述, 基于FPGA 來實現的。

    標簽: PAL-VGA FPGA 轉換器

    上傳時間: 2014-02-22

    上傳用戶:a1054751988

  • 基于FPGA的多路高速串并轉換器設計

    高速串并轉換器的設計是FPGA 設計的一個重要方面,傳統設計方法由于采用FPGA 的內部邏輯資源來實現,從而限制了串并轉換的速度。該研究以網絡交換調度系統的FGPA 驗證平臺中多路高速串并轉換器的設計為例,詳細闡述了1 :8DDR 模式下高速串并轉換器的設計方法和16 路1 :8 串并轉換器的實現。結果表明,采用Xilinx Virtex24 的ISERDES 設計的多路串并轉換器可以實現800 Mbit/ s 輸入信號的串并轉換,并且減少了設計復雜度,縮短了開發周期,能滿足設計要求。關鍵詞:串并轉換;現場可編程邏輯陣列;Xilinx ; ISERDES

    標簽: FPGA 多路 串并轉換

    上傳時間: 2013-11-17

    上傳用戶:hxy200501

  • 通用陣列邏輯GAL實現基本門電路的設計

    通用陣列邏輯GAL實現基本門電路的設計 一、實驗目的 1.了解GAL22V10的結構及其應用; 2.掌握GAL器件的設計原則和一般格式; 3.學會使用VHDL語言進行可編程邏輯器件的邏輯設計; 4.掌握通用陣列邏輯GAL的編程、下載、驗證功能的全部過程。 二、實驗原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構成。GAL芯片必須借助GAL的開發軟件和硬件,對其編程寫入后,才能使GAL芯片具有預期的邏輯功能。GAL22V10有10個I/O口、12個輸入口、10個寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術結合起來,在功能和結構上與GAL22V10完全相同,并沿用了GAL22V10器件的標準28腳PLCC封裝。ispGAl22V10的傳輸時延低于7.5ns,系統速度高達100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個輸出單元平均能夠容納12個乘積項,最多的單元可達16個乘積項,因而更為適用大型狀態機、狀態控制及數據處理、通訊工程、測量儀器等領域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來實現諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實現在系統編程,每片ispGAL22V10需要有四個在系統編程引腳,它們是串行數據輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時鐘(SCLK)。這四個ISP控制信號巧妙地利用28腳PLCC封裝GAL22V10的四個空腳,從而使得兩種器件的引腳相互兼容。在系統編程電源為+5V,無需外接編程高壓。每片ispGAL22V10可以保證一萬次在系統編程。 ispGAL22V10的內部結構圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語言編寫的源程序,是不能直接對芯片編程下載的,必須經過計算機軟件對其進行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做JEDEC文件,簡稱為JED文件)。通過相應的軟件及編程電纜再將JED數據文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。  3.工具軟件ispLEVER簡介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設計輸入可采用原理圖、硬件描述語言、混合輸入三種方式。能對所設計的數字電子系統進行功能仿真和時序仿真。編譯器是此軟件的核心,能進行邏輯優化,將邏輯映射到器件中去,自動完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經由一個圖形用戶接口選擇I/O設置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發者一個簡單而有力的工具。

    標簽: GAL 陣列 邏輯 門電路

    上傳時間: 2013-11-17

    上傳用戶:看到了沒有

主站蜘蛛池模板: 图们市| 泸溪县| 慈利县| 嘉鱼县| 娱乐| 盘山县| 从江县| 宜兰市| 盐城市| 花垣县| 图片| 石首市| 新邵县| 邓州市| 云阳县| 博爱县| 视频| 泰和县| 霍城县| 萝北县| 通渭县| 驻马店市| 昭苏县| 兴城市| 三穗县| 浏阳市| 绥阳县| 平阳县| 冷水江市| 大同县| 昌图县| 永善县| 团风县| 乡城县| 芜湖县| 闽清县| 调兵山市| 苏尼特右旗| 偏关县| 邵武市| 湛江市|