基于多DSP的高速通用并行處理系統研究與設計
介紹了一種基于多DSP的并行處理系統設計與實現,以及其在分布式雷達組網航跡融合中的實際應用。重點介紹了該系統由1塊系統主板和4塊TS201處理板卡組成的原理和結構,即系統內主板與處理板卡的板級并行設計、單塊板卡多DSP并行結構的設計、板級間,單塊板卡內傳輸通道的設計。通過具體應用說明,該...
介紹了一種基于多DSP的并行處理系統設計與實現,以及其在分布式雷達組網航跡融合中的實際應用。重點介紹了該系統由1塊系統主板和4塊TS201處理板卡組成的原理和結構,即系統內主板與處理板卡的板級并行設計、單塊板卡多DSP并行結構的設計、板級間,單塊板卡內傳輸通道的設計。通過具體應用說明,該...
提出了利用FPGA的現場可編程以及可并行處理的特性,對基于人工神經網絡的圖像處理結構進行自動生成的一種技術。作者:Andre B. Soares, Altamiro A. Susin,Leticia V. Guimaraes...
用51單片機做的簡單頻率計,KEIL C環境,帶工程文件,可直接編譯運行.主要演示如何在內存很少,無法啟用RTOS的單片機(例如2051)中使用狀態機和時間片來完成實時多任務并行處理.例子中對鍵盤,信號采集和LED數碼管的顯示三部分進行了并行處理,而采用的單片機是僅有256字節內存2K ROM的89...
采用邏輯多CPU并行處理的原理,加快VC的編譯速度,提高工作效率...
計算機體系結構;高雄大學資訊工程學系;并行處理;...